亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? TMS320F2812驅(qū)動LCD顯示器OCM4X8C 可以顯示漢字和位圖
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
美女免费视频一区二区| 欧洲一区二区av| 欧美又粗又大又爽| 久久网站热最新地址| 一区二区在线观看视频在线观看| 国内精品写真在线观看| 欧美日韩一区二区欧美激情| 欧美激情中文不卡| 久久精品国产第一区二区三区| 欧美影视一区在线| 18涩涩午夜精品.www| 国产成人午夜精品5599| 日韩欧美黄色影院| 亚洲成人1区2区| 色综合久久中文综合久久牛| 国产日韩欧美精品在线| 久88久久88久久久| 欧美日韩一区二区三区视频| 亚洲欧美日韩一区二区三区在线观看| 亚洲欧洲成人自拍| 久久精品国产在热久久| 正在播放亚洲一区| 午夜精品福利在线| 欧美中文字幕不卡| 一区二区免费视频| 91久久线看在观草草青青| 中文字幕在线免费不卡| 成人性生交大合| 欧美激情一区在线观看| 懂色av一区二区三区蜜臀 | 欧美精品自拍偷拍| 一区二区三区精密机械公司| 91香蕉视频mp4| 亚洲欧洲美洲综合色网| 97精品电影院| 一区二区三区高清| 在线欧美日韩国产| 五月婷婷久久丁香| 欧美一级片免费看| 国产一区不卡视频| 国产午夜精品福利| 99久久久久久| 一区二区三区小说| 欧美二区三区的天堂| 麻豆成人91精品二区三区| 精品福利av导航| 丁香啪啪综合成人亚洲小说| 中文字幕免费不卡在线| 色美美综合视频| 日韩在线一区二区三区| 欧美变态tickling挠脚心| 国产成人精品一区二区三区网站观看| 国产日韩欧美精品在线| 91激情五月电影| 奇米影视一区二区三区| 久久久久久久久久久久久久久99 | 国产无人区一区二区三区| 成人app下载| 亚洲一区二区三区爽爽爽爽爽| 91精品国产乱| 国产不卡在线一区| 亚洲国产日韩精品| 亚洲精品一区二区三区精华液| 成人免费不卡视频| 日韩精品免费视频人成| 欧美国产亚洲另类动漫| 欧美视频精品在线观看| 国产在线精品一区在线观看麻豆| 中文字幕亚洲视频| 欧美一级午夜免费电影| 99国产精品久久| 黄网站免费久久| 亚洲一区二区三区在线播放| 精品成人a区在线观看| 在线免费不卡视频| 国产精品2024| 奇米777欧美一区二区| 亚洲少妇最新在线视频| 久久婷婷国产综合国色天香| 欧美亚洲自拍偷拍| 国产激情91久久精品导航| 偷拍与自拍一区| **网站欧美大片在线观看| 日韩欧美国产精品一区| 欧美视频中文字幕| 波多野结衣亚洲一区| 国内精品自线一区二区三区视频| 亚洲一区日韩精品中文字幕| 国产精品不卡在线观看| 精品精品欲导航| 欧美福利视频一区| 欧美亚洲高清一区二区三区不卡| 成人中文字幕在线| 国产剧情一区二区三区| 久久国产精品色| 美女精品自拍一二三四| 日韩电影在线一区| 亚洲最大成人综合| 亚洲人精品一区| 中文字幕一区视频| 国产精品美女视频| 国产日产欧美一区| 久久精品视频网| 精品黑人一区二区三区久久| 日韩欧美一区在线| 91精品国产91热久久久做人人| 欧美中文一区二区三区| 欧洲色大大久久| 91蜜桃网址入口| 色综合激情久久| 色综合一区二区| 99re热视频精品| 91啪亚洲精品| 色噜噜夜夜夜综合网| 色欧美片视频在线观看在线视频| 色综合天天视频在线观看 | 欧美成人aa大片| 欧美成人video| 久久九九久久九九| 国产精品久久午夜夜伦鲁鲁| 国产精品久久久久久久久图文区| 国产精品日韩成人| 国产精品乱人伦中文| 国产精品免费aⅴ片在线观看| 国产精品乱子久久久久| 亚洲欧美日韩一区二区| 亚洲主播在线播放| 婷婷亚洲久悠悠色悠在线播放| 日本亚洲电影天堂| 国产美女精品在线| av动漫一区二区| 欧美日韩在线播放三区| 日韩区在线观看| 中文字幕第一区| 亚洲国产日韩精品| 九九九久久久精品| 国产福利不卡视频| 91久久一区二区| 日韩午夜电影在线观看| 久久精品人人做人人综合| 亚洲欧美日韩人成在线播放| 日韩国产一二三区| 国产高清久久久久| 一本到高清视频免费精品| 欧美男同性恋视频网站| 久久网站热最新地址| 又紧又大又爽精品一区二区| 日本在线不卡视频一二三区| 国产精品1区2区3区在线观看| 在线视频国内一区二区| 欧美tickling网站挠脚心| 亚洲欧洲精品一区二区三区不卡| 丝袜美腿亚洲色图| 成人久久视频在线观看| 欧美日本一区二区在线观看| 久久久五月婷婷| 亚洲大尺度视频在线观看| 国产乱人伦偷精品视频不卡| 欧美日韩中文一区| 国产嫩草影院久久久久| 日韩制服丝袜先锋影音| 成人丝袜视频网| 欧美一级一区二区| 一区二区三区国产精品| 国产91精品一区二区麻豆亚洲| 欧美色图在线观看| 国产精品国产自产拍在线| 男女性色大片免费观看一区二区 | 成人免费看视频| 日韩精品在线看片z| 亚洲综合区在线| av高清久久久| 国产蜜臀97一区二区三区| 另类中文字幕网| 欧美理论在线播放| 伊人色综合久久天天| 成人免费视频一区二区| 久久午夜羞羞影院免费观看| 亚洲国产综合色| 色欧美乱欧美15图片| 国产精品久久久久一区二区三区共| 久久成人18免费观看| 91麻豆精品国产91久久久久久 | 欧美成人伊人久久综合网| 亚洲制服丝袜一区| 一本久道久久综合中文字幕| 国产精品成人在线观看| 国产99一区视频免费| 久久综合久久综合久久| 老司机精品视频导航| 欧美成人伊人久久综合网| 美女性感视频久久| 欧美人与禽zozo性伦| 香蕉影视欧美成人| 欧美视频在线一区二区三区| 亚洲第一在线综合网站| 欧美色图片你懂的| 五月婷婷欧美视频| 91精品国产乱| 国内精品国产三级国产a久久|