?? mypaomadeng.tan.rpt
字號:
; N/A ; 202.55 MHz ( period = 4.937 ns ) ; int_div:inst3|DCLK_DIV[9] ; int_div:inst3|DCLK_DIV[15] ; clk ; clk ; None ; None ; 4.675 ns ;
; N/A ; 202.55 MHz ( period = 4.937 ns ) ; int_div:inst3|DCLK_DIV[9] ; int_div:inst3|DCLK_DIV[16] ; clk ; clk ; None ; None ; 4.675 ns ;
; N/A ; 205.51 MHz ( period = 4.866 ns ) ; int_div:inst3|DCLK_DIV[21] ; int_div:inst3|DCLK_DIV[13] ; clk ; clk ; None ; None ; 4.600 ns ;
; N/A ; 205.51 MHz ( period = 4.866 ns ) ; int_div:inst3|DCLK_DIV[21] ; int_div:inst3|DCLK_DIV[11] ; clk ; clk ; None ; None ; 4.600 ns ;
; N/A ; 205.51 MHz ( period = 4.866 ns ) ; int_div:inst3|DCLK_DIV[21] ; int_div:inst3|DCLK_DIV[12] ; clk ; clk ; None ; None ; 4.600 ns ;
; N/A ; 205.51 MHz ( period = 4.866 ns ) ; int_div:inst3|DCLK_DIV[21] ; int_div:inst3|DCLK_DIV[10] ; clk ; clk ; None ; None ; 4.600 ns ;
; N/A ; 205.51 MHz ( period = 4.866 ns ) ; int_div:inst3|DCLK_DIV[21] ; int_div:inst3|DCLK_DIV[6] ; clk ; clk ; None ; None ; 4.600 ns ;
; N/A ; 205.51 MHz ( period = 4.866 ns ) ; int_div:inst3|DCLK_DIV[21] ; int_div:inst3|DCLK_DIV[9] ; clk ; clk ; None ; None ; 4.600 ns ;
; N/A ; 205.51 MHz ( period = 4.866 ns ) ; int_div:inst3|DCLK_DIV[21] ; int_div:inst3|DCLK_DIV[8] ; clk ; clk ; None ; None ; 4.600 ns ;
; N/A ; 205.51 MHz ( period = 4.866 ns ) ; int_div:inst3|DCLK_DIV[21] ; int_div:inst3|DCLK_DIV[7] ; clk ; clk ; None ; None ; 4.600 ns ;
; N/A ; 205.51 MHz ( period = 4.866 ns ) ; int_div:inst3|DCLK_DIV[21] ; int_div:inst3|DCLK_DIV[5] ; clk ; clk ; None ; None ; 4.600 ns ;
; N/A ; 205.51 MHz ( period = 4.866 ns ) ; int_div:inst3|DCLK_DIV[21] ; int_div:inst3|DCLK_DIV[4] ; clk ; clk ; None ; None ; 4.600 ns ;
; N/A ; 205.51 MHz ( period = 4.866 ns ) ; int_div:inst3|DCLK_DIV[21] ; int_div:inst3|DCLK_DIV[3] ; clk ; clk ; None ; None ; 4.600 ns ;
; N/A ; 205.51 MHz ( period = 4.866 ns ) ; int_div:inst3|DCLK_DIV[21] ; int_div:inst3|DCLK_DIV[2] ; clk ; clk ; None ; None ; 4.600 ns ;
; N/A ; 205.51 MHz ( period = 4.866 ns ) ; int_div:inst3|DCLK_DIV[21] ; int_div:inst3|DCLK_DIV[1] ; clk ; clk ; None ; None ; 4.600 ns ;
; N/A ; 205.51 MHz ( period = 4.866 ns ) ; int_div:inst3|DCLK_DIV[21] ; int_div:inst3|DCLK_DIV[0] ; clk ; clk ; None ; None ; 4.600 ns ;
; N/A ; 206.48 MHz ( period = 4.843 ns ) ; int_div:inst3|DCLK_DIV[23] ; int_div:inst3|DCLK_DIV[2] ; clk ; clk ; None ; None ; 4.577 ns ;
; N/A ; 206.48 MHz ( period = 4.843 ns ) ; int_div:inst3|DCLK_DIV[23] ; int_div:inst3|DCLK_DIV[1] ; clk ; clk ; None ; None ; 4.577 ns ;
; Timing analysis restricted to 200 rows. ; To change the limit use Settings (Assignments menu) ; ; ; ; ; ; ; ;
+-----------------------------------------+-----------------------------------------------------+----------------------------+----------------------------+------------+----------+-----------------------------+---------------------------+-------------------------+
+---------------------------------------------------------------------------+
; tsu ;
+-------+--------------+------------+-------+--------------------+----------+
; Slack ; Required tsu ; Actual tsu ; From ; To ; To Clock ;
+-------+--------------+------------+-------+--------------------+----------+
; N/A ; None ; 2.262 ns ; reset ; led:inst2|count[2] ; clk ;
; N/A ; None ; 2.262 ns ; reset ; led:inst2|count[0] ; clk ;
; N/A ; None ; 1.765 ns ; reset ; led:inst2|count[3] ; clk ;
; N/A ; None ; 1.760 ns ; reset ; led:inst2|count[1] ; clk ;
+-------+--------------+------------+-------+--------------------+----------+
+---------------------------------------------------------------------------+
; tco ;
+-------+--------------+------------+-----------------+--------+------------+
; Slack ; Required tco ; Actual tco ; From ; To ; From Clock ;
+-------+--------------+------------+-----------------+--------+------------+
; N/A ; None ; 11.116 ns ; led:inst2|q1[0] ; led[0] ; clk ;
; N/A ; None ; 11.021 ns ; led:inst2|q1[1] ; led[1] ; clk ;
; N/A ; None ; 11.021 ns ; led:inst2|q1[2] ; led[2] ; clk ;
; N/A ; None ; 10.726 ns ; led:inst2|q1[3] ; led[3] ; clk ;
+-------+--------------+------------+-----------------+--------+------------+
+---------------------------------------------------------------------------------+
; th ;
+---------------+-------------+-----------+-------+--------------------+----------+
; Minimum Slack ; Required th ; Actual th ; From ; To ; To Clock ;
+---------------+-------------+-----------+-------+--------------------+----------+
; N/A ; None ; -1.494 ns ; reset ; led:inst2|count[1] ; clk ;
; N/A ; None ; -1.499 ns ; reset ; led:inst2|count[3] ; clk ;
; N/A ; None ; -1.996 ns ; reset ; led:inst2|count[2] ; clk ;
; N/A ; None ; -1.996 ns ; reset ; led:inst2|count[0] ; clk ;
+---------------+-------------+-----------+-------+--------------------+----------+
+--------------------------+
; Timing Analyzer Messages ;
+--------------------------+
Info: *******************************************************************
Info: Running Quartus II Classic Timing Analyzer
Info: Version 7.2 Build 175 11/20/2007 Service Pack 1 SJ Full Version
Info: Processing started: Mon May 26 12:45:41 2008
Info: Command: quartus_tan --read_settings_files=off --write_settings_files=off mypaomadeng -c mypaomadeng --timing_analysis_only
Warning: Found pins functioning as undefined clocks and/or memory enables
Info: Assuming node "clk" is an undefined clock
Warning: Found 1 node
?? 快捷鍵說明
復制代碼
Ctrl + C
搜索代碼
Ctrl + F
全屏模式
F11
切換主題
Ctrl + Shift + D
顯示快捷鍵
?
增大字號
Ctrl + =
減小字號
Ctrl + -