亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? train.map.rpt

?? 基于FPGA火車狀態機的實現方法
?? RPT
?? 第 1 頁 / 共 2 頁
字號:
Analysis & Synthesis report for train
Tue Jul 10 13:11:04 2012
Quartus II Version 9.0 Build 132 02/25/2009 SJ Full Version


---------------------
; Table of Contents ;
---------------------
  1. Legal Notice
  2. Analysis & Synthesis Summary
  3. Analysis & Synthesis Settings
  4. Analysis & Synthesis Source Files Read
  5. Analysis & Synthesis Resource Usage Summary
  6. Analysis & Synthesis Resource Utilization by Entity
  7. State Machine - |train|state
  8. Registers Removed During Synthesis
  9. General Register Statistics
 10. Parameter Settings for User Entity Instance: Top-level Entity: |train
 11. Analysis & Synthesis Messages



----------------
; Legal Notice ;
----------------
Copyright (C) 1991-2009 Altera Corporation
Your use of Altera Corporation's design tools, logic functions 
and other software and tools, and its AMPP partner logic 
functions, and any output files from any of the foregoing 
(including device programming or simulation files), and any 
associated documentation or information are expressly subject 
to the terms and conditions of the Altera Program License 
Subscription Agreement, Altera MegaCore Function License 
Agreement, or other applicable license agreement, including, 
without limitation, that your use is for the sole purpose of 
programming logic devices manufactured by Altera and sold by 
Altera or its authorized distributors.  Please refer to the 
applicable agreement for further details.



+-------------------------------------------------------------------------------+
; Analysis & Synthesis Summary                                                  ;
+------------------------------------+------------------------------------------+
; Analysis & Synthesis Status        ; Successful - Tue Jul 10 13:11:04 2012    ;
; Quartus II Version                 ; 9.0 Build 132 02/25/2009 SJ Full Version ;
; Revision Name                      ; train                                    ;
; Top-level Entity Name              ; train                                    ;
; Family                             ; Cyclone II                               ;
; Total logic elements               ; 9                                        ;
;     Total combinational functions  ; 9                                        ;
;     Dedicated logic registers      ; 5                                        ;
; Total registers                    ; 5                                        ;
; Total pins                         ; 15                                       ;
; Total virtual pins                 ; 0                                        ;
; Total memory bits                  ; 0                                        ;
; Embedded Multiplier 9-bit elements ; 0                                        ;
; Total PLLs                         ; 0                                        ;
+------------------------------------+------------------------------------------+


+----------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Settings                                                                            ;
+----------------------------------------------------------------+--------------------+--------------------+
; Option                                                         ; Setting            ; Default Value      ;
+----------------------------------------------------------------+--------------------+--------------------+
; Device                                                         ; EP2C70F896C6       ;                    ;
; Top-level entity name                                          ; train              ; train              ;
; Family name                                                    ; Cyclone II         ; Stratix II         ;
; Use Generated Physical Constraints File                        ; Off                ;                    ;
; Use smart compilation                                          ; Off                ; Off                ;
; Restructure Multiplexers                                       ; Auto               ; Auto               ;
; Create Debugging Nodes for IP Cores                            ; Off                ; Off                ;
; Preserve fewer node names                                      ; On                 ; On                 ;
; Disable OpenCore Plus hardware evaluation                      ; Off                ; Off                ;
; Verilog Version                                                ; Verilog_2001       ; Verilog_2001       ;
; VHDL Version                                                   ; VHDL93             ; VHDL93             ;
; State Machine Processing                                       ; Auto               ; Auto               ;
; Safe State Machine                                             ; Off                ; Off                ;
; Extract Verilog State Machines                                 ; On                 ; On                 ;
; Extract VHDL State Machines                                    ; On                 ; On                 ;
; Ignore Verilog initial constructs                              ; Off                ; Off                ;
; Iteration limit for constant Verilog loops                     ; 5000               ; 5000               ;
; Iteration limit for non-constant Verilog loops                 ; 250                ; 250                ;
; Add Pass-Through Logic to Inferred RAMs                        ; On                 ; On                 ;
; Parallel Synthesis                                             ; Off                ; Off                ;
; DSP Block Balancing                                            ; Auto               ; Auto               ;
; NOT Gate Push-Back                                             ; On                 ; On                 ;
; Power-Up Don't Care                                            ; On                 ; On                 ;
; Remove Redundant Logic Cells                                   ; Off                ; Off                ;
; Remove Duplicate Registers                                     ; On                 ; On                 ;
; Ignore CARRY Buffers                                           ; Off                ; Off                ;
; Ignore CASCADE Buffers                                         ; Off                ; Off                ;
; Ignore GLOBAL Buffers                                          ; Off                ; Off                ;
; Ignore ROW GLOBAL Buffers                                      ; Off                ; Off                ;
; Ignore LCELL Buffers                                           ; Off                ; Off                ;
; Ignore SOFT Buffers                                            ; On                 ; On                 ;
; Limit AHDL Integers to 32 Bits                                 ; Off                ; Off                ;
; Optimization Technique                                         ; Balanced           ; Balanced           ;
; Carry Chain Length                                             ; 70                 ; 70                 ;
; Auto Carry Chains                                              ; On                 ; On                 ;
; Auto Open-Drain Pins                                           ; On                 ; On                 ;
; Perform WYSIWYG Primitive Resynthesis                          ; Off                ; Off                ;
; Auto ROM Replacement                                           ; On                 ; On                 ;
; Auto RAM Replacement                                           ; On                 ; On                 ;
; Auto Shift Register Replacement                                ; Auto               ; Auto               ;
; Auto Clock Enable Replacement                                  ; On                 ; On                 ;
; Strict RAM Replacement                                         ; Off                ; Off                ;
; Allow Synchronous Control Signals                              ; On                 ; On                 ;
; Force Use of Synchronous Clear Signals                         ; Off                ; Off                ;
; Auto RAM to Logic Cell Conversion                              ; Off                ; Off                ;
; Auto Resource Sharing                                          ; Off                ; Off                ;
; Allow Any RAM Size For Recognition                             ; Off                ; Off                ;
; Allow Any ROM Size For Recognition                             ; Off                ; Off                ;
; Allow Any Shift Register Size For Recognition                  ; Off                ; Off                ;
; Use LogicLock Constraints during Resource Balancing            ; On                 ; On                 ;
; Ignore translate_off and synthesis_off directives              ; Off                ; Off                ;
; Timing-Driven Synthesis                                        ; Off                ; Off                ;
; Show Parameter Settings Tables in Synthesis Report             ; On                 ; On                 ;
; Ignore Maximum Fan-Out Assignments                             ; Off                ; Off                ;
; Synchronization Register Chain Length                          ; 2                  ; 2                  ;
; PowerPlay Power Optimization                                   ; Normal compilation ; Normal compilation ;
; HDL message level                                              ; Level2             ; Level2             ;
; Suppress Register Optimization Related Messages                ; Off                ; Off                ;
; Number of Removed Registers Reported in Synthesis Report       ; 100                ; 100                ;
; Number of Inverted Registers Reported in Synthesis Report      ; 100                ; 100                ;
; Clock MUX Protection                                           ; On                 ; On                 ;
; Auto Gated Clock Conversion                                    ; Off                ; Off                ;
; Block Design Naming                                            ; Auto               ; Auto               ;
; SDC constraint protection                                      ; Off                ; Off                ;
; Synthesis Effort                                               ; Auto               ; Auto               ;
; Allows Asynchronous Clear Usage For Shift Register Replacement ; On                 ; On                 ;
; Analysis & Synthesis Message Level                             ; Medium             ; Medium             ;
+----------------------------------------------------------------+--------------------+--------------------+


+------------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Source Files Read                                                                     ;

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产精品一区二区久久精品爱涩| 夜夜嗨av一区二区三区| 美女国产一区二区| 欧美r级在线观看| 国产suv精品一区二区883| 国产精品蜜臀av| 色诱亚洲精品久久久久久| 亚洲一区二区在线视频| 欧美久久一二区| 激情伊人五月天久久综合| 国产精品私人影院| 在线亚洲欧美专区二区| 日本视频免费一区| 国产偷v国产偷v亚洲高清 | 国产米奇在线777精品观看| 久久精品亚洲精品国产欧美kt∨| 成人性生交大片免费看中文网站 | 亚洲一区在线观看网站| 91精品国产一区二区人妖| 国产一区二区中文字幕| 国产精品国产三级国产a| 91久久精品国产91性色tv| 男女男精品视频| 亚洲欧美中日韩| 欧美精品九九99久久| 国产91在线|亚洲| 亚洲一本大道在线| 久久久久久久免费视频了| 91蝌蚪porny| 久久99国产精品成人| 亚洲视频你懂的| 精品国产露脸精彩对白 | 成人黄色在线视频| 午夜日韩在线电影| 久久久综合精品| 欧美理论电影在线| 99久久伊人网影院| 久久精品999| 亚洲在线视频一区| 国产日产欧美一区| 日韩一区二区免费电影| 色综合中文字幕国产 | 一区二区三区美女| 久久久久免费观看| 在线不卡中文字幕| 99精品久久只有精品| 寂寞少妇一区二区三区| 一区二区三区中文字幕精品精品 | 色综合 综合色| 国产精品白丝av| 日本午夜一本久久久综合| 最新成人av在线| 国产婷婷一区二区| 精品国产乱子伦一区| 欧美精品亚洲二区| 在线亚洲+欧美+日本专区| caoporn国产精品| 国产精品综合一区二区| 久草在线在线精品观看| 日本免费新一区视频| 亚洲午夜久久久久| 一区二区三区四区中文字幕| 国产精品色婷婷久久58| 久久久亚洲午夜电影| 久久亚洲精品小早川怜子| 欧美一区二区免费| 91精品国产综合久久久蜜臀图片| 欧美性生活久久| 欧美图片一区二区三区| 色婷婷激情久久| 91在线国产观看| 91在线看国产| 欧美自拍丝袜亚洲| 欧美日韩高清一区二区| 欧美另类久久久品| 91麻豆精品国产自产在线观看一区 | 成人丝袜高跟foot| 懂色av一区二区三区免费观看 | 首页国产欧美日韩丝袜| 亚洲一区在线观看网站| 亚洲一区二区免费视频| 天天做天天摸天天爽国产一区 | 1024国产精品| 一区二区三区四区激情| 亚洲一区二区成人在线观看| 亚洲一区二区三区在线播放| 日韩精品一区第一页| 男女男精品视频网| 国产一区二区三区四区在线观看| 久草中文综合在线| 懂色av噜噜一区二区三区av| 北条麻妃一区二区三区| 色婷婷亚洲一区二区三区| 91久久人澡人人添人人爽欧美| 欧美中文字幕一区| 91精品国产综合久久久久| 日韩精品一区二区三区视频在线观看 | 中文字幕中文字幕一区| 亚洲综合色视频| 美女网站在线免费欧美精品| 国产一区二区h| 91丨porny丨首页| 欧美丰满一区二区免费视频| 久久免费视频一区| 怡红院av一区二区三区| 捆绑变态av一区二区三区| 国产大片一区二区| 在线精品视频一区二区三四| 欧美一区二区三区四区高清| 国产清纯美女被跳蛋高潮一区二区久久w | 久久精品久久久精品美女| 成人一区在线观看| 在线播放欧美女士性生活| 国产亚洲精久久久久久| 亚洲午夜精品网| 国内精品伊人久久久久av一坑| 91在线视频观看| 欧美不卡123| 亚洲人一二三区| 国产综合一区二区| 欧美三级蜜桃2在线观看| 久久久综合网站| 丝袜脚交一区二区| 99国产欧美另类久久久精品| 日韩欧美你懂的| 亚洲激情五月婷婷| 国产精品一级黄| 欧美一级片在线观看| 亚洲视频一区在线| 国产另类ts人妖一区二区| 欧美日韩高清一区二区三区| **性色生活片久久毛片| 国产伦精品一区二区三区免费迷| 欧美视频在线观看一区二区| 国产精品丝袜一区| 国产在线精品一区在线观看麻豆| 在线观看国产一区二区| 国产精品久久久久毛片软件| 久久99久久久欧美国产| 欧美精品自拍偷拍动漫精品| 亚洲免费观看视频| 成人做爰69片免费看网站| 亚洲精品一区二区三区四区高清| 亚洲一区电影777| 日本高清不卡在线观看| 国产精品三级在线观看| 国产精品中文欧美| 日韩欧美一区二区久久婷婷| 天天综合网天天综合色| 欧美亚洲国产一区在线观看网站| 国产精品久久午夜夜伦鲁鲁| 国产精品一区三区| 久久久精品综合| 狠狠网亚洲精品| 久久亚洲二区三区| 国产精品88888| 国产三级精品视频| 国产精品 日产精品 欧美精品| 日韩美女天天操| 蜜臀精品久久久久久蜜臀| 在线播放视频一区| 青青草精品视频| 日韩一级黄色片| 美女被吸乳得到大胸91| 精品国产一区二区亚洲人成毛片| 蜜臀a∨国产成人精品| 91精品婷婷国产综合久久性色 | 《视频一区视频二区| 99久久久久久99| 成人免费小视频| 色香色香欲天天天影视综合网| 亚洲人成网站色在线观看| 91高清在线观看| 五月婷婷久久丁香| 日韩亚洲欧美中文三级| 经典三级在线一区| 国产亚洲精品7777| 91女神在线视频| 午夜视频一区二区| 欧美mv日韩mv国产| 国产不卡在线一区| 亚洲精品高清视频在线观看| 欧美日韩一区二区在线视频| 日韩国产一二三区| 久久日一线二线三线suv| 粉嫩13p一区二区三区| 亚洲精品国产无套在线观| 欧美日韩国产精选| 久久成人精品无人区| 国产精品视频一二三区| 欧洲精品在线观看| 男女男精品视频网| 国产精品久久久久久久久晋中| 色婷婷精品久久二区二区蜜臀av | 国产高清精品在线| 亚洲乱码中文字幕综合| 日韩精品一区二区在线| 成人av影视在线观看| 亚洲成av人片一区二区三区| 精品剧情在线观看|