亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? regs54xx.h

?? 利用C語言在DSP平臺上實現交通燈
?? H
?? 第 1 頁 / 共 3 頁
字號:
#define RINT1_VEC		   104
#define XINT1_VEC		   108
#define DMAC2_VEC		   104
#define DMAC3_VEC		   108
#define DMAC4_VEC		   112
#define DMAC5_VEC		   116


/*********************************************************************/
/* Define data structures for all memory mapped registers            */
/*********************************************************************/
/*----------------------------------------------------------------*/
/* Data bitfields Period for Timer                                */
/*----------------------------------------------------------------*/
#define PSC		       6
#define PSC_SZ		 4

#define TRB			 5
#define TRB_SZ		 1

#define TSS			 4
#define TSS_SZ		 1

#define TDDR		 0
#define TDDR_SZ		 4

/*---------------------------------------------------------------*/
/* Data bitfields for Clock Mode Register                        */
/*---------------------------------------------------------------*/
#define PLLMUL		12
#define PLLMUL_SZ	 	4

#define PLLDIV		11
#define PLLDIV_SZ	 	1

#define PLLCOUNT	 	3
#define PLLCOUNT_SZ	8

#define PLLON_OFF	 	2
#define PLLON_OFF_SZ 	1

#define PLLNDIV		1
#define PLLNDIV_SZ	1

#define PLLSTATUS	 	0
#define PLLSTATUS_SZ 	1


/*----------------------------------------------------------------*/
/* Define bit fields for Software Wait State Register             */
/*----------------------------------------------------------------*/
#define IO		    	12
#define IO_SZ		 3

#define DATA_HI		 9
#define DATA_HI_SZ	 3

#define DATA_LO		 6
#define DATA_LO_SZ	 3

#define PROGRAM_HI	 3
#define PROGRAM_HI_SZ	 3

#define PROGRAM_LO	 0
#define PROGRAM_LO_SZ	 3

/*-------------------------------------------------------------------*/
/* Define bitfields for Bank Switch Control Register                 */
/*-------------------------------------------------------------------*/
#define BNKCMP		12
#define BNKCMP_SZ	 	4

#define PS_DS		11
#define PS_DS_SZ	 	1

#define HBH		     	 2
#define HBH_SZ		 1

#define BH		     	 1
#define BH_SZ		 1

#define EXIO		     	 0
#define EXIO_SZ		 1

/*-------------------------------------------------------------------*/
/* Define bitfields for Interruput Mask Register                     */
/*-------------------------------------------------------------------*/
#define INT0		 0
#define INT1		 1
#define INT2		 2
#define TINT0		 3

#define RINT0		 4
#define XINT0		 5

#define TINT1		 7

#define INT3		 8
#define HPINT		 9
#define RINT1		10
#define XINT1		11

#define DMAC0		6
#define DMAC1		7
#define DMAC2		10
#define DMAC3		11
#define DMAC4		12
#define DMAC5		13


/*-------------------------------------------------------------*/
/* DEFINE DATA STRUCTURE FOR HOST PORT INTERFACE CONTROL REG   */
/*-------------------------------------------------------------*/
#define BOB		     	 0
#define SMOD		 1
#define DSPINT		 2
#define HINT		 3
#define XHPIA		 4

/******************************************************************/
/* Define Interrupt Flag and Interrupt Mask Registers             */
/******************************************************************/
#define IMR	*(volatile unsigned int*)0x00
#define IMR_ADDR		0x0 

#define IFR	*(volatile unsigned int*)0x01
#define IFR_ADDR		0x1

/******************************************************************/
/* NOTE:  YOU CAN ACCESS THESE REGISTERS IN THIS MANNER ONLY	  */
/* IF THE SUBADDRESS REGISTER HAS BEEN DEFINED ALREADY  		  */
/******************************************************************/

/******************************************************************/
/* MultiChannel Buffer Serial 0 defined for 54XX				  */
/******************************************************************/
#define SPCR10	*(volatile unsigned int*)0x39
#define SPCR10_ADDR	0x39

#define SPCR20	*(volatile unsigned int*)0x39
#define SPCR20_ADDR	0x39

#define DRR20	*(volatile unsigned int*)0x20
#define DRR20_ADDR	0x20

#define DRR10	*(volatile unsigned int*)0x21
#define DRR10_ADDR	0x21

#define DXR20	*(volatile unsigned int*)0x22
#define DXR20_ADDR	0x22

#define DXR10	*(volatile unsigned int*)0x23
#define DXR10_ADDR	0x23

/******************************************************************/
/* MultiChannel Buffer Serial 1 defined for 54XX				  */
/******************************************************************/
#define SPCR11	*(volatile unsigned int*)0x49
#define SPCR11_ADDR	0x49

#define SPCR21	*(volatile unsigned int*)0x49
#define SPCR21_ADDR	0x49

#define DRR21	*(volatile unsigned int*)0x40
#define DRR21_ADDR	0x40

#define DRR11	*(volatile unsigned int*)0x41
#define DRR11_ADDR	0x41

#define DXR21	*(volatile unsigned int*)0x42     

#define DXR21_ADDR	0x42

#define DXR11	*(volatile unsigned int*)0x43
#define DXR11_ADDR	0x43

#define SPCR12	*(volatile unsigned int*)0x35
#define SPCR12_ADDR	0x35 

/******************************************************************/
/* MultiChannel Buffer Serial 2 defined for 54XX				  */
/******************************************************************/
#define SPCR22	*(volatile unsigned int*)0x35
#define SPCR22_ADDR	0x35 

#define DRR22	*(volatile unsigned int*)0x30
#define DRR22_ADDR	0x30

#define DRR12	*(volatile unsigned int*)0x31
#define DRR12_ADDR	0x31

#define DXR22	*(volatile unsigned int*)0x32
#define DXR22_ADDR	0x32

#define DXR12	*(volatile unsigned int*)0x33
#define DXR12_ADDR	0x33
/******************************************************************/
/* Direct Memory Access defined for 54XX				          */
/******************************************************************/
#define DMPRE	  (0x54)
#define DMSBA	  (0x55)
#define DMSAI	  (0x56)
#define DMSRCP    (0x57)
#define DMDSTP    (0x57)
#define DMGSA     (0x57)
#define DMGDA     (0x57)
#define DMGCR     (0x57)
#define DMGFR     (0x57)
#define DMFRI(reg) ((reg) ? 0x57:0x57)
#define DMIDX(reg) ((reg) ? 0x57:0x57)
#define DMSRC(channel) ((channel) ? 0x57:0x57)
#define DMDST(channel) ((channel) ? 0x57:0x57)
#define DMCTR(channel) ((channel) ? 0x57:0x57)
#define DMSEFC(channel) ((channel) ? 0x57:0x57)
#define DMMCR(channel) ((channel) ? 0x57:0x57

#define DMA_REG_READ(dma_subaddress, channel) (DMSAI(channel)=dma_subaddress), *(volatile unsigned int*) DMFRI(channel))




/*----------------------------------------------------------------*/
/* Data bitfields Period for DMPRE                                */
/*----------------------------------------------------------------*/
#define DPRC5		13
#define DPRC5_SZ	 1

#define DPRC4		12
#define DPRC4_SZ	 1

#define DPRC3		11
#define DPRC3_SZ	 1

#define DPRC2		10
#define DPRC2_SZ	 1

#define DPRC1		 9
#define DPRC1_SZ	 1

#define DPRC0		 8
#define DPRC0_SZ	 1

#define INTSEL		 6
#define INTSEL_SZ    2

#define DE5			 5
#define DE5_SZ		 1

#define DE4			 4
#define DE4_SZ		 1

#define DE3			 3
#define DE3_SZ		 1

#define DE2			 2
#define DE2_SZ		 1

#define DE1			 1
#define DE1_SZ		 1

#define DE0			 0
#define DE0_SZ		 1

/*----------------------------------------------------------------*/
/* Data bitfields Period for DMSEFCn                              */
/*----------------------------------------------------------------*/
#define DSYN		12
#define DSYN_SZ		 4

#define FRAME_CNT    0
#define FRAME_CNT_SZ 8

/*----------------------------------------------------------------*/
/* Data bitfields Period for Mode Control Register                */
/*----------------------------------------------------------------*/
#define AUTOINIT	15
#define AUTOINIT_SZ	 1

#define DINM	    14
#define DINM_SZ      1

#define IMOD		13
#define IMOD_SZ      1

#define CTMOD		12
#define CTMOD_SZ     1

#define SIND		 8
#define SIND_SZ		 3

#define DMS			 6
#define DMS_SZ       2

#define DIND		 2
#define DIND_SZ      3

#define DMD			 0
#define DMD_SZ       2

/*******************************************************************/
/* TIMER REGISTER ADDRESSES   (TIM0 = Timer 0, TIM1 = Timer 1      */
/* Defined for all devices                                         */
/*******************************************************************/
#define TIM_ADDR(port) (port ? 0x30 : 0x24)
#define TIM(port)	*(volatile unsigned int*)TIM_ADDR(port)

#define PRD_ADDR(port)		(port ? 0x31 : 0x25)
#define PRD(port)	*(volatile unsigned int*)PRD_ADDR(port)

#define TCR_ADDR(port)		(port ? 0x32 : 0x26)
#define TCR(port)	*(volatile unsigned int*)TCR_ADDR(port)

/*********************************************************************/
/* EXTERNAL BUS CONTROL REGISTERS                                    */
/*********************************************************************/
#define BSCR	*(volatile unsigned int*)0x29
#define BSCR_ADDR	0x29

#define SWCR	*(volatile unsigned int*)0x2B
#define SWCR_ADDR	0x2B

#define SWWSR	*(volatile unsigned int*)0x28
#define SWWSR_ADDR	0x28

/*********************************************************************/
/* HOST PORT INTERFACE REGISTER ADDRESS                              */
/* Defined for C54XX					                             */
/*********************************************************************/
#define HPIC	*(volatile unsigned int*)0x2C
#define HPIC_ADDR	0x2C
#define HPI_ADDR	0x1000 

/*********************************************************************/
/* Defined flags for use in setting control for HPI host interface   */
/* control pins                                                      */
/* The value of these constants is their relative bit position in    */
/* the control structure for the host side of the HPI interface      */
/*********************************************************************/
#define HAS_PIN		0    
#define HBIL_PIN	   1    
#define HCNTL0_PIN	2    
#define HCNTL1_PIN	3
#define HCS_PIN		4
#define HD0_PIN		5
#define HDS1_PIN	   6
#define HDS2_PIN  	7
#define HINT_PIN  	8
#define HRDY_PIN	   9
#define HRW_PIN		10

/*********************************************************************/
/* CLOCK MODE REGISTER ADDRESS                                       */
/* Defined for C54XX				                                       */
/*********************************************************************/
#define CLKMD 	*(volatile unsigned int*)0x58
#define CLKMD_ADDR	0x58

/*********************************************************************/
/* Extended Program Counter -XPC register                            */
/*********************************************************************/
extern volatile unsigned int XPC;
#define XPC	*(volatile unsigned int*)0x1e
#define XPC_ADDR		0x1e

/*********************************************************************/
/* Program Control and Status Registers (PMST, ST0, ST1)             */
/*********************************************************************/
#define PMST	*(volatile unsigned int*)0x1d
#define PMST_ADDR	0x1d

#define ST0	*(volatile unsigned int*)0x06
#define ST0_ADDR	0x06

#define ST1	*(volatile unsigned int*)0x07
#define ST1_ADDR	0x07

/*********************************************************************/
/* General-purpose I/O pins control registers (GPIOCR, GPIOSR)       */
/*********************************************************************/
#define GPIOCR	*(volatile unsigned int*)0x3C
#define GPIOCR_ADDR	0x3C

#define GPIOSR	*(volatile unsigned int*)0x3D
#define GPIOSR_ADDR	0x3D

#define __54XXREGS
#endif

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产精品亚洲第一区在线暖暖韩国 | 日韩午夜三级在线| 美女一区二区久久| 国产亚洲欧洲997久久综合| 欧美一区二区精品| 91小宝寻花一区二区三区| 亚洲福利视频导航| 亚洲免费在线看| 国产偷国产偷亚洲高清人白洁| 欧美系列亚洲系列| 欧美放荡的少妇| 老鸭窝一区二区久久精品| 美女性感视频久久| 国产美女一区二区三区| 日韩经典一区二区| 亚洲激情五月婷婷| 一区二区三区四区不卡视频| 亚洲婷婷综合色高清在线| 欧美精品一区二区三区高清aⅴ | 亚洲成人精品在线观看| 欧洲亚洲国产日韩| 在线观看成人免费视频| 欧美日韩精品一二三区| 日韩精品资源二区在线| 国产呦萝稀缺另类资源| 中文字幕一区二区三区在线不卡| 日本高清视频一区二区| 丝瓜av网站精品一区二区| 欧美mv日韩mv国产网站| 成人国产精品免费观看视频| 亚洲一区二区三区四区不卡| 日韩久久精品一区| 99国产精品久| 久久精品国产99| 亚洲色大成网站www久久九九| 日日欢夜夜爽一区| 99久久亚洲一区二区三区青草| 久久激情综合网| 天天色天天爱天天射综合| 久久精品噜噜噜成人av农村| 欧美卡1卡2卡| 欧美日韩成人高清| 精品国产免费一区二区三区香蕉| 91色porny蝌蚪| 男人的天堂亚洲一区| 欧美色网站导航| 日韩欧美一级片| 欧美日韩成人激情| 欧美日免费三级在线| 亚洲女人****多毛耸耸8| 亚洲成av人影院在线观看网| 91国内精品野花午夜精品| 精品国产a毛片| 亚洲综合自拍偷拍| 成年人网站91| 日韩视频一区二区| 亚洲美女免费在线| av高清不卡在线| 日韩伦理免费电影| 精品国产免费人成在线观看| 日韩精品一区第一页| 欧美日韩激情一区二区| 丝袜a∨在线一区二区三区不卡| 欧洲av一区二区嗯嗯嗯啊| 国产欧美日本一区视频| 日精品一区二区| 日韩写真欧美这视频| 成人免费高清在线观看| 欧美一级欧美一级在线播放| 日韩激情一区二区| 欧美精品免费视频| 亚洲综合免费观看高清完整版| 99re热这里只有精品视频| 久久综合色一综合色88| 久久99精品久久久久久国产越南| 欧美影院精品一区| 91丝袜美腿高跟国产极品老师 | 欧美剧在线免费观看网站| 亚洲午夜羞羞片| 国产精品免费aⅴ片在线观看| 91精品国产综合久久精品图片 | 国产综合色精品一区二区三区| 欧美揉bbbbb揉bbbbb| 国产一区二区三区日韩| 在线观看日韩精品| 水野朝阳av一区二区三区| 亚洲综合小说图片| 一二三区精品福利视频| 亚洲蜜臀av乱码久久精品蜜桃| 中文字幕欧美一| 日韩理论片在线| 亚洲精品欧美激情| 亚洲国产一二三| 日日骚欧美日韩| 久久精品国产一区二区| 美脚の诱脚舐め脚责91| 韩国成人在线视频| 成人av在线资源| 91美女片黄在线| 在线观看日韩精品| 91精品国产aⅴ一区二区| 91精品欧美综合在线观看最新| 日韩欧美一区电影| 久久久精品2019中文字幕之3| 亚洲国产精品精华液2区45| 综合激情成人伊人| 亚洲国产另类av| 激情五月激情综合网| 国产91丝袜在线播放九色| 色狠狠一区二区三区香蕉| 91精品国产一区二区人妖| 亚洲精品中文在线影院| 亚洲国产中文字幕| 久久精品av麻豆的观看方式| 国产精品一区不卡| 国产福利一区二区| 色中色一区二区| 欧美制服丝袜第一页| 久久超级碰视频| 亚洲国产乱码最新视频| 国产午夜精品美女毛片视频| 狠狠色狠狠色综合| 精品奇米国产一区二区三区| 亚洲精品视频在线看| 狠狠色狠狠色综合| 中文字幕亚洲不卡| 在线观看国产日韩| 男女性色大片免费观看一区二区 | 7777精品伊人久久久大香线蕉经典版下载| 91精品国产综合久久香蕉的特点 | 久久久精品国产免费观看同学| 国产精品成人免费在线| 国产成人精品免费在线| 欧美日韩黄色影视| 日韩精彩视频在线观看| 99精品国产视频| 91精品国产免费久久综合| 久久久无码精品亚洲日韩按摩| 亚洲男人的天堂av| 午夜一区二区三区在线观看| gogo大胆日本视频一区| 国产精品久久夜| 美女性感视频久久| 成人性生交大片| 亚洲精品乱码久久久久久黑人| 日本欧美在线观看| 欧美一区二区二区| 亚洲另类春色国产| 日韩电影网1区2区| 欧美日韩日日骚| |精品福利一区二区三区| 一本色道久久综合亚洲91| 精品国产一区a| 日产欧产美韩系列久久99| 久久综合资源网| 国产精品一区二区在线看| 国产欧美久久久精品影院| 国产精品66部| 亚洲免费av高清| 日本精品一区二区三区高清 | 欧美日韩国产区一| 欧美大片国产精品| 国产精品三级久久久久三级| 国内精品伊人久久久久av影院| 国产欧美日韩视频在线观看| 波多野结衣在线一区| 免费看日韩精品| 午夜精品在线视频一区| 欧美日韩中文精品| 成人精品小蝌蚪| 欧美婷婷六月丁香综合色| 九九热在线视频观看这里只有精品| 91精品国产综合久久精品图片| 精品一区二区三区在线视频| 亚洲人吸女人奶水| 欧美一区二区在线看| 成人三级伦理片| 亚洲r级在线视频| 国产精品久久午夜| 91精品国产福利| 欧美在线观看视频一区二区| 看电视剧不卡顿的网站| 美国毛片一区二区三区| 26uuu亚洲综合色| 国产一区二区三区国产| 国产丝袜美腿一区二区三区| 成人动漫一区二区三区| 亚洲六月丁香色婷婷综合久久| 欧美少妇一区二区| 免费人成精品欧美精品| 久久这里只有精品首页| 国产成人亚洲精品狼色在线 | 亚洲欧美日韩电影| 欧美三级在线播放| 蜜桃av一区二区在线观看| 久久精品一二三| 精品国产1区二区| 国产精品网站一区| 免费观看一级欧美片| 狠狠色狠狠色综合系列|