亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? sdr_sdram_tb.v

?? sdram控制器的開發程序
?? V
?? 第 1 頁 / 共 2 頁
字號:
/******************************************************************************
*
*  LOGIC CORE:          SDR SDRAM Controller test bench			
*  MODULE NAME:         sdr_sdram_tb()
*  COMPANY:             Northwest Logic, Inc.
*                       www.nwlogic.com
*
*  REVISION HISTORY:  
*
*    Revision 1.0  05/12/2000     Initial Release.
*         
*             1.1  07/12/2000     Modified to support burst terminate and precharge
*                                 during full page accesses.
*
*  FUNCTIONAL DESCRIPTION:
*
*  This module is the test bench for the SDR SDRAM controller.
*
*  Trade Secret of Northwest Logic, Inc.  Do not disclose.
*  Copyright Northwest Logic, Inc., 2000.  All rights reserved.  
*
*  Copying or other reproduction of this code except
*  for archival purposes is prohibited without the prior written
*  consent of Northwest Logic.
*
*             RESTRICTED RIGHTS LEGEND
*
*  Use, duplication, or disclosure by the Government is subject to
*  restrictions as set forth in paragraph (b) (3) (B) of the Rights
*  in Technical Data and Computer Software clause in DAR 7-104.9(a).
*
******************************************************************************/
`timescale 1ps / 1ps

module sdr_sdram_tb();


// defines for the testbench
`define         BL              8               // burst length
`define         CL              3               // cas latency
`define         RCD             2               // RCD
`define         LOOP_LENGTH     1024            // memory test loop length


`include        "params.v"


reg                             clk;                    // Generated System Clock
reg                             clk2;                   // staggered system clock for sdram models

reg                             reset_n;                // Reset

reg     [2:0]                   cmd;
reg     [`ASIZE-1:0]            addr;
reg                             ref_ack;
reg     [`DSIZE-1:0]            datain;
reg     [`DSIZE/8-1:0]          dm;


wire                            cmdack;
wire    [`DSIZE-1:0]            dataout;
wire    [11:0]                  sa;
wire    [1:0]                   ba;
wire    [1:0]                   cs_n;
wire                            cke;
wire                            ras_n;
wire                            cas_n;
wire                            we_n;
wire    [`DSIZE-1:0]            dq;
wire    [`DSIZE/8-1:0]          dqm;
reg     [`ASIZE-1:0]            test_data;
reg     [`DSIZE-1:0]            test_addr;
reg     [11:0]                  mode_reg;


integer                         j;
integer                         x,y,z;
integer                         bl;


// SDR SDRAM controller
sdr_sdram sdr_sdram1 (
                .CLK(clk),
                .RESET_N(reset_n),
                .ADDR(addr),
                .CMD(cmd),
                .CMDACK(cmdack),
                .DATAIN(datain),
                .DATAOUT(dataout),
                .DM(dm),
                .SA(sa),
                .BA(ba),
                .CS_N(cs_n),
                .CKE(cke),
                .RAS_N(ras_n),
                .CAS_N(cas_n),
                .WE_N(we_n),
                .DQ(dq),
                .DQM(dqm)
                );

// micron memory models

mt48lc8m16a2 mem00      (.Dq(dq[15:0]),
                        .Addr(sa[11:0]),
                        .Ba(ba),
                        .Clk(clk2),
                        .Cke(cke),
                        .Cs_n(cs_n[0]),
                        .Cas_n(cas_n),
                        .Ras_n(ras_n),
                        .We_n(we_n),
                        .Dqm(dqm[1:0]));

mt48lc8m16a2 mem01      (.Dq(dq[31:16]),
                        .Addr(sa[11:0]),
                        .Ba(ba),
                        .Clk(clk2),
                        .Cke(cke),
                        .Cs_n(cs_n[0]),
                        .Cas_n(cas_n),
                        .Ras_n(ras_n),
                        .We_n(we_n),
                        .Dqm(dqm[3:2]));
                        
mt48lc8m16a2 mem10      (.Dq(dq[15:0]),
                        .Addr(sa[11:0]),
                        .Ba(ba),
                        .Clk(clk2),
                        .Cke(cke),
                        .Cs_n(cs_n[1]),
                        .Cas_n(cas_n),
                        .Ras_n(ras_n),
                        .We_n(we_n),
                        .Dqm(dqm[1:0]));

mt48lc8m16a2 mem11      (.Dq(dq[31:16]),
                        .Addr(sa[11:0]),
                        .Ba(ba),
                        .Clk(clk2),
                        .Cke(cke),
                        .Cs_n(cs_n[1]),
                        .Cas_n(cas_n),
                        .Ras_n(ras_n),
                        .We_n(we_n),
                        .Dqm(dqm[3:2]));


initial begin
        clk = 1;
        clk2 = 1;
        reset_n = 0;                                             // reset the system
        #100000 reset_n = 1;
end


// system clocks

//133mhz clock always block
always begin
        #2750 clk2 = ~clk2;                                  
        #1000 clk = ~clk;
end

//100mhz clock always block
//always begin
//        #3 clk2 = ~clk2;                                  
//        #2 clk = ~clk;
//end



//      write_burst(address, start_value, data_mask, RCD, BL)
//
//      This task performs a write access of size BL 
//      at SDRAM address to the SDRAM controller
//
//      address         :    Address in SDRAM to start the burst access
//      start_value     :    Starting value for the burst write sequence.  The write burst task
//                              simply increments the data values from the start_value.
//      data_mask       :    Byte data mask for all cycles in the burst.
//      RCD             :    RCD value that was set during configuration
//      BL              :    BL is the burst length the devices have been configured for.

task    burst_write;

        input [`ASIZE-1   : 0]    address;
        input [`DSIZE-1   : 0]    start_value;
        input [`DSIZE/8-1 : 0]    data_mask;
        input [1 : 0]             RCD;
        input [3 : 0]             BL;

        integer                 i;

        begin
                addr <= address;
                cmd  <= 3'b010;                             // Issue a WRITEA command
                datain <= start_value;                      // Assert the first data value
                dm     <= data_mask;
                @(cmdack==1);                               // wait for the ack from the controller
                @(posedge clk);
                cmd  <= 3'b000;
                for (i=1 ; i<=(RCD-2); i=i+1)               // wait for RAS to CAS to expire
                @(posedge clk);
                for(i = 1; i <= BL; i = i + 1)              // loop from 1 to BL
                begin
                         #1000;
                        datain <= start_value + i;          // clock the data into the controller
                        @(posedge clk);
                        
                end
                dm <= 0;
        end
endtask



//      burst_read(address, start_value, CL, RCD, BL)
//
//      This task performs a read access of size BL 
//      at SDRAM address to the SDRAM controller
//
//      address         :       Address in SDRAM to start the burst access
//      start_value     :       Starting value for the burst read sequence.  The read burst task
//                                simply increments and compares the data values from the start_value.
//      CL              :       CAS latency the sdram devices have been configured for.
//      RCD             :       RCD value the controller has been configured for.
//      BL              :       BL is the burst length the sdram devices have been configured for


task    burst_read;

        input   [`ASIZE-1 : 0]         address;
        input   [`DSIZE-1 : 0]         start_value;
        input   [1 : 0]                CL;
        input   [1 : 0]                RCD;
        input   [3 : 0]                BL;
        integer                        i;
        reg     [`DSIZE-1 : 0]         read_data;
        
        begin
                addr  <= address;
                cmd   <= 3'b001;                            // Issue the READA command
                @(cmdack == 1);                             // wait for an ack from the controller
                @(posedge clk);
                #1000;
                cmd <= 3'b000;                              // Issue a NOP
                for (i=1 ; i<=(CL+RCD+1); i=i+1)            // wait for RAS to CAS to expire
                @(posedge clk);
                for(i = 1; i <= BL; i = i + 1)              // loop from 1 to burst length(BL), collecting and comparing the data
                begin
                        @(posedge clk);
                        read_data <= dataout;
                        #2000;
                        if (read_data !== start_value + i - 1)
                        begin
                                $display("Read error at %h read %h expected %h", (addr+i-1), read_data, (start_value + i -1));
                                $stop;
                        end
                end
                #1000000;
                cmd <= 3'b100;                           // issue a precharge command to close the page                          
                @(posedge clk);
                @(cmdack==1);
                @(posedge clk);
                #1000;    
                cmd  <= 3'b000;

        end
endtask


//      page_write_burst(address, start_value, data_mask, RCD, length)
//
//      This task performs a page write burst access of size length 
//      at SDRAM address to the SDRAM controller
//
//      address         :    Address in SDRAM to start the burst access
//      start_value     :    Starting value for the burst write sequence.  The write burst task
//                              simply increments the data values from the start_value.
//      data_mask       :    Byte data mask for all cycles in the burst.
//      RCD             :    RCD value that was set during configuration
//      length          :    burst length of the access.

task    page_write_burst;

        input [`ASIZE-1   : 0]    address;
        input [`DSIZE-1   : 0]    start_value;
        input [`DSIZE/8-1 : 0]    data_mask;
        input [1 : 0]             RCD;
        input [15 : 0]            length;

        integer                 i;

        begin
                addr <= address;
                cmd  <= 3'b010;
                datain <= start_value;
                dm     <= data_mask;
                @(cmdack==1);
                @(posedge clk);
                #1000;    
                cmd  <= 3'b000;
                for (i=1 ; i<=(RCD-2); i=i+1)
                @(posedge clk);

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产精品久久夜| 国产婷婷色一区二区三区在线| 粉嫩av一区二区三区粉嫩| 狠狠色狠狠色合久久伊人| 久久精品99久久久| 久久成人av少妇免费| 久久99久久99小草精品免视看| 久久er精品视频| 国产麻豆91精品| 国产91丝袜在线播放| 成人做爰69片免费看网站| 成人av在线网站| 成人国产亚洲欧美成人综合网| 成+人+亚洲+综合天堂| 91丨porny丨户外露出| 欧美性三三影院| 91精品国产免费| 久久综合视频网| 国产精品久久久久久户外露出 | 日本女人一区二区三区| 蜜臀久久99精品久久久久宅男| 免费亚洲电影在线| 成人免费视频一区| 欧美性色黄大片手机版| 欧美一区二区久久久| 国产欧美精品一区aⅴ影院| 亚洲另类在线视频| 亚洲成人手机在线| 激情国产一区二区| 99精品欧美一区二区三区小说| 在线一区二区三区四区五区 | 91亚洲大成网污www| 欧美日韩亚洲综合一区二区三区| 日韩一区二区三区电影在线观看 | 欧美亚洲综合久久| 日韩午夜av一区| 国产精品成人免费在线| 日韩在线一二三区| 盗摄精品av一区二区三区| 欧美亚洲动漫精品| 久久精品无码一区二区三区| 一二三区精品福利视频| 国产精品夜夜爽| 欧美日韩一卡二卡| 亚洲欧洲日韩综合一区二区| 免费在线一区观看| 色综合久久中文综合久久牛| 精品久久久久久久久久久久包黑料| 亚洲欧洲无码一区二区三区| 国产在线国偷精品免费看| 欧美性受极品xxxx喷水| 中文一区在线播放| 老司机一区二区| 欧美性受xxxx| 亚洲人成网站在线| 成人a级免费电影| 久久先锋资源网| 日韩精品一二区| 欧美在线免费视屏| 亚洲欧美在线视频观看| 国内精品在线播放| 日韩欧美在线观看一区二区三区| 亚洲精品综合在线| 91亚洲男人天堂| 亚洲欧洲性图库| www.亚洲激情.com| 国产女主播一区| 国产一区二区三区免费观看| 日韩免费在线观看| 日韩黄色片在线观看| 91行情网站电视在线观看高清版| 国产精品免费丝袜| 成人免费看视频| 国产丝袜欧美中文另类| 国产精品18久久久久久vr| 欧美一区二区精品久久911| 天使萌一区二区三区免费观看| 在线一区二区视频| 一区二区三区日本| 色嗨嗨av一区二区三区| 亚洲影视在线播放| 欧美日韩国产成人在线91| 亚洲va韩国va欧美va| 欧美日韩免费视频| 日日摸夜夜添夜夜添精品视频 | 中文字幕一区二区三区乱码在线| 国产99一区视频免费| 国产精品久久久久7777按摩| av在线这里只有精品| 亚洲精品视频在线看| 欧美在线观看视频在线| 亚洲观看高清完整版在线观看| 欧美日韩精品是欧美日韩精品| 亚洲成人免费在线| 日韩一区二区在线看片| 黑人精品欧美一区二区蜜桃| 久久久午夜精品理论片中文字幕| 国产91综合网| 一区二区欧美在线观看| 欧美一区二区三区公司| 国产高清在线观看免费不卡| 亚洲人精品午夜| 欧美男女性生活在线直播观看| 麻豆视频一区二区| 国产精品久久久久四虎| 欧美高清性hdvideosex| 国产精品综合久久| 亚洲免费观看高清| 欧美v日韩v国产v| av不卡一区二区三区| 日韩在线观看一区二区| 国产亚洲污的网站| 欧美三级电影一区| 国产乱色国产精品免费视频| 一区二区国产盗摄色噜噜| 欧美刺激脚交jootjob| 日本道免费精品一区二区三区| 五月婷婷综合网| 国产精品久久久久久久久晋中| 欧美精品123区| 99久久精品一区二区| 毛片av中文字幕一区二区| 亚洲视频1区2区| 日韩免费视频一区| 欧洲亚洲精品在线| 狠狠v欧美v日韩v亚洲ⅴ| 亚洲国产美国国产综合一区二区| 久久精品一区二区三区av| 777奇米四色成人影色区| 91视频在线观看免费| 国产在线精品一区二区夜色| 性做久久久久久免费观看欧美| 亚洲国产精品成人综合色在线婷婷| 欧美一区二区三区啪啪| 色av综合在线| 成人av免费网站| 国产一区 二区| 日韩国产成人精品| 一区二区三区国产精品| 亚洲欧洲精品一区二区三区| 久久女同精品一区二区| 日韩一级片网址| 制服丝袜av成人在线看| 欧美三级三级三级| 欧美日韩一本到| 欧美少妇bbb| 在线观看av一区二区| 91欧美一区二区| 不卡的电视剧免费网站有什么| 国产河南妇女毛片精品久久久 | 日韩av一区二区三区| 一区二区高清免费观看影视大全| 国产精品另类一区| 中文无字幕一区二区三区 | 91蜜桃免费观看视频| 99久久综合色| jlzzjlzz欧美大全| 91网站在线播放| 日本精品一区二区三区高清| 色综合天天综合色综合av| 97se亚洲国产综合在线| 91啪亚洲精品| 欧美日韩电影在线| 欧美一区二区三区四区视频| 91精品国模一区二区三区| 欧美一区二区三区男人的天堂| 日韩欧美一区电影| 久久视频一区二区| 国产精品美女久久久久久 | 26uuu亚洲综合色欧美| 欧美videos中文字幕| 国产婷婷色一区二区三区在线| 国产精品传媒在线| 亚洲一区二区三区四区五区黄 | 亚洲欧洲日韩在线| 亚洲欧美激情在线| 亚洲bt欧美bt精品| 国内精品久久久久影院一蜜桃| 国产精品一级二级三级| 91首页免费视频| 欧美一区二区视频网站| 国产女主播在线一区二区| 有码一区二区三区| 另类的小说在线视频另类成人小视频在线| 黄网站免费久久| 91麻豆国产自产在线观看| 日韩欧美第一区| 中文字幕一区二区不卡| 青青青伊人色综合久久| 成人午夜电影小说| 6080亚洲精品一区二区| 国产午夜精品一区二区 | 26uuu色噜噜精品一区| 国产精品午夜电影| 日韩激情在线观看| 成人免费视频caoporn| 日韩一区二区三区电影| 亚洲啪啪综合av一区二区三区| 韩国一区二区三区| 欧美日韩国产片|