亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? sdr_sdram_tb.v

?? sdram控制器的開發程序
?? V
?? 第 1 頁 / 共 2 頁
字號:
/******************************************************************************
*
*  LOGIC CORE:          SDR SDRAM Controller test bench			
*  MODULE NAME:         sdr_sdram_tb()
*  COMPANY:             Northwest Logic, Inc.
*                       www.nwlogic.com
*
*  REVISION HISTORY:  
*
*    Revision 1.0  05/12/2000     Initial Release.
*         
*             1.1  07/12/2000     Modified to support burst terminate and precharge
*                                 during full page accesses.
*
*  FUNCTIONAL DESCRIPTION:
*
*  This module is the test bench for the SDR SDRAM controller.
*
*  Trade Secret of Northwest Logic, Inc.  Do not disclose.
*  Copyright Northwest Logic, Inc., 2000.  All rights reserved.  
*
*  Copying or other reproduction of this code except
*  for archival purposes is prohibited without the prior written
*  consent of Northwest Logic.
*
*             RESTRICTED RIGHTS LEGEND
*
*  Use, duplication, or disclosure by the Government is subject to
*  restrictions as set forth in paragraph (b) (3) (B) of the Rights
*  in Technical Data and Computer Software clause in DAR 7-104.9(a).
*
******************************************************************************/
`timescale 1ps / 1ps

module sdr_sdram_tb();


// defines for the testbench
`define         BL              8               // burst length
`define         CL              3               // cas latency
`define         RCD             2               // RCD
`define         LOOP_LENGTH     1024            // memory test loop length


`include        "params.v"


reg                             clk;                    // Generated System Clock
reg                             clk2;                   // staggered system clock for sdram models

reg                             reset_n;                // Reset

reg     [2:0]                   cmd;
reg     [`ASIZE-1:0]            addr;
reg                             ref_ack;
reg     [`DSIZE-1:0]            datain;
reg     [`DSIZE/8-1:0]          dm;


wire                            cmdack;
wire    [`DSIZE-1:0]            dataout;
wire    [11:0]                  sa;
wire    [1:0]                   ba;
wire    [1:0]                   cs_n;
wire                            cke;
wire                            ras_n;
wire                            cas_n;
wire                            we_n;
wire    [`DSIZE-1:0]            dq;
wire    [`DSIZE/8-1:0]          dqm;
reg     [`ASIZE-1:0]            test_data;
reg     [`DSIZE-1:0]            test_addr;
reg     [11:0]                  mode_reg;


integer                         j;
integer                         x,y,z;
integer                         bl;


// SDR SDRAM controller
sdr_sdram sdr_sdram1 (
                .CLK(clk),
                .RESET_N(reset_n),
                .ADDR(addr),
                .CMD(cmd),
                .CMDACK(cmdack),
                .DATAIN(datain),
                .DATAOUT(dataout),
                .DM(dm),
                .SA(sa),
                .BA(ba),
                .CS_N(cs_n),
                .CKE(cke),
                .RAS_N(ras_n),
                .CAS_N(cas_n),
                .WE_N(we_n),
                .DQ(dq),
                .DQM(dqm)
                );

// micron memory models

mt48lc8m16a2 mem00      (.Dq(dq[15:0]),
                        .Addr(sa[11:0]),
                        .Ba(ba),
                        .Clk(clk2),
                        .Cke(cke),
                        .Cs_n(cs_n[0]),
                        .Cas_n(cas_n),
                        .Ras_n(ras_n),
                        .We_n(we_n),
                        .Dqm(dqm[1:0]));

mt48lc8m16a2 mem01      (.Dq(dq[31:16]),
                        .Addr(sa[11:0]),
                        .Ba(ba),
                        .Clk(clk2),
                        .Cke(cke),
                        .Cs_n(cs_n[0]),
                        .Cas_n(cas_n),
                        .Ras_n(ras_n),
                        .We_n(we_n),
                        .Dqm(dqm[3:2]));
                        
mt48lc8m16a2 mem10      (.Dq(dq[15:0]),
                        .Addr(sa[11:0]),
                        .Ba(ba),
                        .Clk(clk2),
                        .Cke(cke),
                        .Cs_n(cs_n[1]),
                        .Cas_n(cas_n),
                        .Ras_n(ras_n),
                        .We_n(we_n),
                        .Dqm(dqm[1:0]));

mt48lc8m16a2 mem11      (.Dq(dq[31:16]),
                        .Addr(sa[11:0]),
                        .Ba(ba),
                        .Clk(clk2),
                        .Cke(cke),
                        .Cs_n(cs_n[1]),
                        .Cas_n(cas_n),
                        .Ras_n(ras_n),
                        .We_n(we_n),
                        .Dqm(dqm[3:2]));


initial begin
        clk = 1;
        clk2 = 1;
        reset_n = 0;                                             // reset the system
        #100000 reset_n = 1;
end


// system clocks

//133mhz clock always block
always begin
        #2750 clk2 = ~clk2;                                  
        #1000 clk = ~clk;
end

//100mhz clock always block
//always begin
//        #3 clk2 = ~clk2;                                  
//        #2 clk = ~clk;
//end



//      write_burst(address, start_value, data_mask, RCD, BL)
//
//      This task performs a write access of size BL 
//      at SDRAM address to the SDRAM controller
//
//      address         :    Address in SDRAM to start the burst access
//      start_value     :    Starting value for the burst write sequence.  The write burst task
//                              simply increments the data values from the start_value.
//      data_mask       :    Byte data mask for all cycles in the burst.
//      RCD             :    RCD value that was set during configuration
//      BL              :    BL is the burst length the devices have been configured for.

task    burst_write;

        input [`ASIZE-1   : 0]    address;
        input [`DSIZE-1   : 0]    start_value;
        input [`DSIZE/8-1 : 0]    data_mask;
        input [1 : 0]             RCD;
        input [3 : 0]             BL;

        integer                 i;

        begin
                addr <= address;
                cmd  <= 3'b010;                             // Issue a WRITEA command
                datain <= start_value;                      // Assert the first data value
                dm     <= data_mask;
                @(cmdack==1);                               // wait for the ack from the controller
                @(posedge clk);
                cmd  <= 3'b000;
                for (i=1 ; i<=(RCD-2); i=i+1)               // wait for RAS to CAS to expire
                @(posedge clk);
                for(i = 1; i <= BL; i = i + 1)              // loop from 1 to BL
                begin
                         #1000;
                        datain <= start_value + i;          // clock the data into the controller
                        @(posedge clk);
                        
                end
                dm <= 0;
        end
endtask



//      burst_read(address, start_value, CL, RCD, BL)
//
//      This task performs a read access of size BL 
//      at SDRAM address to the SDRAM controller
//
//      address         :       Address in SDRAM to start the burst access
//      start_value     :       Starting value for the burst read sequence.  The read burst task
//                                simply increments and compares the data values from the start_value.
//      CL              :       CAS latency the sdram devices have been configured for.
//      RCD             :       RCD value the controller has been configured for.
//      BL              :       BL is the burst length the sdram devices have been configured for


task    burst_read;

        input   [`ASIZE-1 : 0]         address;
        input   [`DSIZE-1 : 0]         start_value;
        input   [1 : 0]                CL;
        input   [1 : 0]                RCD;
        input   [3 : 0]                BL;
        integer                        i;
        reg     [`DSIZE-1 : 0]         read_data;
        
        begin
                addr  <= address;
                cmd   <= 3'b001;                            // Issue the READA command
                @(cmdack == 1);                             // wait for an ack from the controller
                @(posedge clk);
                #1000;
                cmd <= 3'b000;                              // Issue a NOP
                for (i=1 ; i<=(CL+RCD+1); i=i+1)            // wait for RAS to CAS to expire
                @(posedge clk);
                for(i = 1; i <= BL; i = i + 1)              // loop from 1 to burst length(BL), collecting and comparing the data
                begin
                        @(posedge clk);
                        read_data <= dataout;
                        #2000;
                        if (read_data !== start_value + i - 1)
                        begin
                                $display("Read error at %h read %h expected %h", (addr+i-1), read_data, (start_value + i -1));
                                $stop;
                        end
                end
                #1000000;
                cmd <= 3'b100;                           // issue a precharge command to close the page                          
                @(posedge clk);
                @(cmdack==1);
                @(posedge clk);
                #1000;    
                cmd  <= 3'b000;

        end
endtask


//      page_write_burst(address, start_value, data_mask, RCD, length)
//
//      This task performs a page write burst access of size length 
//      at SDRAM address to the SDRAM controller
//
//      address         :    Address in SDRAM to start the burst access
//      start_value     :    Starting value for the burst write sequence.  The write burst task
//                              simply increments the data values from the start_value.
//      data_mask       :    Byte data mask for all cycles in the burst.
//      RCD             :    RCD value that was set during configuration
//      length          :    burst length of the access.

task    page_write_burst;

        input [`ASIZE-1   : 0]    address;
        input [`DSIZE-1   : 0]    start_value;
        input [`DSIZE/8-1 : 0]    data_mask;
        input [1 : 0]             RCD;
        input [15 : 0]            length;

        integer                 i;

        begin
                addr <= address;
                cmd  <= 3'b010;
                datain <= start_value;
                dm     <= data_mask;
                @(cmdack==1);
                @(posedge clk);
                #1000;    
                cmd  <= 3'b000;
                for (i=1 ; i<=(RCD-2); i=i+1)
                @(posedge clk);

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
久久久国产精品午夜一区ai换脸| 久久久久久久久久久久久女国产乱| 亚洲欧美日韩成人高清在线一区| 成人美女在线视频| 综合av第一页| 6080亚洲精品一区二区| 久久er精品视频| 欧美激情一区二区三区在线| 91视视频在线观看入口直接观看www | 石原莉奈在线亚洲二区| 日韩天堂在线观看| 99国产精品视频免费观看| 亚洲风情在线资源站| 久久久不卡影院| 欧美区视频在线观看| 国产成人一区在线| 午夜精品久久一牛影视| 欧美午夜精品久久久久久超碰| 亚洲男同性视频| 欧美一二三区精品| 欧美亚洲精品一区| 国产jizzjizz一区二区| 麻豆成人免费电影| 夜夜亚洲天天久久| 国产精品亲子伦对白| 2020日本不卡一区二区视频| 欧美亚洲动漫精品| 欧美性xxxxxxxx| aaa欧美大片| av在线综合网| 99久久婷婷国产综合精品电影| 国模套图日韩精品一区二区| 亚洲成人黄色小说| 午夜激情综合网| 三级在线观看一区二区| 午夜精品国产更新| 亚洲成人黄色影院| 日本欧美在线观看| 青青青爽久久午夜综合久久午夜| 亚洲成人动漫精品| 日本中文字幕一区二区视频 | 色域天天综合网| 99久久婷婷国产综合精品电影| 蜜臀av性久久久久av蜜臀妖精| 久久久美女毛片| 欧美国产一区二区| 亚洲一区在线看| 久久精品二区亚洲w码| 国产精品一级黄| 色综合久久综合| 欧美大片一区二区| 国产欧美精品一区| 亚洲小说春色综合另类电影| 久久机这里只有精品| 国产精品亚洲综合一区在线观看| 色综合一个色综合| 日韩一级二级三级精品视频| 欧美成人a视频| 亚洲一区二三区| 成人精品免费看| 久久天天做天天爱综合色| 亚洲午夜久久久久久久久电影网| 国产一区二区0| 日韩一级免费一区| 午夜久久电影网| 91网站视频在线观看| 欧美激情一区在线观看| 婷婷开心久久网| 欧美色网站导航| 国产精品久久一卡二卡| 国产精品69毛片高清亚洲| 666欧美在线视频| 奇米四色…亚洲| 国产91丝袜在线观看| 一本大道久久a久久综合婷婷| 国产精品毛片高清在线完整版| 另类小说一区二区三区| 4438x亚洲最大成人网| 亚洲成av人片一区二区梦乃| 91丨porny丨最新| 亚洲精品一卡二卡| 成人免费黄色大片| 成人欧美一区二区三区小说| 国产69精品久久777的优势| 中文字幕av资源一区| 91在线小视频| 亚洲国产精品综合小说图片区| 欧美日韩在线电影| 天堂在线一区二区| 91精品国产91久久久久久一区二区 | 激情综合一区二区三区| 精品99999| 在线精品视频一区二区| 日韩精品成人一区二区在线| 久久嫩草精品久久久精品| 狠狠v欧美v日韩v亚洲ⅴ| 欧美国产欧美亚州国产日韩mv天天看完整| 国产一区二区三区四区五区入口| 欧美三级视频在线播放| 久久av资源网| 亚洲国产精品久久久久秋霞影院| 日韩欧美成人激情| 色香蕉成人二区免费| 国产一区二区三区四| 亚洲h精品动漫在线观看| 国产精品视频一二三区| 欧美一区二区日韩| 欧美日韩一级二级| 在线亚洲+欧美+日本专区| 国产裸体歌舞团一区二区| 日韩二区三区在线观看| 亚洲精品国产第一综合99久久 | 国产日韩欧美麻豆| 精品久久一区二区| 精品福利在线导航| 91精品国产综合久久精品图片| 91丨九色丨尤物| 99久久久久久| 99久久精品99国产精品| 成人a免费在线看| 91首页免费视频| 91麻豆自制传媒国产之光| 色综合久久久久综合体桃花网| 国产精品白丝av| 成人免费高清视频在线观看| 视频一区二区三区在线| 亚洲高清免费一级二级三级| 91麻豆精品国产自产在线| 丁香激情综合国产| 粉嫩av亚洲一区二区图片| 国产一区 二区| 97精品久久久久中文字幕| 成人美女视频在线观看18| 成人一区二区三区视频| 丁香一区二区三区| 成人app在线| 91黄色激情网站| 欧美日韩高清不卡| 欧美va亚洲va香蕉在线| 久久久蜜臀国产一区二区| 国产精品久久久久久久裸模| 亚洲欧美日韩精品久久久久| 亚洲国产wwwccc36天堂| 蜜桃av一区二区| 亚洲自拍偷拍图区| 寂寞少妇一区二区三区| 丰满亚洲少妇av| 色av一区二区| 欧美成人aa大片| 亚洲综合男人的天堂| 国产在线观看一区二区| 色婷婷国产精品综合在线观看| 欧美日韩一本到| 国产精品视频看| 蜜臀av性久久久久蜜臀aⅴ四虎| 国内精品伊人久久久久av影院| 成人性生交大片免费| 欧美日韩国产大片| 亚洲色图都市小说| 欧美bbbbb| 91精品国产福利在线观看| 亚洲日韩欧美一区二区在线| 久久99热99| 99精品视频在线观看| 精品久久免费看| 日韩av一区二区在线影视| 日本精品视频一区二区| 亚洲国产精品精华液2区45| 免费国产亚洲视频| 日韩视频免费观看高清完整版 | 中文字幕av一区 二区| 亚洲免费资源在线播放| 91视频一区二区三区| 国产精品免费视频观看| 风流少妇一区二区| 中文字幕av在线一区二区三区| 成人av在线看| 亚洲国产精品尤物yw在线观看| 91啦中文在线观看| 国产欧美日韩在线| 99这里都是精品| 国产精品毛片久久久久久| 99久久99久久久精品齐齐| 亚洲一卡二卡三卡四卡五卡| 在线视频中文字幕一区二区| 蜜臀av性久久久久蜜臀aⅴ流畅| 日韩欧美另类在线| 亚洲成人av在线电影| 欧美mv日韩mv国产网站app| 粗大黑人巨茎大战欧美成人| 天天综合色天天综合| 国产网站一区二区三区| 精品视频一区二区三区免费| 国内外成人在线| 亚洲三级在线观看| 精品国产成人在线影院| 国产69精品久久99不卡| 亚洲一区二区三区四区在线| 欧美电影免费观看高清完整版| 亚洲国产精品久久一线不卡|