亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? command.v

?? sdram控制器的開發程序
?? V
?? 第 1 頁 / 共 2 頁
字號:
/******************************************************************************
*
*  LOGIC CORE:          Command module			
*  MODULE NAME:         command()
*  COMPANY:             Northwest Logic Design, Inc.
*                       www.nwlogic.com
*
*  REVISION HISTORY:  
*
*    Revision 1.0  05/11/2000     Description: Initial Release.
*             1.1  07/10/2000     Description: change precharge to terminate
*                                              for full page accesses.
*
*  FUNCTIONAL DESCRIPTION:
*
*  This module is the command processor module for the SDR SDRAM controller.
*
*  Copyright Northwest Logic, Inc., 2000.  All rights reserved.  
******************************************************************************/
module command(
        CLK,
        RESET_N,
        SADDR,
        NOP,
        READA,
        WRITEA,
        REFRESH,
        PRECHARGE,
        LOAD_MODE,
        SC_CL,
        SC_RC,
        SC_RRD,
        SC_PM,
        SC_BL,
        REF_REQ,
        REF_ACK,
        CM_ACK,
        OE,
        SA,
        BA,
        CS_N,
        CKE,
        RAS_N,
        CAS_N,
        WE_N
        );

`include        "params.v"

input                           CLK;                    // System Clock
input                           RESET_N;                // System Reset
input   [`ASIZE-1:0]            SADDR;                  // Address
input                           NOP;                    // Decoded NOP command
input                           READA;                  // Decoded READA command
input                           WRITEA;                 // Decoded WRITEA command
input                           REFRESH;                // Decoded REFRESH command
input                           PRECHARGE;              // Decoded PRECHARGE command
input                           LOAD_MODE;              // Decoded LOAD_MODE command
input   [1:0]                   SC_CL;                  // Programmed CAS latency
input   [1:0]                   SC_RC;                  // Programmed RC delay
input   [3:0]                   SC_RRD;                 // Programmed RRD delay
input                           SC_PM;                  // programmed Page Mode
input   [3:0]                   SC_BL;                  // Programmed burst length
input                           REF_REQ;                // Hidden refresh request
output                          REF_ACK;                // Refresh request acknowledge
output                          CM_ACK;                 // Command acknowledge
output                          OE;                     // OE signal for data path module
output  [11:0]                  SA;                     // SDRAM address
output  [1:0]                   BA;                     // SDRAM bank address
output  [1:0]                   CS_N;                   // SDRAM chip selects
output                          CKE;                    // SDRAM clock enable
output                          RAS_N;                  // SDRAM RAS
output                          CAS_N;                  // SDRAM CAS
output                          WE_N;                   // SDRAM WE_N

            
reg                             CM_ACK;
reg                             REF_ACK;
reg                             OE;
reg     [11:0]                  SA;
reg     [1:0]                   BA;
reg     [1:0]                   CS_N;
reg                             CKE;
reg                             RAS_N;
reg                             CAS_N;
reg                             WE_N;



// Internal signals
reg                             do_nop;
reg                             do_reada;
reg                             do_writea;
reg                             do_writea1;
reg                             do_refresh;
reg                             do_precharge;
reg                             do_load_mode;
reg                             command_done;
reg     [7:0]                   command_delay;
reg     [3:0]                   rw_shift;
reg                             do_act;
reg                             rw_flag;
reg                             do_rw;
reg     [7:0]                   oe_shift;
reg                             oe1;
reg                             oe2;
reg                             oe3;
reg                             oe4;
reg     [3:0]                   rp_shift;
reg                             rp_done;

wire    [`ROWSIZE - 1:0]        rowaddr;
wire    [`COLSIZE - 1:0]        coladdr;
wire    [`BANKSIZE - 1:0]       bankaddr;

assign   rowaddr   = SADDR[`ROWSTART + `ROWSIZE - 1: `ROWSTART];          // assignment of the row address bits from SADDR
assign   coladdr   = SADDR[`COLSTART + `COLSIZE - 1:`COLSTART];           // assignment of the column address bits
assign   bankaddr  = SADDR[`BANKSTART + `BANKSIZE - 1:`BANKSTART];        // assignment of the bank address bits



// This always block monitors the individual command lines and issues a command
// to the next stage if there currently another command already running.
//
always @(posedge CLK or negedge RESET_N)
begin
        if (RESET_N == 0) 
        begin
                do_nop          <= 0;
                do_reada        <= 0;
                do_writea       <= 0;
                do_refresh      <= 0;
                do_precharge    <= 0;
                do_load_mode    <= 0;
                command_done    <= 0;
                command_delay   <= 0;
                rw_flag         <= 0;
                rp_shift        <= 0;
                rp_done         <= 0;
        end
        
        else
        begin

//  Issue the appropriate command if the sdram is not currently busy     
                if ((REF_REQ == 1 | REFRESH == 1) & command_done == 0 & do_refresh == 0 & rp_done == 0         // Refresh
                        & do_reada == 0 & do_writea == 0)
                        do_refresh <= 1;                                   
                else
                        do_refresh <= 0;
                       

                if ((READA == 1) & (command_done == 0) & (do_reada == 0) & (rp_done == 0) & (REF_REQ == 0))    // READA
                        do_reada <= 1;
                else
                        do_reada <= 0;
                    
                if ((WRITEA == 1) & (command_done == 0) & (do_writea == 0) & (rp_done == 0) & (REF_REQ == 0))  // WRITEA
                begin
                        do_writea <= 1;
                        do_writea1 <= 1;
                end
                else
                begin
                        do_writea <= 0;
                        do_writea1 <= 0;
                end
                if ((PRECHARGE == 1) & (command_done == 0) & (do_precharge == 0))                              // PRECHARGE
                        do_precharge <= 1;
                else
                        do_precharge <= 0;
 
                if ((LOAD_MODE == 1) & (command_done == 0) & (do_load_mode == 0))                              // LOADMODE
                        do_load_mode <= 1;
                else
                        do_load_mode <= 0;
                                               
// set command_delay shift register and command_done flag
// The command delay shift register is a timer that is used to ensure that
// the SDRAM devices have had sufficient time to finish the last command.

                if ((do_refresh == 1) | (do_reada == 1) | (do_writea == 1) | (do_precharge == 1)
                     | (do_load_mode))
                begin
                        command_delay <= 8'b11111111;
                        command_done  <= 1;
                        rw_flag <= do_reada;                                                  

                end
                
                else
                begin
                        command_done        <= command_delay[0];                // the command_delay shift operation
                        command_delay[6:0]  <= command_delay[7:1];                                
                        command_delay[7]    <= 0;
                end 
                
 
 // start additional timer that is used for the refresh, writea, reada commands               
                if (command_delay[0] == 0 & command_done == 1)
                begin
                        rp_shift <= 4'b1111;
                        rp_done <= 1;
                end
                else
                begin
                        rp_done         <= rp_shift[0];
                        rp_shift[2:0]   <= rp_shift[3:1];
                        rp_shift[3]     <= 0;
                end
        end

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美最新大片在线看| 久久理论电影网| 风间由美中文字幕在线看视频国产欧美| 亚洲视频在线一区观看| 精品久久久久一区| 欧美午夜不卡视频| 成人国产一区二区三区精品| 蜜臀va亚洲va欧美va天堂| 亚洲综合色成人| 中文av一区二区| 久久这里只有精品首页| 欧美精品一二三四| 色欧美日韩亚洲| 波多野结衣在线aⅴ中文字幕不卡| 老司机午夜精品99久久| 亚洲国产一区视频| 亚洲欧美aⅴ...| 亚洲欧美在线aaa| 国产精品美女久久久久高潮| 欧美mv日韩mv国产| 日韩欧美www| 日韩欧美国产wwwww| 69堂亚洲精品首页| 欧美老肥妇做.爰bbww| 在线精品亚洲一区二区不卡| av不卡在线播放| av中文字幕不卡| 成人黄色小视频| 成人av综合在线| av高清不卡在线| 不卡一区二区三区四区| jlzzjlzz亚洲女人18| 成人黄色免费短视频| www.激情成人| 99精品久久免费看蜜臀剧情介绍| 成人动漫视频在线| 成人国产精品免费观看| 成人精品高清在线| 97国产一区二区| 一本色道久久综合亚洲aⅴ蜜桃 | www.成人网.com| 99视频精品免费视频| 一本久道中文字幕精品亚洲嫩| 91一区二区在线| 91豆麻精品91久久久久久| 欧洲人成人精品| 欧美美女一区二区在线观看| 欧美美女一区二区三区| 日韩精品一区二区三区在线播放| 精品少妇一区二区三区日产乱码 | 日韩精品一区二区在线| 精品国产一区久久| 久久久久国产精品厨房| 亚洲欧洲日韩综合一区二区| 亚洲天堂免费看| 五月天一区二区| 国产主播一区二区| av电影在线不卡| 欧美日韩久久不卡| 精品国产人成亚洲区| 国产精品女同互慰在线看| 亚洲中国最大av网站| 蜜臂av日日欢夜夜爽一区| 国产精品888| 在线观看一区日韩| 日韩欧美一区二区免费| 国产精品午夜在线| 亚洲大型综合色站| 国产美女一区二区三区| 色香蕉成人二区免费| 欧美一级艳片视频免费观看| 中文字幕va一区二区三区| 亚洲一区二区精品视频| 国产一区二区h| 色狠狠一区二区| 精品国产一区a| 欧美刺激脚交jootjob| 捆绑变态av一区二区三区| 国产一本一道久久香蕉| 91麻豆精品秘密| 日韩精品在线一区| 亚洲欧洲国产日韩| 久久精品久久99精品久久| 不卡一区二区三区四区| 555www色欧美视频| 国产精品福利一区二区| 三级在线观看一区二区| jvid福利写真一区二区三区| 欧美一区二区成人| 亚洲免费毛片网站| 国产在线精品一区二区不卡了| 色一情一乱一乱一91av| 久久久久久久综合日本| 亚洲va欧美va天堂v国产综合| 国产高清亚洲一区| 91精品免费在线观看| 亚洲欧美日韩国产手机在线| 精品一区免费av| 欧美日韩中文字幕一区| 欧美激情一二三区| 久久www免费人成看片高清| 在线观看中文字幕不卡| 国产精品每日更新| 色婷婷精品久久二区二区蜜臂av| 国产一区二区精品在线观看| 欧洲激情一区二区| 国产精品大尺度| 国产一区二区久久| 日韩视频123| 五月天亚洲婷婷| 在线视频综合导航| 亚洲三级在线看| 成人一区二区三区视频在线观看 | 99热国产精品| 国产人伦精品一区二区| 极品少妇一区二区| 欧美刺激午夜性久久久久久久| 亚洲高清中文字幕| 欧美综合久久久| 亚洲精品久久7777| 91在线云播放| 1000精品久久久久久久久| 成人成人成人在线视频| 日本一区二区三区高清不卡| 国产福利视频一区二区三区| 精品国产免费人成电影在线观看四季| 欧美bbbbb| 日韩一级精品视频在线观看| 日韩国产一二三区| 欧美一级免费大片| 久久机这里只有精品| 精品少妇一区二区| 精品一区二区三区的国产在线播放| 制服丝袜激情欧洲亚洲| 免费人成黄页网站在线一区二区| 91精品国产全国免费观看| 轻轻草成人在线| 精品国产乱码久久久久久牛牛 | 国产精品毛片久久久久久久| 国产成人丝袜美腿| 国产精品美女久久久久aⅴ | 精品国产1区2区3区| 久久99热99| 国产午夜精品久久久久久免费视 | 久久综合久久综合久久综合| 精品亚洲成a人| 久久久国际精品| a在线播放不卡| 夜色激情一区二区| 制服.丝袜.亚洲.中文.综合| 免费一级片91| 久久久久久久综合狠狠综合| 成人av资源在线| 一二三区精品福利视频| 欧美一级专区免费大片| 国产成人在线视频网站| 亚洲人成网站在线| 欧美顶级少妇做爰| 国产一区二区三区在线看麻豆| 中文字幕第一区第二区| 日本道色综合久久| 理论电影国产精品| 国产精品女上位| 欧美日韩亚洲另类| 国产一区二区美女| 亚洲精品欧美综合四区| 欧美一区二区成人| 波多野结衣中文字幕一区| 亚洲一区二区高清| 久久噜噜亚洲综合| 91久久人澡人人添人人爽欧美| 日韩av电影免费观看高清完整版| 久久久久久免费毛片精品| 色天使久久综合网天天| 精东粉嫩av免费一区二区三区| 一区在线播放视频| 日韩午夜激情av| 91蝌蚪porny九色| 蜜臀精品久久久久久蜜臀| 国产精品色一区二区三区| 制服丝袜成人动漫| 99视频一区二区三区| 精品一区二区三区免费毛片爱| 亚洲另类中文字| 26uuu久久天堂性欧美| 欧美在线播放高清精品| 国产伦精品一区二区三区免费迷| 亚洲乱码日产精品bd| www久久久久| 8v天堂国产在线一区二区| 成人sese在线| 黄一区二区三区| 性做久久久久久久免费看| 国产精品九色蝌蚪自拍| 日韩美女主播在线视频一区二区三区| 色婷婷激情一区二区三区| 国产精品夜夜嗨| 日韩中文字幕亚洲一区二区va在线 | 国产一区二区三区在线观看免费视频 | 欧美性生活大片视频|