亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? TMS320F2812的can總線調試代碼,拷貝文件到myprojects路徑下便可以使用
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
午夜在线成人av| 中文字幕一区三区| 欧美a一区二区| 日韩女优视频免费观看| 日韩电影免费一区| 欧美成人一区二区三区在线观看 | 久久99在线观看| 久久精品亚洲精品国产欧美kt∨| 国产一区二区剧情av在线| 久久久91精品国产一区二区精品 | 精品国产一区二区国模嫣然| 黄网站免费久久| 国产精品国产馆在线真实露脸| 99re在线精品| 日韩精品一二三| 国产三级精品三级在线专区| 一本到不卡精品视频在线观看| 亚洲国产成人91porn| 欧美videos中文字幕| 不卡的电影网站| 性欧美疯狂xxxxbbbb| 久久精品欧美一区二区三区不卡| 波多野结衣视频一区| 亚洲一级电影视频| 亚洲精品在线电影| 一本大道久久a久久精二百| 免费成人在线影院| 亚洲区小说区图片区qvod| 欧美日韩亚洲国产综合| 国产麻豆成人精品| 亚洲成国产人片在线观看| 久久精品在这里| 欧美日韩一区二区三区在线看| 精品一区二区三区在线观看| 亚洲人成亚洲人成在线观看图片| 日韩午夜激情av| 色综合天天综合色综合av | 国产电影一区在线| 午夜国产精品一区| 国产欧美精品在线观看| 在线播放欧美女士性生活| 成人在线视频首页| 青青草国产精品亚洲专区无| 亚洲三级小视频| 久久久天堂av| 91精品国产全国免费观看| 91一区一区三区| 国产精品亚洲а∨天堂免在线| 亚洲五月六月丁香激情| 中文字幕精品一区| 久久香蕉国产线看观看99| 欧美日韩一区二区电影| youjizz久久| 国产一区二区三区久久久| 日本午夜精品一区二区三区电影| 国产精品区一区二区三区| 日韩午夜电影av| 3atv在线一区二区三区| 色婷婷av一区二区三区大白胸| 国产精品一卡二卡| 国内精品久久久久影院色 | 日韩一区二区三区四区| 精品视频在线视频| 欧美羞羞免费网站| 91丨porny丨中文| 成人91在线观看| 成人avav在线| 成人成人成人在线视频| 成人午夜私人影院| 国产精品 欧美精品| 国产精品99久久久久久似苏梦涵| 久久精品国产一区二区| 久久精品国产网站| 麻豆精品在线视频| 精品午夜一区二区三区在线观看| 日韩成人精品在线观看| 日韩国产在线观看| 另类小说图片综合网| 美女在线一区二区| 国产在线精品免费av| 国产综合色产在线精品| 国产精品资源网| 国产大陆精品国产| 成人av在线一区二区三区| 高清在线观看日韩| av午夜一区麻豆| 色噜噜夜夜夜综合网| 色婷婷综合久久久| 欧美性大战久久久久久久| 欧美日韩国产综合久久| 欧美日韩国产电影| 日韩欧美色电影| 欧美精品一区二区三区很污很色的 | 欧美精品vⅰdeose4hd| 欧美日本在线播放| 欧美一区二区三区婷婷月色| 欧美一区二区三区成人| 日韩欧美卡一卡二| 国产日韩三级在线| 亚洲一区二区三区四区在线免费观看| 亚洲一区二区三区在线| 亚洲成人激情社区| 国产美女在线精品| 91网上在线视频| 欧美女孩性生活视频| 精品美女一区二区| 国产精品免费免费| 亚洲国产日韩在线一区模特| 另类成人小视频在线| 成人app下载| 欧美美女黄视频| 欧美一区国产二区| 欧美日韩第一区日日骚| 欧美喷潮久久久xxxxx| 久久久五月婷婷| 亚洲日本丝袜连裤袜办公室| 日韩 欧美一区二区三区| 国产精品一级在线| 欧美性大战久久久久久久| 日韩欧美精品三级| 亚洲视频每日更新| 精品一区二区三区影院在线午夜| 成人性视频免费网站| 欧美日韩视频在线观看一区二区三区| 日韩区在线观看| 亚洲精品中文在线| 久久疯狂做爰流白浆xx| 一本一道波多野结衣一区二区| 日韩欧美视频一区| 亚洲精品你懂的| 国产suv精品一区二区883| 7777精品伊人久久久大香线蕉最新版| 国产欧美一区二区精品性色超碰 | 884aa四虎影成人精品一区| 久久久久97国产精华液好用吗| 亚洲成人黄色影院| 91免费观看在线| 久久久影院官网| 蜜臀久久久久久久| 欧美日韩一区三区| 亚洲美女屁股眼交3| 国产凹凸在线观看一区二区| 日韩你懂的在线观看| 亚洲电影一级黄| 色狠狠av一区二区三区| 国产欧美日韩久久| 国产美女在线精品| 欧美精品一区在线观看| 婷婷夜色潮精品综合在线| 99在线视频精品| 国产天堂亚洲国产碰碰| 久久99国产精品久久| 91精品国产品国语在线不卡| 亚洲国产精品久久人人爱| 一本久久a久久免费精品不卡| 国产精品毛片久久久久久| 国产黄色精品网站| 久久久美女毛片| 国产一区二区三区不卡在线观看| 欧美一二三四在线| 美日韩一区二区三区| 日韩区在线观看| 久色婷婷小香蕉久久| 欧美mv和日韩mv的网站| 成熟亚洲日本毛茸茸凸凹| 久久精品视频网| 福利一区二区在线| 国产精品乱码人人做人人爱| 大陆成人av片| 亚洲欧美日韩电影| 色乱码一区二区三区88| 亚洲一区二区三区视频在线播放| 色噜噜狠狠成人网p站| 亚洲精品第1页| 欧美日本国产视频| 奇米精品一区二区三区四区 | 99久久精品国产网站| 综合久久综合久久| 色94色欧美sute亚洲线路一久| 中文字幕在线一区免费| 91美女视频网站| 香蕉乱码成人久久天堂爱免费| 欧美高清激情brazzers| 蜜乳av一区二区| 国产精品网站在线观看| 99riav久久精品riav| 亚洲3atv精品一区二区三区| 日韩三级电影网址| 国产精品1024| 亚洲综合色婷婷| 欧美xxxxx牲另类人与| 成人黄色av电影| 亚洲午夜久久久久久久久久久| 91精品欧美一区二区三区综合在 | 国产乱码一区二区三区| 自拍偷拍亚洲欧美日韩| 欧美日韩在线播放三区| 久久99国产精品久久99| 亚洲欧美日韩国产综合| 在线电影院国产精品|