亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? TMS320F2812的I/O調(diào)試代碼,拷貝到ti/myprojects就可以使用
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产精品影音先锋| 亚洲女人****多毛耸耸8| 国产欧美日韩激情| 中文字幕一区二区三区在线不卡 | 日韩精品每日更新| 久久精品国产秦先生| 国产传媒日韩欧美成人| 91视视频在线观看入口直接观看www| 91久久精品国产91性色tv| 欧美一区二区三区四区五区| 久久精品夜色噜噜亚洲aⅴ| 中文字幕一区二区在线观看| 国内一区二区在线| 91麻豆自制传媒国产之光| 欧美精品色综合| 久久久久久久久久久久久夜| 一区二区日韩电影| 极品美女销魂一区二区三区免费| 99在线视频精品| 欧美日韩成人综合天天影院| 久久精品亚洲精品国产欧美kt∨| 一区二区三区欧美视频| 国产一区二区美女诱惑| 日本韩国欧美一区| 久久久久久久一区| 香蕉成人伊视频在线观看| 国产乱码精品一品二品| 欧美亚洲一区二区在线观看| www国产精品av| 亚洲尤物在线视频观看| 国产成人一区二区精品非洲| 欧美日韩国产综合视频在线观看 | 国产成人亚洲综合色影视| 欧美天天综合网| 国产欧美日韩亚州综合| 日韩精品欧美精品| 色综合亚洲欧洲| 国产人伦精品一区二区| 日韩影院免费视频| 91影视在线播放| 久久久久久久久久久久久久久99 | 欧美一区二区三区影视| 亚洲免费视频成人| 丰满放荡岳乱妇91ww| 精品欧美一区二区在线观看| 亚洲午夜国产一区99re久久| voyeur盗摄精品| 久久综合久久综合久久综合| 视频在线观看一区| 91九色02白丝porn| 亚洲丝袜精品丝袜在线| 国产成人啪午夜精品网站男同| 日韩视频永久免费| 亚洲一区二区三区四区中文字幕| 成人永久看片免费视频天堂| 欧美刺激脚交jootjob| 图片区小说区国产精品视频 | 日韩精品视频网| 欧洲av在线精品| 亚洲欧美日韩电影| 成人福利视频在线| 国产精品伦理在线| 成人午夜短视频| 欧美激情一区在线| 成人看片黄a免费看在线| 国产婷婷色一区二区三区四区| 国产在线精品免费| 日韩美一区二区三区| 日本亚洲一区二区| 3d成人动漫网站| 亚洲电影一区二区三区| 在线观看欧美黄色| 韩国av一区二区三区在线观看| 日韩精品一区国产麻豆| 麻豆国产欧美日韩综合精品二区| 91.麻豆视频| 日本最新不卡在线| 91精品视频网| 美腿丝袜在线亚洲一区| 91精品视频网| 久久av中文字幕片| 欧美精品一区二区三区高清aⅴ| 蜜桃久久精品一区二区| 精品乱码亚洲一区二区不卡| 久久99精品国产麻豆不卡| 精品国产欧美一区二区| 久久99最新地址| 久久蜜桃一区二区| 国产91精品露脸国语对白| 国产精品另类一区| 91久久精品日日躁夜夜躁欧美| 亚洲高清视频中文字幕| 8v天堂国产在线一区二区| 免费观看成人鲁鲁鲁鲁鲁视频| 精品久久久久久久久久久久包黑料 | 国产一区二区不卡在线| 久久久精品一品道一区| gogogo免费视频观看亚洲一| 亚洲另类春色校园小说| 欧美日韩一区中文字幕| 日本 国产 欧美色综合| 欧美不卡一二三| 国产成人免费xxxxxxxx| 亚洲男帅同性gay1069| 3d动漫精品啪啪一区二区竹菊| 久久精品国产成人一区二区三区 | 韩国三级电影一区二区| 日本一区二区综合亚洲| 97精品视频在线观看自产线路二| 亚洲美女一区二区三区| 日韩午夜激情视频| 处破女av一区二区| 亚洲一区在线观看视频| 日韩欧美国产精品一区| 国产福利一区二区三区视频| 亚洲精品视频在线观看网站| 日韩一区二区免费视频| 成人免费看黄yyy456| 亚洲精品国产无套在线观| 欧美videos大乳护士334| 粉嫩嫩av羞羞动漫久久久| 亚洲国产日韩在线一区模特| 久久综合久久综合久久| 色综合久久久网| 捆绑调教一区二区三区| 亚洲三级免费观看| 欧美大片在线观看| 99久久精品费精品国产一区二区| 日韩电影在线一区二区三区| 国产精品看片你懂得| 91精品国产手机| 成人激情午夜影院| 日韩影院精彩在线| 成人免费在线视频| 日韩精品一区二区在线| 在线观看日韩高清av| 国产精品影视网| 五月激情六月综合| 中文字幕中文字幕一区二区| 欧美sm极限捆绑bd| 91视频一区二区三区| 精品一区二区三区不卡 | 久久影视一区二区| 欧美中文字幕一二三区视频| 久久国产尿小便嘘嘘| 夜夜亚洲天天久久| 欧美国产精品一区| 日韩欧美成人激情| 欧美视频精品在线观看| voyeur盗摄精品| 国产一区二区日韩精品| 婷婷激情综合网| 亚洲欧美偷拍三级| 中文字幕免费一区| 日韩精品在线一区| 91精品欧美综合在线观看最新| 91免费版在线| 国产成人综合自拍| 九一久久久久久| 日韩成人av影视| 香蕉久久一区二区不卡无毒影院 | 成人精品高清在线| 久久精品国产77777蜜臀| 五月天激情综合| 亚洲第一搞黄网站| 亚洲激情图片小说视频| 亚洲视频免费看| 国产精品视频免费| 久久久国产精品麻豆| 2017欧美狠狠色| 日韩欧美不卡在线观看视频| 9191成人精品久久| 91精品国产欧美日韩| 欧美日本乱大交xxxxx| 欧洲亚洲精品在线| 一本大道av伊人久久综合| 成人黄色a**站在线观看| 高清成人免费视频| 国产成人高清在线| 豆国产96在线|亚洲| 成人精品视频.| 国产suv一区二区三区88区| 国产九九视频一区二区三区| 久久成人av少妇免费| 精品制服美女丁香| 国产自产高清不卡| 国产馆精品极品| 国产高清一区日本| 国产成人av电影在线| 成人免费看片app下载| 不卡电影免费在线播放一区| 成人听书哪个软件好| av一区二区三区黑人| 91视视频在线直接观看在线看网页在线看| 不卡av在线网| 色婷婷精品久久二区二区蜜臂av| 欧日韩精品视频| 7777精品伊人久久久大香线蕉完整版| 91麻豆精品国产91久久久久久久久| 91精品午夜视频|