亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? TMS320F2812的I/O調試代碼,拷貝到ti/myprojects就可以使用
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产精品久久久久久久浪潮网站| 亚洲欧洲99久久| 亚洲一区二区三区自拍| 不卡在线视频中文字幕| 久久久久久久久久久久电影| 麻豆精品久久久| 欧美一区二区观看视频| 日本成人在线不卡视频| 欧美网站大全在线观看| 亚洲香蕉伊在人在线观| 色狠狠色狠狠综合| 亚洲精品第1页| 色老头久久综合| 亚洲一区二区三区不卡国产欧美| 色婷婷久久综合| 亚洲国产欧美日韩另类综合| 欧美久久久久免费| 秋霞电影网一区二区| 成人免费av在线| 亚洲色大成网站www久久九九| 丁香一区二区三区| 久久亚洲综合色一区二区三区| 精品一区二区久久| 中文在线免费一区三区高中清不卡| 偷窥国产亚洲免费视频| 337p亚洲精品色噜噜狠狠| 国产精品久久久一本精品| 欧美性受xxxx| 久久99国产精品尤物| 专区另类欧美日韩| 欧美伦理影视网| 国产成人精品在线看| 图片区小说区国产精品视频| 国产欧美一区二区精品久导航 | 免费观看在线色综合| 国产欧美日韩激情| 69堂亚洲精品首页| 成人美女在线观看| 日韩成人伦理电影在线观看| 中文字幕久久午夜不卡| 91精品国产综合久久精品麻豆| 国产精品自产自拍| 偷拍与自拍一区| 中文字幕欧美区| 精品日本一线二线三线不卡| 欧美影片第一页| 成人蜜臀av电影| 极品少妇xxxx精品少妇偷拍| 亚洲制服丝袜一区| 亚洲欧洲三级电影| 久久99精品国产| 在线观看视频欧美| 国产精品综合一区二区三区| 亚洲高清免费视频| 亚洲欧美一区二区不卡| 欧美经典一区二区三区| 精品区一区二区| 欧美精品久久99久久在免费线 | 狠狠狠色丁香婷婷综合激情| 国产又粗又猛又爽又黄91精品| 亚洲欧洲韩国日本视频| 日本一区二区综合亚洲| 亚洲婷婷综合久久一本伊一区| 欧美三级韩国三级日本一级| 91麻豆免费看| 日本丰满少妇一区二区三区| 不卡区在线中文字幕| 成人黄色电影在线| 中文字幕免费一区| 国产日韩欧美在线一区| 国产欧美日韩视频在线观看| 欧美人狂配大交3d怪物一区| 欧日韩精品视频| 在线免费观看日本欧美| 国产成人一区二区精品非洲| 色94色欧美sute亚洲线路一ni| 7878成人国产在线观看| 3d动漫精品啪啪一区二区竹菊 | 亚洲色图制服诱惑| 亚洲欧洲av色图| 三级亚洲高清视频| 美腿丝袜一区二区三区| 成人高清视频在线| caoporn国产精品| 在线电影国产精品| 亚洲成人自拍网| 国内不卡的二区三区中文字幕 | 91国内精品野花午夜精品 | 色综合久久中文字幕综合网| 色综合天天综合在线视频| 欧美一区二区三区思思人| 日韩一级片网站| 综合精品久久久| 亚洲视频在线一区| 精品一区二区三区在线播放视频| 成人理论电影网| 欧美影院一区二区| 国产精品热久久久久夜色精品三区| 国产精品每日更新| 国内精品免费**视频| 国产成人啪免费观看软件| 欧美色综合天天久久综合精品| 欧美性做爰猛烈叫床潮| 一色屋精品亚洲香蕉网站| 国产精品美女久久久久aⅴ| 日韩电影在线观看一区| 91丨porny丨国产入口| 欧美日韩国产小视频| 亚洲人精品午夜| 日韩国产欧美在线播放| 欧洲一区在线电影| 久久综合色天天久久综合图片| 亚洲国产乱码最新视频| 久久99国产精品麻豆| 欧美日本韩国一区二区三区视频| 欧美日韩一区二区三区高清| 久久蜜桃av一区精品变态类天堂| 日本亚洲三级在线| 成人av小说网| 3d成人动漫网站| 亚洲天堂成人网| 菠萝蜜视频在线观看一区| 成人天堂资源www在线| 久久久久99精品国产片| 韩国一区二区三区| 欧美在线观看一二区| 亚洲精品免费播放| 国产资源精品在线观看| 精品国产3级a| 尤物av一区二区| 日本国产一区二区| 一区二区三区蜜桃| 成人丝袜高跟foot| 国产精品素人一区二区| 麻豆国产精品一区二区三区| 日韩一区二区精品在线观看| 国产精品国产三级国产aⅴ入口| 国产成人8x视频一区二区| 欧美日韩三级在线| 丝袜美腿亚洲一区| 9191成人精品久久| 亚洲激情自拍偷拍| 欧美最猛黑人xxxxx猛交| 精品国产乱码91久久久久久网站| 久久99国产精品麻豆| 欧美在线观看一区| 丝袜亚洲另类丝袜在线| 欧美喷水一区二区| 亚洲自拍与偷拍| 在线综合视频播放| 亚洲三级视频在线观看| 91视频.com| 中文欧美字幕免费| 91免费视频大全| 婷婷国产在线综合| 欧洲中文字幕精品| 日韩精品电影在线| 色噜噜狠狠色综合中国| 日韩vs国产vs欧美| 色噜噜狠狠成人网p站| 天天色综合成人网| 久久久久久久综合狠狠综合| 激情综合色丁香一区二区| 欧美国产视频在线| 91麻豆精品国产自产在线| 国产精品久久久久久久久快鸭| 亚洲综合色噜噜狠狠| 欧美色网站导航| 国产精品伊人色| 国产丝袜美腿一区二区三区| 91香蕉视频在线| 国产日韩精品视频一区| 欧美亚洲综合另类| 国产一区在线看| 日本一区二区三区在线观看| 在线免费av一区| 精品国产亚洲一区二区三区在线观看| 国产精品性做久久久久久| 亚洲激情中文1区| 欧美综合色免费| 国产在线精品国自产拍免费| 久久久精品国产99久久精品芒果 | 日本中文字幕不卡| 欧美国产日本韩| 91亚洲精华国产精华精华液| 蜜臀99久久精品久久久久久软件| 欧美图区在线视频| 日韩国产欧美在线观看| 91精品国模一区二区三区| 日本成人中文字幕| 中文字幕不卡三区| 日韩激情中文字幕| 一区在线观看免费| 91精品欧美久久久久久动漫 | 水野朝阳av一区二区三区| 亚洲国产精品影院| 亚洲欧美日韩一区| 欧美色图在线观看| 国产精品77777竹菊影视小说| 亚洲欧洲中文日韩久久av乱码|