亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? TMS320F2812的I/O調試代碼,拷貝到ti/myprojects就可以使用
?? H
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲成人精品影院| 91麻豆精品视频| 欧美日韩一区二区在线观看 | 亚洲三级在线观看| 国产一区二区在线观看视频| 日韩一区二区三区av| 亚洲黄色小视频| 成人中文字幕在线| 一区二区三区美女| 色嗨嗨av一区二区三区| 亚洲人成电影网站色mp4| 91丨九色丨黑人外教| 欧美激情一区二区三区四区| 成人深夜在线观看| 欧美极品xxx| 91首页免费视频| 亚洲一区二区三区在线| 欧美少妇xxx| 久99久精品视频免费观看| 亚洲国产精品v| 成人福利视频网站| 亚洲精品国产精品乱码不99| 色婷婷综合久久久中文一区二区 | 国产真实乱对白精彩久久| 欧美国产一区视频在线观看| 懂色中文一区二区在线播放| 国产精品欧美极品| 色老头久久综合| 亚洲成人在线网站| 欧美电视剧免费全集观看| 国产乱对白刺激视频不卡| 欧美激情中文字幕| 色女孩综合影院| 视频一区二区三区在线| 日韩欧美国产wwwww| 国产大片一区二区| 亚洲免费观看高清完整版在线| 欧美猛男超大videosgay| 日韩vs国产vs欧美| 欧美国产一区二区| 日本韩国欧美三级| 国内精品伊人久久久久av影院 | 久久99精品久久久| 欧美精品一区二区三区四区| 大尺度一区二区| 国产亚洲精品7777| k8久久久一区二区三区| 日韩和欧美一区二区| 精品国产一区二区三区av性色 | 精品视频在线免费看| 麻豆精品久久久| 自拍视频在线观看一区二区| 欧美日韩国产精选| 成人91在线观看| 亚洲成人激情综合网| 国产三级三级三级精品8ⅰ区| 欧美在线观看一区二区| 蜜桃视频一区二区| 美女脱光内衣内裤视频久久网站| 欧美人与禽zozo性伦| 一区二区三区日韩在线观看| 成人在线综合网站| 日本三级韩国三级欧美三级| 亚洲国产精品ⅴa在线观看| 欧美日韩不卡一区| 波多野结衣一区二区三区 | 国产盗摄一区二区| 亚洲国产精品久久人人爱| 欧美高清一级片在线观看| 日韩三级在线观看| 色av一区二区| 成人激情黄色小说| 精品亚洲国产成人av制服丝袜| 亚洲日本韩国一区| 国产欧美精品一区二区色综合| 欧美精品一二三区| 国产成人免费在线观看| 一级中文字幕一区二区| 国产日韩亚洲欧美综合| 日韩精品中文字幕一区二区三区 | 国产麻豆精品theporn| 亚洲成a人片综合在线| 国产欧美视频一区二区| 日韩免费福利电影在线观看| 波多野结衣一区二区三区 | 国产婷婷精品av在线| 欧美一区二区三区的| 欧美性生活大片视频| 成人aa视频在线观看| 成人激情开心网| 福利一区二区在线| 国产精品一区二区男女羞羞无遮挡 | 亚洲日本中文字幕区| 国产视频一区不卡| 久久久久久99精品| 日韩免费性生活视频播放| 欧美一区二区在线免费观看| 欧美人妇做爰xxxⅹ性高电影| 欧美做爰猛烈大尺度电影无法无天| 成人免费va视频| 蜜臀av一区二区三区| 免费一区二区视频| 日韩成人免费在线| 男男视频亚洲欧美| 久久久久国产一区二区三区四区| 在线播放一区二区三区| 99在线精品免费| 国产精品一区在线| 免费高清成人在线| 国产精品一二二区| 国产精品主播直播| 成人av在线播放网址| 国产.欧美.日韩| 色综合av在线| 欧美在线视频日韩| 欧美一区二区久久久| 欧美一级艳片视频免费观看| 欧美成人aa大片| 亚洲精品一区二区精华| 中文字幕欧美三区| 国产免费成人在线视频| 亚洲免费在线播放| 亚洲一区二区黄色| 一区二区三区加勒比av| 亚洲午夜日本在线观看| 亚洲成a人片综合在线| 日本免费在线视频不卡一不卡二 | 91色综合久久久久婷婷| 欧美在线视频不卡| 日韩你懂的在线播放| 国产亚洲一区字幕| 中文字幕日韩av资源站| 久久精品亚洲一区二区三区浴池 | 国产精品1024久久| 色综合久久久久综合| 在线91免费看| 欧美国产激情一区二区三区蜜月| 亚洲另类色综合网站| 国产在线不卡视频| 一道本成人在线| 久久久久久麻豆| 成人欧美一区二区三区白人 | 91性感美女视频| 欧美一区二区三区婷婷月色| 久久久久久久综合色一本| 一个色在线综合| 激情六月婷婷久久| 一本到不卡免费一区二区| 日韩欧美国产三级电影视频| 亚洲美女视频一区| 国产精品资源在线观看| 欧美美女网站色| 亚洲欧美一区二区三区极速播放| 亚洲成av人片一区二区三区| 国产一区二区精品久久99| 国产成人免费网站| 一本一道波多野结衣一区二区 | 色婷婷综合中文久久一本| 91精品国产入口| 亚洲美女精品一区| 国产精品66部| 日韩欧美你懂的| 亚洲视频一区二区在线| 狠狠色狠狠色综合| 国产成人在线色| 日韩欧美黄色影院| 午夜精彩视频在线观看不卡| a在线欧美一区| 欧美激情综合五月色丁香小说| 亚洲欧美精品午睡沙发| 九一九一国产精品| 欧美一区二区视频网站| 亚洲电影第三页| 亚洲精品成a人| 日韩欧美资源站| 国产精品久久久久久久第一福利| 欧美国产视频在线| 成人午夜伦理影院| 国产亚洲综合在线| 精品一区二区三区在线播放视频| 色综合色综合色综合色综合色综合| 中日韩av电影| 国产精品538一区二区在线| 欧美xxx久久| 精品一区二区免费在线观看| 久久久综合精品| 国产成a人无v码亚洲福利| 精品国产乱码久久久久久浪潮| 天堂av在线一区| 91黄色激情网站| 亚洲一区二区在线观看视频| 在线精品视频一区二区| 亚洲啪啪综合av一区二区三区| 日韩成人伦理电影在线观看| 欧美xxxxxxxx| 激情综合色播激情啊| 久久综合色综合88| 国产一区二区三区四| 亚洲免费电影在线| 欧美专区在线观看一区|