亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? wb_slave_behavioral.v

?? FPGA數字電子系統設計與開發實例導航(源程序)
?? V
字號:


`include "timescale.v"
`include "wb_model_defines.v"
module WB_SLAVE_BEHAVIORAL
(
	CLK_I,
	RST_I,
	ACK_O,
	ADR_I,
	CYC_I,
	DAT_O,
	DAT_I,
	ERR_O,
	RTY_O,
	SEL_I,
	STB_I,
	WE_I,
	CAB_I
);

/*------------------------------------------------------------------------------------------------------
WISHBONE signals
------------------------------------------------------------------------------------------------------*/
input                   CLK_I;
input                   RST_I;
output                  ACK_O;
input   `WB_ADDR_TYPE   ADR_I;
input                   CYC_I;
output  `WB_DATA_TYPE   DAT_O;
input   `WB_DATA_TYPE   DAT_I;
output                  ERR_O;
output                  RTY_O;
input   `WB_SEL_TYPE    SEL_I;
input                   STB_I;
input                   WE_I;
input                   CAB_I;

reg     `WB_DATA_TYPE   DAT_O;

/*------------------------------------------------------------------------------------------------------
Asynchronous dual-port RAM signals for storing and fetching the data
------------------------------------------------------------------------------------------------------*/
//reg     `WB_DATA_TYPE wb_memory [0:16777215]; // WB memory - 24 addresses connected - 2 LSB not used
reg     `WB_DATA_TYPE wb_memory [0:1048575]; // WB memory - 20 addresses connected - 2 LSB not used
reg     `WB_DATA_TYPE mem_wr_data_out;
reg     `WB_DATA_TYPE mem_rd_data_in;

/*------------------------------------------------------------------------------------------------------
Maximum values for WAIT and RETRY counters and which response !!!
------------------------------------------------------------------------------------------------------*/
reg     [2:0]  a_e_r_resp; // tells with which cycle_termination_signal must wb_slave respond !
reg     [3:0]  wait_cyc;
reg     [7:0]  max_retry;

// assign registers to default state while in reset
always@(RST_I)
begin
  if (RST_I)
  begin
    a_e_r_resp <= 3'b000; // do not respond
    wait_cyc   <= 4'b0; // no wait cycles
    max_retry  <= 8'h0; // no retries
  end
end //reset

task cycle_response;
  input [2:0]  ack_err_rty_resp; // acknowledge, error or retry response input flags
  input [3:0]  wait_cycles; // if wait cycles before each data termination cycle (ack, err or rty)
  input [7:0]  retry_cycles; // noumber of retry cycles before acknowledge cycle
begin
  // assign values
  a_e_r_resp <= #1 ack_err_rty_resp;
  wait_cyc   <= #1 wait_cycles;
  max_retry  <= #1 retry_cycles;
end
endtask // cycle_response

/*------------------------------------------------------------------------------------------------------
Tasks for writing and reading to and from memory !!!
------------------------------------------------------------------------------------------------------*/
reg    `WB_ADDR_TYPE task_wr_adr_i;
reg    `WB_ADDR_TYPE task_rd_adr_i;
reg    `WB_DATA_TYPE task_dat_i;
reg    `WB_DATA_TYPE task_dat_o;
reg    `WB_SEL_TYPE  task_sel_i;
reg                  task_wr_data;
reg                  task_data_written;
reg    `WB_DATA_TYPE task_mem_wr_data;

// write to memory
task wr_mem;
  input  `WB_ADDR_TYPE adr_i;
  input  `WB_DATA_TYPE dat_i;
  input  `WB_SEL_TYPE  sel_i;
begin
  task_data_written = 0;
  task_wr_adr_i = adr_i;
  task_dat_i = dat_i;
  task_sel_i = sel_i;
  task_wr_data = 1;
  wait(task_data_written);
  task_wr_data = 0;
end
endtask

// read from memory
task rd_mem;
  input  `WB_ADDR_TYPE adr_i;
  output `WB_DATA_TYPE dat_o;
  input  `WB_SEL_TYPE  sel_i;
begin
  task_rd_adr_i = adr_i;
  task_sel_i = sel_i;
  #1;
  dat_o = task_dat_o;
end
endtask

/*------------------------------------------------------------------------------------------------------
Internal signals and logic
------------------------------------------------------------------------------------------------------*/
reg            calc_ack;
reg            calc_err;
reg            calc_rty;

reg     [7:0]  retry_cnt;
reg     [7:0]  retry_num;
reg            retry_expired;

// Retry counter
always@(posedge RST_I or posedge CLK_I)
begin
  if (RST_I)
    retry_cnt <= #1 8'h00;
  else
  begin
    if (calc_ack || calc_err)
      retry_cnt <= #1 8'h00;
    else if (calc_rty)
      retry_cnt <= #1 retry_num;
  end
end

always@(retry_cnt or max_retry)
begin
  if (retry_cnt < max_retry)
  begin
    retry_num = retry_cnt + 1'b1;
    retry_expired = 1'b0;
  end
  else
  begin
    retry_num = retry_cnt;
    retry_expired = 1'b1;
  end
end

reg     [3:0]  wait_cnt;
reg     [3:0]  wait_num;
reg            wait_expired;

// Wait counter
always@(posedge RST_I or posedge CLK_I)
begin
  if (RST_I)
    wait_cnt <= #1 4'h0;
  else
  begin
    if (wait_expired || ~STB_I)
      wait_cnt <= #1 4'h0;
    else
      wait_cnt <= #1 wait_num;
  end
end

always@(wait_cnt or wait_cyc or STB_I or a_e_r_resp or retry_expired)
begin
  if ((wait_cyc > 0) && (STB_I))
  begin
    if (wait_cnt < wait_cyc) // 4'h2)
    begin
      wait_num = wait_cnt + 1'b1;
      wait_expired = 1'b0;
      calc_ack = 1'b0;
      calc_err = 1'b0;
      calc_rty = 1'b0;
    end
    else
    begin
      wait_num = wait_cnt;
      wait_expired = 1'b1;
      if (a_e_r_resp == 3'b100)
      begin
        calc_ack = 1'b1;
        calc_err = 1'b0;
        calc_rty = 1'b0;
      end
      else
      if (a_e_r_resp == 3'b010)
      begin
        calc_ack = 1'b0;
        calc_err = 1'b1;
        calc_rty = 1'b0;
      end
      else
      if (a_e_r_resp == 3'b001)
      begin
        calc_err = 1'b0;
        if (retry_expired)
        begin
          calc_ack = 1'b1;
          calc_rty = 1'b0;
        end
        else
        begin
          calc_ack = 1'b0;
          calc_rty = 1'b1;
        end
      end
      else
      begin
        calc_ack = 1'b0;
        calc_err = 1'b0;
        calc_rty = 1'b0;
      end
    end
  end
  else
  if ((wait_cyc == 0) && (STB_I))
  begin
    wait_num = 2'h0;
    wait_expired = 1'b1;
    if (a_e_r_resp == 3'b100)
    begin
      calc_ack = 1'b1;
      calc_err = 1'b0;
      calc_rty = 1'b0;
    end
    else if (a_e_r_resp == 3'b010)
    begin
      calc_ack = 1'b0;
      calc_err = 1'b1;
      calc_rty = 1'b0;
    end
    else if (a_e_r_resp == 3'b001)
    begin
      calc_err = 1'b0;
      if (retry_expired)
      begin
        calc_ack = 1'b1;
        calc_rty = 1'b0;
      end
      else
      begin
        calc_ack = 1'b0;
        calc_rty = 1'b1;
      end
    end
    else
    begin
      calc_ack = 1'b0;
      calc_err = 1'b0;
      calc_rty = 1'b0;
    end
  end
  else
  begin
    wait_num = 2'h0;
    wait_expired = 1'b0;
    calc_ack = 1'b0;
    calc_err = 1'b0;
    calc_rty = 1'b0;
  end
end

wire rd_sel = (CYC_I && STB_I && ~WE_I);
wire wr_sel = (CYC_I && STB_I && WE_I);

// Generate cycle termination signals
assign ACK_O = calc_ack && STB_I;
assign ERR_O = calc_err && STB_I;
assign RTY_O = calc_rty && STB_I;

// Assign address to asynchronous memory
always@(RST_I or ADR_I)
begin
  if (RST_I) // this is added because at start of test bench we need address change in order to get data!
  begin
    #1 mem_rd_data_in = `WB_DATA_WIDTH'hxxxx_xxxx;
  end
  else
  begin
//    #1 mem_rd_data_in = wb_memory[ADR_I[25:2]];
    #1 mem_rd_data_in = wb_memory[ADR_I[21:2]];
  end
end

// Data input/output interface
always@(rd_sel or mem_rd_data_in or RST_I)
begin
  if (RST_I)
    DAT_O <=#1 `WB_DATA_WIDTH'hxxxx_xxxx;	// assign outputs to unknown state while in reset
  else if (rd_sel)
    DAT_O <=#1 mem_rd_data_in;
  else
    DAT_O <=#1 `WB_DATA_WIDTH'hxxxx_xxxx;
end


always@(RST_I or task_rd_adr_i)
begin
  if (RST_I)
    task_dat_o = `WB_DATA_WIDTH'hxxxx_xxxx;
  else
    task_dat_o = wb_memory[task_rd_adr_i[21:2]];
end
always@(CLK_I or wr_sel or task_wr_data or ADR_I or task_wr_adr_i or 
        mem_wr_data_out or DAT_I or task_mem_wr_data or task_dat_i or
        SEL_I or task_sel_i)
begin
  if (task_wr_data)
  begin
    task_mem_wr_data = wb_memory[task_wr_adr_i[21:2]];

    if (task_sel_i[3])
      task_mem_wr_data[31:24] = task_dat_i[31:24];
    if (task_sel_i[2])
      task_mem_wr_data[23:16] = task_dat_i[23:16];
    if (task_sel_i[1])
      task_mem_wr_data[15: 8] = task_dat_i[15: 8];
    if (task_sel_i[0])
      task_mem_wr_data[ 7: 0] = task_dat_i[ 7: 0];

    wb_memory[task_wr_adr_i[21:2]] = task_mem_wr_data; // write data
    task_data_written = 1;
  end
  else if (wr_sel && CLK_I)
  begin
//    mem_wr_data_out = wb_memory[ADR_I[25:2]]; // if no SEL_I is active, old value will be written
    mem_wr_data_out = wb_memory[ADR_I[21:2]]; // if no SEL_I is active, old value will be written

    if (SEL_I[3])
      mem_wr_data_out[31:24] = DAT_I[31:24];
    if (SEL_I[2])
      mem_wr_data_out[23:16] = DAT_I[23:16];
    if (SEL_I[1])
      mem_wr_data_out[15: 8] = DAT_I[15: 8];
    if (SEL_I[0])
      mem_wr_data_out[ 7: 0] = DAT_I[ 7: 0];

//    wb_memory[ADR_I[25:2]]  <= mem_wr_data_out; // write data
    wb_memory[ADR_I[21:2]]      = mem_wr_data_out; // write data
  end
end

endmodule

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲桃色在线一区| 亚洲摸摸操操av| 欧美色图激情小说| av激情成人网| 国产成人精品免费| 成人激情校园春色| 成人综合婷婷国产精品久久蜜臀 | 国产日韩欧美综合一区| 日韩欧美国产三级| 久久午夜电影网| 国产亚洲精品资源在线26u| 久久精品夜夜夜夜久久| 国产色婷婷亚洲99精品小说| 国产亚洲欧洲997久久综合| 久久久无码精品亚洲日韩按摩| 久久精品视频一区| 国产精品你懂的| 亚洲精品成a人| 性欧美大战久久久久久久久| 免费在线观看日韩欧美| 久久电影国产免费久久电影 | 国产精品一区免费视频| 成人精品国产福利| 91久久香蕉国产日韩欧美9色| 在线观看亚洲一区| 精品日韩在线观看| 中文字幕一区免费在线观看| 亚洲激情男女视频| 蜜桃精品在线观看| 99综合影院在线| 精品污污网站免费看| 日韩小视频在线观看专区| 久久久久免费观看| 一区二区三区欧美日| 久久激五月天综合精品| 成人a免费在线看| 欧美日韩午夜精品| 亚洲国产成人一区二区三区| 亚洲人吸女人奶水| 狠狠色丁香婷婷综合| 91国偷自产一区二区三区成为亚洲经典| 欧美三级一区二区| 中文字幕乱码久久午夜不卡| 一片黄亚洲嫩模| 国产成a人亚洲| 欧美一区二区三区免费观看视频| 国产精品嫩草影院com| 免费看日韩a级影片| 91美女精品福利| 久久青草国产手机看片福利盒子| 一区二区久久久久久| 国产精品一品视频| 日韩一区二区电影在线| 亚洲在线成人精品| 成人激情小说乱人伦| 日韩视频一区在线观看| 亚洲一区二区在线免费看| 国产精品18久久久久| 欧美一级免费大片| 亚洲一区二区三区精品在线| 高清不卡一区二区| 久久人人超碰精品| 狠狠色狠狠色综合系列| 宅男噜噜噜66一区二区66| 亚洲精品高清在线| 99精品视频在线观看免费| 精品国一区二区三区| 视频一区在线视频| 欧美日韩一区二区三区高清| 日韩毛片精品高清免费| 国产一区二区三区久久久| 欧美电影免费观看高清完整版在线| 亚洲精品国产精华液| 91麻豆免费观看| 国产精品福利一区| 成人深夜视频在线观看| 国产欧美精品一区aⅴ影院| 九九国产精品视频| 久久久欧美精品sm网站| 国产专区综合网| 国产欧美日韩亚州综合| 福利一区福利二区| 国产精品久久国产精麻豆99网站| 99精品欧美一区二区蜜桃免费| 精品精品欲导航| 九九国产精品视频| 久久久99久久| www.欧美亚洲| 亚洲精品伦理在线| 欧美三级日韩在线| 免费高清视频精品| 精品国产99国产精品| 懂色av中文一区二区三区| 中文字幕第一页久久| av电影在线观看一区| 一区二区不卡在线视频 午夜欧美不卡在| 91网站在线播放| 亚洲精品乱码久久久久久日本蜜臀| 欧美午夜精品电影| 日本怡春院一区二区| 久久精品视频一区| 欧洲日韩一区二区三区| 免费观看成人av| 国产精品久久久久久福利一牛影视| 91亚洲精品乱码久久久久久蜜桃| 艳妇臀荡乳欲伦亚洲一区| 欧美一区二区在线看| 国产91富婆露脸刺激对白| 中文字幕亚洲在| 日韩视频一区二区三区| 成人黄色在线网站| 青青草97国产精品免费观看无弹窗版| 欧美www视频| 在线精品视频小说1| 国精产品一区一区三区mba桃花| 国产精品久久久久久久久免费相片| 在线观看网站黄不卡| 久久成人羞羞网站| 亚洲一区二三区| 国产欧美va欧美不卡在线| 欧美日韩免费不卡视频一区二区三区| 韩日av一区二区| 亚洲香蕉伊在人在线观| 国产欧美综合色| 日韩欧美国产成人一区二区| 99国内精品久久| 久久99精品久久久久久国产越南| 亚洲天堂中文字幕| 国产丝袜欧美中文另类| 欧美日韩久久一区二区| 99精品久久只有精品| 麻豆freexxxx性91精品| 一区二区三区精品| 国产精品久久久久久久久免费桃花 | 日韩一区二区视频| 欧美视频精品在线观看| 成人免费高清在线观看| 麻豆精品视频在线观看视频| 亚洲黄色av一区| 中文字幕不卡一区| 中文字幕免费一区| 欧美一区二区三区影视| 欧美日本在线观看| 91国模大尺度私拍在线视频| 国产成人丝袜美腿| 国产成人自拍高清视频在线免费播放| 午夜不卡av在线| 亚洲国产精品久久久久婷婷884| 亚洲图片另类小说| 亚洲天堂精品视频| 中文字幕制服丝袜一区二区三区| 久久综合一区二区| 26uuu国产日韩综合| 精品国产123| 欧美精品一区二区久久婷婷| 欧美一区二区高清| 精品国产sm最大网站| 久久久精品人体av艺术| 久久久久久久精| 国产精品色呦呦| 中文字幕乱码久久午夜不卡| 国产欧美日韩视频一区二区| 久久久99久久精品欧美| 亚洲国产精品精华液ab| 亚洲欧洲日产国产综合网| 自拍偷自拍亚洲精品播放| 亚洲婷婷在线视频| 亚洲gay无套男同| 天堂成人免费av电影一区| 卡一卡二国产精品 | 亚洲天堂网中文字| 一区二区国产视频| 亚洲成av人**亚洲成av**| 免费亚洲电影在线| 国产一区美女在线| 99精品视频在线观看| 在线日韩国产精品| 日韩一卡二卡三卡| 欧美激情一区二区在线| 夜夜嗨av一区二区三区中文字幕 | 在线不卡一区二区| 日韩一卡二卡三卡国产欧美| 久久综合久久综合亚洲| 亚洲视频图片小说| 视频一区在线播放| 成人中文字幕合集| 欧美日韩中文字幕一区| 2024国产精品| 一区二区三区丝袜| 黄色成人免费在线| 色久综合一二码| 精品久久一二三区| 亚洲国产毛片aaaaa无费看| 国产精品一区二区久激情瑜伽| 色中色一区二区| 精品欧美乱码久久久久久1区2区| 欧美国产禁国产网站cc| 午夜视黄欧洲亚洲| 成人黄色在线视频| 精品国产一区二区三区av性色|