亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? sdr_sdram.vhd

?? ref sdr sdram vhdl代碼
?? VHD
?? 第 1 頁 / 共 2 頁
字號:
--#######################################################################
--
--  LOGIC CORE:          SDR SDRAM Controller							
--  MODULE NAME:         sdr_sdram()
--  COMPANY:             Altera Corporation
--                       www.altera.com		
--
--  REVISION HISTORY:  
--
--    Revision 1.1  06/06/2000	Description: Initial Release.
--
--  FUNCTIONAL DESCRIPTION:
--
--  This module is the top level module for the SDR SDRAM controller.
--
--
--  Copyright (C) 1991-2000 Altera Corporation  
--
--#######################################################################



library ieee;
use ieee.std_logic_1164.all;
    


entity sdr_sdram is
	
    generic (
         ASIZE          : integer := 23;
         DSIZE          : integer := 32;
         ROWSIZE        : integer := 12;
         COLSIZE        : integer := 9;
         BANKSIZE       : integer := 2;
         ROWSTART       : integer := 9;         
         COLSTART       : integer := 0;         
         BANKSTART      : integer := 20			
    );

    port (
         CLK            : in      std_logic;                                   --System Clock
         RESET_N        : in      std_logic;                                   --System Reset
         ADDR           : in      std_logic_vector(ASIZE-1 downto 0);          --Address for controller requests
         CMD            : in      std_logic_vector(2 downto 0);                --Controller command 
         CMDACK         : out     std_logic;                                   --Controller command acknowledgement
         DATAIN         : in      std_logic_vector(DSIZE-1 downto 0);          --Data input
         DATAOUT        : out     std_logic_vector(DSIZE-1 downto 0);          --Data output
         DM             : in      std_logic_vector(DSIZE/8-1 downto 0);        --Data mask input
         SA             : out     std_logic_vector(11 downto 0);               --SDRAM address output
         BA             : out     std_logic_vector(1 downto 0);                --SDRAM bank address
         CS_N           : out     std_logic_vector(1 downto 0);                --SDRAM Chip Selects
         CKE            : out     std_logic;                                   --SDRAM clock enable
         RAS_N          : out     std_logic;                                   --SDRAM Row address Strobe
         CAS_N          : out     std_logic;                                   --SDRAM Column address Strobe
         WE_N           : out     std_logic;                                   --SDRAM write enable
         DQ             : inout   std_logic_vector(DSIZE-1 downto 0);          --SDRAM data bus
         DQM            : out     std_logic_vector(DSIZE/8-1 downto 0)         --SDRAM data mask lines
	);
end sdr_sdram;





architecture RTL of sdr_sdram is

-- component declarations
	
    component command
         generic (
              ASIZE          : integer := 23;
              DSIZE          : integer := 32;
              ROWSIZE        : integer := 12;
              COLSIZE        : integer := 9;
              BANKSIZE       : integer := 2;
              ROWSTART       : integer := 9;          -- Starting position of the row address within ADDR   
              COLSTART       : integer := 0;          -- Starting position of the column address within ADDR
              BANKSTART      : integer := 20          -- Starting position of the bank address within ADDR
         );
         port (
              CLK            : in      std_logic;                              -- System Clock
              RESET_N        : in      std_logic;                              -- System Reset
              SADDR          : in      std_logic_vector(ASIZE-1 downto 0);     -- Address
              NOP            : in      std_logic;                              -- Decoded NOP command
              READA          : in      std_logic;                              -- Decoded READA command
              WRITEA         : in      std_logic;                              -- Decoded WRITEA command
              REFRESH        : in      std_logic;                              -- Decoded REFRESH command
              PRECHARGE      : in      std_logic;                              -- Decoded PRECHARGE command
              LOAD_MODE      : in      std_logic;                              -- Decoded LOAD_MODE command
              SC_CL          : in      std_logic_vector(1 downto 0);           -- Programmed CAS latency
              SC_RC          : in      std_logic_vector(1 downto 0);           -- Programmed RC delay
              SC_RRD         : in      std_logic_vector(3 downto 0);           -- Programmed RRD delay
              SC_PM          : in      std_logic;                              -- programmed Page Mode
              SC_BL          : in      std_logic_vector(3 downto 0);           -- Programmed burst length
              REF_REQ        : in      std_logic;                              -- Hidden refresh request
              REF_ACK        : out     std_logic;                              -- Refresh request acknowledge
              CM_ACK         : out     std_logic;                              -- Command acknowledge
              OE             : out     std_logic;                              -- OE signal for data path module
              SA             : out     std_logic_vector(11 downto 0);          -- SDRAM address
              BA             : out     std_logic_vector(1 downto 0);           -- SDRAM bank address
              CS_N           : out     std_logic_vector(1 downto 0);           -- SDRAM chip selects
              CKE            : out     std_logic;                              -- SDRAM clock enable
              RAS_N          : out     std_logic;                              -- SDRAM RAS
              CAS_N          : out     std_logic;                              -- SDRAM CAS
              WE_N           : out     std_logic                               -- SDRAM WE_N
         );
    end component;
	
	
    component sdr_data_path
         generic (
              DSIZE : integer := 32
         );
         port (
              CLK            : in      std_logic;                              -- System Clock
	          RESET_N        : in      std_logic;                              -- System Reset
	          OE             : in      std_logic;                              -- Data output(to the SDRAM) enable
	          DATAIN         : in      std_logic_vector(DSIZE-1 downto 0);     -- Data input from the host
	          DM             : in      std_logic_vector(DSIZE/8-1 downto 0);   -- byte data masks
	          DATAOUT        : out     std_logic_vector(DSIZE-1 downto 0);     -- Read data output to host
	          DQIN           : in      std_logic_vector(DSIZE-1 downto 0);     -- SDRAM data bus
	          DQOUT          : out     std_logic_vector(DSIZE-1 downto 0);
              DQM            : out     std_logic_vector(DSIZE/8-1 downto 0)    -- SDRAM data mask ouputs
	     );
    end component;
	
	
    component control_interface
         generic (
              ASIZE : integer := 32
         );
         port (
	          CLK            : in      std_logic;                              -- System Clock
	          RESET_N        : in      std_logic;                              -- System Reset
	          CMD            : in      std_logic_vector(2 downto 0);           -- Command input
	          ADDR           : in      std_logic_vector(ASIZE-1 downto 0);     -- Address
	          REF_ACK        : in      std_logic;                              -- Refresh request acknowledge
	          CM_ACK         : in      std_logic;                              -- Command acknowledge
	          NOP	          : out     std_logic;                              -- Decoded NOP command
	          READA          : out     std_logic;                              -- Decoded READA command
	          WRITEA         : out     std_logic;                              -- Decoded WRITEA command
	          REFRESH        : out     std_logic;                              -- Decoded REFRESH command
	          PRECHARGE      : out     std_logic;                              -- Decoded PRECHARGE command
	          LOAD_MODE      : out     std_logic;                              -- Decoded LOAD_MODE command
	          SADDR          : out     std_logic_vector(ASIZE-1 downto 0);     -- Registered version of ADDR
	          SC_CL          : out     std_logic_vector(1 downto 0);           -- Programmed CAS latency
	          SC_RC          : out     std_logic_vector(1 downto 0);           -- Programmed RC delay
	          SC_RRD         : out     std_logic_vector(3 downto 0);           -- Programmed RRD delay
	          SC_PM          : out     std_logic;                              -- programmed Page Mode
	          SC_BL          : out     std_logic_vector(3 downto 0);           -- Programmed burst length
	          REF_REQ        : out     std_logic;                              -- Hidden refresh request
	          CMD_ACK        : out     std_logic	                              -- Command acknowledge
	     );
    end component;

    attribute syn_black_box: boolean;

	component pll1
         port (
              inclock        : in      std_logic;
              clock1         : out     std_logic;
              locked         : out     std_logic
         );

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
一本久久a久久免费精品不卡| 国产精品乱人伦| 欧美日韩亚洲综合一区| 欧美午夜精品久久久久久孕妇 | 99精品热视频| 99精品视频一区二区三区| 成人免费视频播放| 91亚洲精品久久久蜜桃网站 | 99久久婷婷国产综合精品| 国产 欧美在线| 成人激情文学综合网| 成人国产免费视频| 91日韩在线专区| 欧美性xxxxxx少妇| 欧美一区二区女人| 精品国产污污免费网站入口| 精品国产乱码久久久久久1区2区| 亚洲精品在线电影| 亚洲国产精品黑人久久久| 国产精品福利av| 亚洲激情综合网| 偷拍与自拍一区| 激情综合网激情| 不卡大黄网站免费看| 欧美中文字幕久久| 日韩亚洲欧美成人一区| 久久久影院官网| 亚洲女同ⅹxx女同tv| 亚洲不卡av一区二区三区| 麻豆精品视频在线观看视频| 国产一区啦啦啦在线观看| 91小宝寻花一区二区三区| 欧美日韩一区视频| 久久久久高清精品| 一区二区三区免费在线观看| 天堂在线一区二区| 国产成人在线免费观看| 欧洲av一区二区嗯嗯嗯啊| 日韩欧美一级特黄在线播放| 国产精品女上位| 日韩高清在线电影| 91精品国产色综合久久ai换脸| 久久久三级国产网站| 亚洲视频小说图片| 日本美女一区二区三区视频| 国产精品一区二区久久不卡| 色老汉一区二区三区| 精品国产乱码久久久久久久| 亚洲精品欧美激情| 韩国欧美一区二区| 欧美在线啊v一区| 26uuu精品一区二区| 亚洲一区在线电影| 成人免费视频一区二区| 色综合天天性综合| 26uuu亚洲婷婷狠狠天堂| 亚洲一区在线免费观看| 国产麻豆精品一区二区| 欧美日韩精品综合在线| 国产日韩精品视频一区| 亚洲观看高清完整版在线观看| 国产精品1区2区3区| 欧美日高清视频| 亚洲欧洲性图库| 久久狠狠亚洲综合| 欧美日韩一区二区三区不卡| 国产精品久久久久三级| 日本亚洲欧美天堂免费| 91麻豆高清视频| 国产亚洲欧美日韩日本| 日韩av中文字幕一区二区| 99久久国产综合色|国产精品| 久久久影视传媒| 美女视频网站黄色亚洲| 欧洲一区二区三区免费视频| 国产精品欧美一区喷水| 狠狠色狠狠色综合日日91app| 精品视频一区二区三区免费| 亚洲图片你懂的| 国产69精品久久久久毛片| 欧美sm极限捆绑bd| 奇米777欧美一区二区| 欧美女孩性生活视频| 一区二区视频在线看| 成人污污视频在线观看| 久久久综合九色合综国产精品| 日本欧美一区二区三区乱码| 欧美日韩精品一区二区三区四区 | 欧美午夜精品电影| 自拍偷自拍亚洲精品播放| 国产精品一区二区在线观看网站| 精品人伦一区二区色婷婷| 天天色天天操综合| 欧美日本韩国一区二区三区视频 | 亚洲一区国产视频| 99精品热视频| 亚洲欧美日韩国产手机在线 | 日韩精品一区二区三区视频在线观看| 亚洲mv在线观看| 欧美性高清videossexo| 亚洲小少妇裸体bbw| 91国偷自产一区二区三区成为亚洲经典 | 亚洲精品中文字幕乱码三区 | 国产午夜精品理论片a级大结局| 激情久久五月天| 久久久国产一区二区三区四区小说 | 亚洲免费观看高清完整版在线观看熊| 暴力调教一区二区三区| 国产精品麻豆视频| 91在线观看视频| 亚洲欧美日韩一区| 欧美在线高清视频| 亚洲一区二区三区精品在线| 91电影在线观看| 亚洲地区一二三色| 日韩一区二区精品在线观看| 美日韩一区二区| 2022国产精品视频| 成人自拍视频在线观看| 亚洲欧洲三级电影| 欧亚洲嫩模精品一区三区| 日韩国产欧美视频| 精品国产伦一区二区三区观看方式 | 久久99精品国产91久久来源| 欧美成人女星排名| 国产精品影音先锋| 亚洲视频一区二区在线观看| 欧美日韩亚洲综合在线 | 午夜欧美在线一二页| 91 com成人网| 国产精品一区免费在线观看| 亚洲欧洲精品成人久久奇米网| 在线欧美日韩国产| 另类综合日韩欧美亚洲| 久久综合给合久久狠狠狠97色69| 成人丝袜18视频在线观看| 亚洲最大色网站| 欧美成人官网二区| av在线播放不卡| 亚洲1区2区3区视频| 久久一区二区视频| 色美美综合视频| 看电影不卡的网站| 亚洲人成网站色在线观看| 6080午夜不卡| 成人免费看的视频| 三级一区在线视频先锋| 久久精品视频在线看| 欧美羞羞免费网站| 国产精品一二三在| 性欧美疯狂xxxxbbbb| 久久先锋影音av鲁色资源| 欧美伊人久久久久久久久影院| 精东粉嫩av免费一区二区三区| 国产精品久久久久国产精品日日| 欧美日本一道本在线视频| 日韩精品在线一区| 色婷婷av一区二区三区大白胸| 婷婷夜色潮精品综合在线| 国产一区二区三区在线观看精品| 色综合中文字幕| 国产精品丝袜在线| 91精品黄色片免费大全| 99re成人在线| 欧美日韩卡一卡二| 日本中文字幕一区二区有限公司| 中文字幕在线观看不卡| 91农村精品一区二区在线| 欧美a级理论片| 亚洲综合色丁香婷婷六月图片| 久久一留热品黄| 欧美日韩免费一区二区三区| 懂色av一区二区三区免费观看 | 处破女av一区二区| 日韩二区三区四区| 一区二区三区四区不卡视频| 久久久久久久综合狠狠综合| 精品污污网站免费看| 成人av动漫在线| 国产成人在线免费| 激情图区综合网| 婷婷开心激情综合| 亚洲色图19p| 亚洲同性gay激情无套| 久久久精品黄色| 2024国产精品视频| 欧美tickling网站挠脚心| 欧美精品一卡二卡| 欧美色精品在线视频| 97久久超碰精品国产| 国产成人av电影免费在线观看| 亚洲高清视频在线| 欧美成人a∨高清免费观看| 91久久线看在观草草青青| 青青国产91久久久久久| 亚洲综合视频在线观看| 国产精品每日更新| 欧美国产视频在线| 国产偷国产偷精品高清尤物| 亚洲精品在线一区二区|