亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? csl_chiphal.h

?? JPEG的壓縮算法
?? H
?? 第 1 頁 / 共 5 頁
字號:
  /* -------------------------------- */  /* RAW REGISTER/FIELD ACCESS MACROS */  /* -------------------------------- */  #define CHIP_CRGET(REG)\    _PER_CRGET(CHIP,##REG)  #define CHIP_CRSET(REG,x)\    _PER_CRSET(CHIP,##REG,x)  #define CHIP_RGET(REG)\   _PER_RGET(_CHIP_##REG##_ADDR,CHIP,##REG)  #define CHIP_RSET(REG,x)\     _PER_RSET(_CHIP_##REG##_ADDR,CHIP,##REG,x)  #define CHIP_FGET(REG,FIELD)\    _CHIP_##REG##_FGET(##FIELD)  #define CHIP_FSET(REG,FIELD,x)\    _CHIP_##REG##_FSET(##FIELD,x)  #define CHIP_FSETS(REG,FIELD,SYM)\    _CHIP_##REG##_FSETS(##FIELD,##SYM)/******************************************************************************\* _____________________* |                   |* |  C S R            |* |___________________|** CSR - control/status register** FIELDS (msb -> lsb)* (r)  CPUID* (r)  REVID* (rw) PWRD* (rc) SAT* (r)  EN* (rw) PCC* (rw) DCC* (rw) PGIE* (rw) GIE*\******************************************************************************/  extern far cregister volatile unsigned int CSR;  #define _CHIP_CSR_CPUID_MASK         0xFF000000u  #define _CHIP_CSR_CPUID_SHIFT        0x00000018u  #define  CHIP_CSR_CPUID_DEFAULT      0x00000000u  #define  CHIP_CSR_CPUID_OF(x)        _VALUEOF(x)  #define  CHIP_CSR_CPUID_C62X         0x00000000u  #define  CHIP_CSR_CPUID_C67X         0x00000002u  #define  CHIP_CSR_CPUID_C64X         0x00000004u  #define _CHIP_CSR_REVID_MASK         0x00FF0000u  #define _CHIP_CSR_REVID_SHIFT        0x00000010u  #define  CHIP_CSR_REVID_DEFAULT      0x00000000u  #define  CHIP_CSR_REVID_OF(x)        _VALUEOF(x)  #define  CHIP_CSR_REVID_620120       0x00000001u  #define  CHIP_CSR_REVID_620121       0x00000001u  #define  CHIP_CSR_REVID_620130       0x00000002u  #define  CHIP_CSR_REVID_670100       0x00000201u  #define  CHIP_CSR_REVID_670110       0x00000202u  #define  CHIP_CSR_REVID_621110       0x00000002u  #define  CHIP_CSR_REVID_640010       0x00000801u  #define  CHIP_CSR_REVID_6202         0x00000002u  #define  CHIP_CSR_REVID_6202B        0x00000003u  #define  CHIP_CSR_REVID_6711         0x00000002u  #define  CHIP_CSR_REVID_6711C        0x00000003u  #define  CHIP_CSR_REVID_6712         0x00000002u  #define  CHIP_CSR_REVID_6712C        0x00000003u  #define _CHIP_CSR_PWRD_MASK          0x0000FC00u  #define _CHIP_CSR_PWRD_SHIFT         0x0000000Au  #define  CHIP_CSR_PWRD_DEFAULT       0x00000000u  #define  CHIP_CSR_PWRD_OF(x)         _VALUEOF(x)  #define  CHIP_CSR_PWRD_NONE          0x00000000u  #define  CHIP_CSR_PWRD_PD1A          0x00000009u  #define  CHIP_CSR_PWRD_PD1B          0x00000011u  #define  CHIP_CSR_PWRD_PD2           0x0000001Au  #define  CHIP_CSR_PWRD_PD3           0x0000001Cu  #define _CHIP_CSR_SAT_MASK           0x00000200u  #define _CHIP_CSR_SAT_SHIFT          0x00000009u  #define  CHIP_CSR_SAT_DEFAULT        0x00000000u  #define  CHIP_CSR_SAT_OF(x)          _VALUEOF(x)  #define  CHIP_CSR_SAT_0              0x00000000u  #define  CHIP_CSR_SAT_1              0x00000001u  #define _CHIP_CSR_EN_MASK            0x00000100u  #define _CHIP_CSR_EN_SHIFT           0x00000008u  #define  CHIP_CSR_EN_DEFAULT         0x00000000u  #define  CHIP_CSR_EN_OF(x)           _VALUEOF(x)  #define  CHIP_CSR_EN_BIG             0x00000000u  #define  CHIP_CSR_EN_LITTLE          0x00000001u  #define _CHIP_CSR_PCC_MASK           0x000000E0u  #define _CHIP_CSR_PCC_SHIFT          0x00000005u  #define  CHIP_CSR_PCC_DEFAULT        0x00000000u  #define  CHIP_CSR_PCC_OF(x)          _VALUEOF(x)  #define  CHIP_CSR_PCC_MAPPED         0x00000000u  #define  CHIP_CSR_PCC_ENABLE         0x00000002u  #define  CHIP_CSR_PCC_FREEZE         0x00000003u  #define  CHIP_CSR_PCC_BYPASS         0x00000004u  #define _CHIP_CSR_DCC_MASK           0x0000001Cu  #define _CHIP_CSR_DCC_SHIFT          0x00000002u  #define  CHIP_CSR_DCC_DEFAULT        0x00000000u  #define  CHIP_CSR_DCC_OF(x)          _VALUEOF(x)  #define  CHIP_CSR_DCC_MAPPED         0x00000000u  #define  CHIP_CSR_DCC_ENABLE         0x00000002u  #define  CHIP_CSR_DCC_FREEZE         0x00000003u  #define  CHIP_CSR_DCC_BYPASS         0x00000004u  #define _CHIP_CSR_PGIE_MASK          0x00000002u  #define _CHIP_CSR_PGIE_SHIFT         0x00000001u  #define  CHIP_CSR_PGIE_DEFAULT       0x00000000u  #define  CHIP_CSR_PGIE_OF(x)         _VALUEOF(x)  #define  CHIP_CSR_PGIE_0             0x00000000u  #define  CHIP_CSR_PGIE_1             0x00000001u  #define _CHIP_CSR_GIE_MASK           0x00000001u  #define _CHIP_CSR_GIE_SHIFT          0x00000000u  #define  CHIP_CSR_GIE_DEFAULT        0x00000000u  #define  CHIP_CSR_GIE_OF(x)          _VALUEOF(x)  #define  CHIP_CSR_GIE_0              0x00000000u  #define  CHIP_CSR_GIE_1              0x00000001u  #define  CHIP_CSR_OF(x)              _VALUEOF(x)  #define CHIP_CSR_DEFAULT (Uint32)( \     _PER_FDEFAULT(CHIP,CSR,CPUID) \    |_PER_FDEFAULT(CHIP,CSR,REVID) \    |_PER_FDEFAULT(CHIP,CSR,PWRD) \    |_PER_FDEFAULT(CHIP,CSR,SAT) \    |_PER_FDEFAULT(CHIP,CSR,EN) \    |_PER_FDEFAULT(CHIP,CSR,PCC) \    |_PER_FDEFAULT(CHIP,CSR,DCC) \    |_PER_FDEFAULT(CHIP,CSR,PGIE) \    |_PER_FDEFAULT(CHIP,CSR,GIE) \  )  #define CHIP_CSR_RMK(pwrd,pcc,dcc,pgie,gie) (Uint32)( \     _PER_FMK(CHIP,CSR,PWRD,pwrd) \    |_PER_FMK(CHIP,CSR,PCC,pcc) \    |_PER_FMK(CHIP,CSR,DCC,dcc) \    |_PER_FMK(CHIP,CSR,PGIE,pgie) \    |_PER_FMK(CHIP,CSR,GIE,gie) \  )  #define _CHIP_CSR_FGET(FIELD)\    _PER_CFGET(CHIP,CSR,##FIELD)  #define _CHIP_CSR_FSET(FIELD,field)\    _PER_CFSET(CHIP,CSR,##FIELD,field)  #define _CHIP_CSR_FSETS(FIELD,SYM)\    _PER_CFSETS(CHIP,CSR,##FIELD,##SYM)/******************************************************************************\* _____________________* |                   |* |  I F R            |* |___________________|** IFR - interruppt flag register** FIELDS (msb -> lsb)* (rw) IF*\******************************************************************************/  extern far cregister volatile unsigned int IFR;  #define _CHIP_IFR_IF_MASK          0x0000FFFFu  #define _CHIP_IFR_IF_SHIFT         0x00000000u  #define  CHIP_IFR_IF_DEFAULT       0x00000000u  #define  CHIP_IFR_IF_OF(x)         _VALUEOF(x)  #define  CHIP_IFR_OF(x)            _VALUEOF(x)  #define CHIP_IFR_DEFAULT (Uint32)( \     _PER_FDEFAULT(CHIP,IFR,IF)\  )  #define CHIP_IFR_RMK(if) (Uint32)( \     _PER_FMK(CHIP,IFR,IF,if)\  )  #define _CHIP_IFR_FGET(FIELD)\    _PER_CFGET(CHIP,IFR,##FIELD)  #define _CHIP_IFR_FSET(FIELD,field)\    _PER_CFSET(CHIP,IFR,##FIELD,field)  #define _CHIP_IFR_FSETS(FIELD,SYM)\    _PER_CFSETS(CHIP,IFR,##FIELD,##SYM)/******************************************************************************\* _____________________* |                   |* |  I S R            |* |___________________|** ISR - interruppt set register** FIELDS (msb -> lsb)* (w) IS*\******************************************************************************/  extern far cregister volatile unsigned int ISR;  #define _CHIP_ISR_IS_MASK          0x0000FFFFu  #define _CHIP_ISR_IS_SHIFT         0x00000000u  #define  CHIP_ISR_IS_DEFAULT       0x00000000u  #define  CHIP_ISR_IS_OF(x)         _VALUEOF(x)  #define  CHIP_ISR_OF(x)            _VALUEOF(x)  #define CHIP_ISR_DEFAULT (Uint32)( \     _PER_FDEFAULT(CHIP,ISR,IS)\  )  #define CHIP_ISR_RMK(is) (Uint32)( \     _PER_FMK(CHIP,ISR,IS,is)\  )  #define _CHIP_ISR_FGET(FIELD)\    _PER_CFGET(CHIP,ISR,##FIELD)  #define _CHIP_ISR_FSET(FIELD,field)\    _PER_CFSET(CHIP,ISR,##FIELD,field)  #define _CHIP_ISR_FSETS(FIELD,SYM)\    _PER_CFSETS(CHIP,ISR,##FIELD,##SYM)/******************************************************************************\* _____________________* |                   |* |  I C R            |* |___________________|** ICR - interruppt clear register** FIELDS (msb -> lsb)* (w) IC*\******************************************************************************/  extern far cregister volatile unsigned int ICR;  #define _CHIP_ICR_IC_MASK          0x0000FFFFu  #define _CHIP_ICR_IC_SHIFT         0x00000000u  #define  CHIP_ICR_IC_DEFAULT       0x00000000u  #define  CHIP_ICR_IC_OF(x)         _VALUEOF(x)  #define  CHIP_ICR_OF(x)            _VALUEOF(x)  #define CHIP_ICR_DEFAULT (Uint32)( \     _PER_FDEFAULT(CHIP,ICR,IC)\  )  #define CHIP_ICR_RMK(ic) (Uint32)( \     _PER_FMK(CHIP,ICR,IC,ic)\  )  #define _CHIP_ICR_FGET(FIELD)\    _PER_CFGET(CHIP,ICR,##FIELD)  #define _CHIP_ICR_FSET(FIELD,field)\    _PER_CFSET(CHIP,ICR,##FIELD,field)  #define _CHIP_ICR_FSETS(FIELD,SYM)\    _PER_CFSETS(CHIP,ICR,##FIELD,##SYM)/******************************************************************************\* _____________________* |                   |* |  I E R            |* |___________________|** IER - interruppt enable register** FIELDS (msb -> lsb)* (rw) IE*\******************************************************************************/  extern far cregister volatile unsigned int IER;  #define _CHIP_IER_IE_MASK          0x0000FFFFu  #define _CHIP_IER_IE_SHIFT         0x00000000u  #define  CHIP_IER_IE_DEFAULT       0x00000000u  #define  CHIP_IER_IE_OF(x)         _VALUEOF(x)  #define  CHIP_IER_OF(x)            _VALUEOF(x)  #define CHIP_IER_DEFAULT (Uint32)( \     _PER_FDEFAULT(CHIP,IER,IE)\  )  #define CHIP_IER_RMK(ie) (Uint32)( \     _PER_FMK(CHIP,IER,IE,ie)\  )  #define _CHIP_IER_FGET(FIELD)\    _PER_CFGET(CHIP,IER,##FIELD)  #define _CHIP_IER_FSET(FIELD,field)\    _PER_CFSET(CHIP,IER,##FIELD,field)  #define _CHIP_IER_FSETS(FIELD,SYM)\    _PER_CFSETS(CHIP,IER,##FIELD,##SYM)/******************************************************************************\* _____________________* |                   |* |  I S T P          |* |___________________|** ISTP - interrupt service table pointer** FIELDS (msb -> lsb)* (r)   HPEINT* (rw)  ISTB*\******************************************************************************/  extern far cregister volatile unsigned int ISTP;  #define _CHIP_ISTP_ISTB_MASK         0xFFFFFC00u  #define _CHIP_ISTP_ISTB_SHIFT        0x0000000Au  #define  CHIP_ISTP_ISTB_DEFAULT      0x00000000u  #define  CHIP_ISTP_ISTB_OF(x)        _VALUEOF(x)  #define _CHIP_ISTP_HPEINT_MASK       0x000003E0u  #define _CHIP_ISTP_HPEINT_SHIFT      0x00000005u  #define  CHIP_ISTP_HPEINT_DEFAULT    0x00000000u  #define  CHIP_ISTP_HPEINT_OF(x)      _VALUEOF(x)  #define  CHIP_ISTP_OF(x)             _VALUEOF(x)  #define CHIP_ISTP_DEFAULT (Uint32)( \     _PER_FDEFAULT(CHIP,ISTP,ISTB)\    |_PER_FDEFAULT(CHIP,ISTP,HPEINT)\  )  #define CHIP_ISTP_RMK(istb) (Uint32)( \     _PER_FMK(CHIP,ISTP,ISTB,istb)\  )  #define _CHIP_ISTP_FGET(FIELD)\    _PER_CFGET(CHIP,ISTP,##FIELD)  #define _CHIP_ISTP_FSET(FIELD,field)\    _PER_CFSET(CHIP,ISTP,##FIELD,field)

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
91麻豆精品国产自产在线| 欧美久久久久久久久久| 爽好多水快深点欧美视频| 日韩三级免费观看| 91麻豆国产福利精品| 国产精选一区二区三区| 亚洲无人区一区| 国产精品午夜在线| 2022国产精品视频| 欧美日韩精品一区二区三区 | 日韩美女一区二区三区| 99re热视频精品| 国产高清成人在线| 成人在线视频首页| 天堂va蜜桃一区二区三区 | 中文在线一区二区| 欧美一区二区在线观看| 色综合久久中文字幕| 国产一区二区免费视频| 日韩国产一二三区| 亚洲亚洲人成综合网络| 中文字幕一区二区三区av| 久久蜜臀精品av| 日韩精品一区二区三区视频 | 免费成人小视频| 亚洲一级二级在线| 亚洲欧美激情插| 国产精品夫妻自拍| 国产精品污污网站在线观看| 日韩欧美国产电影| 欧美一级欧美三级在线观看 | 中文字幕中文字幕在线一区| 久久综合色播五月| 日韩欧美成人午夜| 日韩亚洲国产中文字幕欧美| 欧美久久一区二区| 欧美日韩国产综合久久| 欧美三片在线视频观看| 欧美日韩精品免费观看视频| 欧美午夜精品久久久| 日本高清无吗v一区| 色综合视频在线观看| 99re热视频这里只精品| 95精品视频在线| 色婷婷综合五月| 欧美性猛交xxxxxx富婆| 欧美亚洲动漫精品| 欧美日韩一二区| 91精品国产入口在线| 日韩欧美国产电影| 国产三级精品三级| 中文字幕一区二区三中文字幕| 国产精品免费视频网站| 国产精品成人免费精品自在线观看| 中文字幕欧美国产| 中文字幕一区二区日韩精品绯色| 亚洲视频 欧洲视频| 夜夜精品视频一区二区| 五月天亚洲婷婷| 久久国产精品一区二区| 国产精品18久久久久久vr| 成人小视频在线| 一本一道综合狠狠老| 欧美日韩和欧美的一区二区| 欧美日韩一区二区三区高清| 日韩免费视频一区二区| 国产三级一区二区| 亚洲老司机在线| 亚洲成人一区二区在线观看| 蜜桃一区二区三区在线| 国产成人精品aa毛片| 在线一区二区三区四区| 91精品国产一区二区三区| 久久综合色8888| 一个色综合av| 激情综合亚洲精品| 99久久精品久久久久久清纯| 久久亚洲精品国产精品紫薇| 国产精品视频一二| 亚洲国产日韩综合久久精品| 久久99久久99精品免视看婷婷 | 麻豆久久久久久| 成年人国产精品| 欧美精选午夜久久久乱码6080| 日韩欧美第一区| 亚洲精品国产无套在线观 | 色婷婷精品久久二区二区蜜臀av | 欧美日韩综合不卡| 久久亚洲综合色| 亚洲1区2区3区4区| 懂色av一区二区三区免费看| 欧美日韩夫妻久久| 国产精品嫩草影院com| 麻豆精品一区二区综合av| 99re这里都是精品| 精品久久久久久无| 日韩精品一卡二卡三卡四卡无卡| 成人精品国产免费网站| 欧美一区永久视频免费观看| 亚洲人精品午夜| 国产精品夜夜爽| 91精品国产美女浴室洗澡无遮挡| 中文字幕中文乱码欧美一区二区| 奇米四色…亚洲| 欧美午夜寂寞影院| 日韩伦理av电影| 国产成人在线影院| 日韩视频永久免费| 亚洲成人免费影院| 色综合久久综合网| 国产精品久久久久久久裸模| 麻豆精品久久精品色综合| 欧洲日韩一区二区三区| 欧美激情一区三区| 国产风韵犹存在线视精品| 日韩欧美一级二级三级久久久| 亚洲国产精品一区二区www在线| 99久久久久久| 自拍偷拍亚洲综合| caoporen国产精品视频| 国产三级三级三级精品8ⅰ区| 精品一区二区三区在线播放 | 国产风韵犹存在线视精品| 欧美一区二区三区小说| 亚洲v日本v欧美v久久精品| 在线中文字幕一区| 亚洲图片欧美视频| 欧美伊人久久久久久午夜久久久久| 亚洲欧洲成人av每日更新| 成人免费视频一区| 国产精品日韩精品欧美在线| 成人一区二区三区中文字幕| 欧美—级在线免费片| 岛国av在线一区| 中文字幕成人在线观看| 粉嫩蜜臀av国产精品网站| 国产女同互慰高潮91漫画| 国产.精品.日韩.另类.中文.在线.播放 | 久久国内精品自在自线400部| 欧美丰满美乳xxx高潮www| 香蕉av福利精品导航| 欧美日本一区二区三区四区| 日日夜夜精品视频免费| 91精品欧美久久久久久动漫| 美日韩一级片在线观看| 日韩欧美三级在线| 国产米奇在线777精品观看| 久久精品欧美一区二区三区不卡 | 成人精品一区二区三区中文字幕| 国产人久久人人人人爽| 成人美女视频在线观看18| 中文字幕亚洲电影| 91久久精品一区二区三| 亚洲成av人**亚洲成av**| 91精品国产综合久久小美女| 精品系列免费在线观看| 欧美国产1区2区| 色狠狠色狠狠综合| 日韩中文字幕1| 久久综合成人精品亚洲另类欧美| 国产宾馆实践打屁股91| 亚洲免费av在线| 3d成人动漫网站| 国产电影精品久久禁18| 最新国产の精品合集bt伙计| 欧美午夜宅男影院| 久久99精品网久久| 国产精品久久久久久久久果冻传媒| 欧美亚洲高清一区| 经典三级视频一区| 亚洲丝袜另类动漫二区| 制服丝袜激情欧洲亚洲| 国产精品一区二区在线观看网站| 亚洲欧洲av色图| 欧美一区二区三区日韩视频| 国产成都精品91一区二区三| 亚洲激情图片小说视频| 欧美成人伊人久久综合网| 播五月开心婷婷综合| 天堂蜜桃一区二区三区| 国产欧美一区视频| 欧美无人高清视频在线观看| 国产精品一二三在| 亚洲成人av一区| 国产精品欧美一级免费| 日韩一区二区在线观看视频播放| 波多野洁衣一区| 日韩电影免费在线看| 中文字幕不卡三区| 91精品久久久久久蜜臀| 97se亚洲国产综合自在线观| 精品一区二区三区av| 亚洲一区二区三区四区在线| 国产日韩欧美综合在线| 欧美日韩国产影片| 色综合久久久久久久| 国产精品综合网| 午夜精品一区二区三区电影天堂| 国产精品色噜噜| 欧美精品一区二区三区高清aⅴ|