亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? mmregs.h

?? FIR 濾波器 利用C語言實現
?? H
字號:
************************************************************************
** File Name: MMRegs.h
** Part Number: TLV320AIC10/11EVM–SW–0100
************************************************************************
** Copyright (c) Texas Instruments, Inc. 2000
************************************************************************
**
** Release History:
** Version Date Engr Description
** 1.00 10–11–2000 Wendy X Fang Original Release
**
************************************************************************
**
** Function:
** 1. Memory–Maped Registers (MMR) are mapped to data–page memory
** (Address: 0x0000 to 0x005F). Note that the assembly tool
** ”.mmregs” can NOT be applied for C5402 directly!!
** 2. Sub–bank addresses for McBSP and DMA are defined, and
** 3. Addresses for C5402 DSK on–board IO ports are defined.
**
************************************************************************
** References:
** (1) TMS320VC5402 Fixed–Point Digital Signal Processor (SPRS079D)
** (2) TMS320C54x DSP, CPU and Peripheral (SPRU131)
** (3) TMS320C54x DSP, Enhanced Peripheral (SPRU302)
************************************************************************
************************************************************************
** C5402 Memory Mapped Register Definations (On Data–Page or Page1)
************************************************************************
******** Map Interrupt Registers to Data Page Addresses
IMR .set 0x0000 ; interrupt mask reg
IFR .set 0x0001 ; interrupt mask reg
******** Map CPU Registers to Data Page Addresses
ST0 .set 0x0006 ; CPU status reg0
ST1 .set 0x0007 ; CPU status reg1
A .set 0x0008 ; CPU accumulator A
AL .set 0x0008 ; CPU accumulator A low word
AH .set 0x0009 ; CPU accumulator A high word
AG .set 0x000A ; CPU accumulator A guard word
B .set 0x000B ; CPU accumulator B
BL .set 0x000B ; CPU accumulator B low word
BH .set 0x000C ; CPU accumulator B high word
BG .set 0x000D ; CPU accumulator B guard word
TREG .set 0x000E ; CPU temporary reg
TRN .set 0x000F ; CPU transition reg
* AR0 .set 0x0010 ; CPU auxiliary reg0
* AR1 .set 0x0011 ; CPU auxiliary reg1
* AR2 .set 0x0012 ; CPU auxiliary reg2
* AR3 .set 0x0013 ; CPU auxiliary reg3
* AR4 .set 0x0014 ; CPU auxiliary reg4
* AR5 .set 0x0015 ; CPU auxiliary reg5   
* AR6 .set 0x0016 ; CPU auxiliary reg6
* AR7 .set 0x0017 ; CPU auxiliary reg7
* SP .set 0x0018 ; CPU stack pointer reg
BK .set 0x0019 ; CPU circular buffer size reg
BRC .set 0x001A ; CPU block repeat counter
RSA .set 0x001B ; CPU block repeat start address
REA .set 0x001C ; CPU block repeat end address
******* Map System Registers to Data Page Addresses
PMST .set 0x001D ; processor mode status reg
XPC .set 0x001E ; extended program page reg
SWWSR .set 0x0028 ; software wait–state reg
BSCR .set 0x0029 ; bank–switching control reg
SWCR .set 0x002B ; software wait–state control reg
CLKMD .set 0x0058 ; clock mode reg
******** Map McBSP0 Registers to Data Page Addresses
McBSP0_DRR2 .set 0x0020 ; McBSP0 data Rx reg2
McBSP0_DRR1 .set 0x0021 ; McBSP0 data Rx reg1
McBSP0_DXR2 .set 0x0022 ; McBSP0 data Tx reg2
McBSP0_DXR1 .set 0x0023 ; McBSP0 data Tx reg1
McBSP0_SPSA .set 0x0038 ; McBSP0 sub bank addr reg
McBSP0_SPSD .set 0x0039 ; McBSP0 sub bank data reg
******** Map McBSP1 Registers to Data Page Addresses
McBSP1_DRR2 .set 0x0040 ; McBSP1 data Rx reg2
McBSP1_DRR1 .set 0x0041 ; McBSP1 data Rx reg1
McBSP1_DXR2 .set 0x0042 ; McBSP1 data Tx reg2
McBSP1_DXR1 .set 0x0043 ; McBSP1 data Tx reg1
McBSP1_SPSA .set 0x0048 ; McBSP1 sub bank addr reg
McBSP1_SPSD .set 0x0049 ; McBSP1 sub bank data reg
******** Map Timer0 Registers to Data Page Addresses
TIM .set 0x0024 ; timer0 reg
PRD .set 0x0025 ; timer0 period reg
TCR .set 0x0026 ; timer0 control reg
******** Map Timer1 Registers to Data Page Addresses
TIM1 .set 0x0030 ; timer1 reg
PRD1 .set 0x0031 ; timer1 period reg
TCR1 .set 0x0032 ; timer1 control reg
******** Map HPI Registers to Data Page Addresses
HPIC .set 0x002C ; HPI control reg
******** Map General IO Port (Pins) Registers to Data Page Addresses
GPIOCR .set 0x003C ;GP I/O Pins Control Reg
GPIOSR .set 0x003D ;GP I/O Pins Status Reg
******* Map DMA Registers to Data Page Addresses
DMPREC .set 0x0054 ; DMA channel priority and ebanle control
DMSA .set 0x0055 ; DMA subbank address reg
DMSDI .set 0x0056 ; DMA subbank data reg w/autoincrement
DMSDN .set 0x0057 ; DMA subbank data reg
************************************************************************
** Sub–Bank Address Definations
************************************************************************
******** McBSP Sub–Bank Register Addresses
SPCR1 .set 0x0000 ; McBSP Ser Port Ctrl Reg1
SPCR2 .set 0x0001 ; McBSP Ser Port Ctrl Reg2
RCR1 .set 0x0002 ; McBSP Rx Ctrl Reg1
RCR2 .set 0x0003 ; McBSP Rx Ctrl Reg2
XCR1 .set 0x0004 ; McBSP Tx Ctrl Reg1
XCR2 .set 0x0005 ; McBSP Tx Ctrl Reg2
SRGR1 .set 0x0006 ; McBSP Sample Rate Gen Reg1
SRGR2 .set 0x0007 ; McBSP Sample Rate Gen Reg2
MCR1 .set 0x0008 ; McBSP Multichan Reg1
MCR2 .set 0x0009 ; McBSP Multichan Reg2
RCERA .set 0x000A ; McBSP Rx Chan Enable Reg PartA
RCERB .set 0x000B ; McBSP Rx Chan Enable Reg PartB
XCERA .set 0x000C ; McBSP Tx Chan Enable Reg PartA
XCERB .set 0x000D ; McBSP Tx Chan Enable Reg PartB
PCR .set 0x000E ; McBSP Pin Ctrl Reg
******* DMA Sub–Bank Register Addresses
DMARC0 .set 0x0000 ; DMA channel0 source address reg
DMDST0 .set 0x0001 ; DMA channel0 destination address reg
DMCTR0 .set 0x0002 ; DMA channel0 element count reg
DMDFC0 .set 0x0003 ; DMA channel0 sync sel & frame count reg
DMMCR0 .set 0x0004 ; DMA channel0 transfer mode cntrl reg
DMARC1 .set 0x0005 ; DMA channel1 source address reg
DMDST1 .set 0x0006 ; DMA channel1 destination address reg
DMCTR1 .set 0x0007 ; DMA channel1 element count reg
DMDFC1 .set 0x0008 ; DMA channel1 sync sel & frame count reg
DMMCR1 .set 0x0009 ; DMA channel1 transfer mode cntrl reg
DMARC2 .set 0x000A ; DMA channel2 source address reg
DMDST2 .set 0x000B ; DMA channel2 destination address reg
DMCTR2 .set 0x000C ; DMA channel2 element count reg
DMDFC2 .set 0x000D ; DMA channel2 sync sel & frame count reg
DMMCR2 .set 0x000E ; DMA channel2 transfer mode cntrl reg
DMARC3 .set 0x000F ; DMA channel3 source address reg
DMDST3 .set 0x0010 ; DMA channel3 destination address reg
DMCTR3 .set 0x0011 ; DMA channel3 element count reg
DMDFC3 .set 0x0012 ; DMA channel3 sync sel & frame count reg
DMMCR3 .set 0x0013 ; DMA channel3 transfer mode cntrl reg
DMARC4 .set 0x0014 ; DMA channel4 source address reg
DMDST4 .set 0x0015 ; DMA channel4 destination address reg
DMCTR4 .set 0x0016 ; DMA channel4 element count reg
DMDFC4 .set 0x0017 ; DMA channel4 sync sel & frame count reg
DMMCR4 .set 0x0018 ; DMA channel4 transfer mode cntrl reg
DMARC5 .set 0x0019 ; DMA channel5 source address reg
DMDST5 .set 0x001A ; DMA channel5 destination address reg
DMCTR5 .set 0x001B ; DMA channel5 element count reg
DMDFC5 .set 0x001C ; DMA channel5 sync sel & frame count reg
DMMCR5 .set 0x001D ; DMA channel5 transfer mode cntrl reg
DMSRCP .set 0x001E ; DMA source prog page address
DMDSTP .set 0x001F ; DMA destination prog page address
DMIDX0 .set 0x0020 ; DMA element index address reg0
DMIDX1 .set 0x0021 ; DMA element index address reg1
DMFRI0 .set 0x0022 ; DMA frame index reg0
DMFRI1 .set 0x0023 ; DMA frame index reg1
DMGSA .set 0x0024 ; DMA global source address reload reg
DMGDA .set 0x0025 ; DMA global destination address reload reg
DMGCA .set 0x0026 ; DMA global counter reload reg
DMGFA .set 0x0027 ; DMA global frame count reload reg

************************************************************************
** C5402 DSK On–Board I/O Memory Mapped Registers
************************************************************************
*DSP_CPLD_CNTL1 .set 0000h ;Control Reg1
*DSP_CPLD_STAT .set 0001h ;Status Reg
*DSP_CPLD_DMCNTL .set 0002h ;Data Memory Control Reg
*DSP_CPLD_DBIO .set 0003h ;Daughter Brd / GPIO Reg
*DSP_CPLD_CNTL2 .set 0004h ;Control Reg2
*DSP_CPLD_SEM0 .set 0005h ;Semaphore 0
*DSP_CPLD_SEM1 .set 0006h ;Semaphore 1
************************************************************************
** End of File –– MMRegs.h
************************************************************************














?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美精品日韩一本| 精品一区二区在线播放| 色www精品视频在线观看| 综合色中文字幕| 91精品福利在线| 偷拍日韩校园综合在线| 91精品国产免费| 久久成人免费网站| 中文字幕精品一区| 91丝袜高跟美女视频| 亚洲第一搞黄网站| 日韩视频不卡中文| 国产不卡一区视频| 亚洲色图欧美在线| 欧美一区二区久久| 国产精品 欧美精品| 樱花草国产18久久久久| 日韩视频在线你懂得| 成人av电影免费在线播放| 一区二区欧美国产| 一区二区三区欧美视频| 欧美肥妇毛茸茸| 国产成人av影院| 亚洲高清免费视频| 久久久精品免费观看| 在线这里只有精品| 国产一二精品视频| 一区二区三区四区国产精品| 日韩欧美区一区二| 国产1区2区3区精品美女| 亚洲狠狠爱一区二区三区| 久久久久国产精品人| 欧美在线观看视频一区二区| 久久超级碰视频| 亚洲欧美日韩中文播放| 精品成人在线观看| 中文字幕一区二区三区av| 中文字幕一区二区三区av| 欧美日韩黄视频| 成人精品高清在线| 美腿丝袜亚洲三区| 17c精品麻豆一区二区免费| 91精品国产综合久久香蕉的特点 | 亚洲在线视频一区| 欧美精品一区二区三区四区 | 国产精品二区一区二区aⅴ污介绍| 7777女厕盗摄久久久| av一区二区三区在线| 日本在线不卡视频| 亚洲乱码国产乱码精品精的特点 | 99久久免费国产| 偷窥国产亚洲免费视频| 中文字幕一区二区不卡| 日韩欧美二区三区| 欧美三级韩国三级日本三斤| a亚洲天堂av| 国产麻豆成人精品| 美洲天堂一区二卡三卡四卡视频| 一区二区三区成人在线视频| 国产欧美日韩不卡免费| 日韩欧美一级二级| 欧美三级视频在线观看| 一本大道综合伊人精品热热| 国产成人精品午夜视频免费| 国产最新精品免费| 蜜臀av性久久久久蜜臀aⅴ| 亚洲国产一区二区三区| 亚洲综合激情另类小说区| 亚洲欧美自拍偷拍| 亚洲精品成人天堂一二三| 中文字幕av不卡| 精品国产第一区二区三区观看体验| 欧美亚洲综合一区| 一本一道综合狠狠老| 成人福利在线看| 成人福利在线看| 成人午夜伦理影院| 国产99久久久国产精品潘金| 国内国产精品久久| 国产一区在线看| 国产成人自拍网| 成人激情文学综合网| 97精品国产97久久久久久久久久久久| 国产精品18久久久久久久久| 粉嫩aⅴ一区二区三区四区五区| 国产成人激情av| 成人激情小说乱人伦| 99国产精品视频免费观看| 色综合中文字幕国产 | 国产精品欧美极品| 综合欧美亚洲日本| 91日韩一区二区三区| 麻豆国产精品一区二区三区| 激情小说欧美图片| 亚洲另类色综合网站| 久久久国产午夜精品| 2024国产精品| 亚洲国产精品久久久男人的天堂 | 欧美一区二区三区视频免费| 图片区小说区区亚洲影院| 午夜电影一区二区| 精品在线你懂的| 国产91露脸合集magnet| 91社区在线播放| 中日韩免费视频中文字幕| 久久精品夜色噜噜亚洲aⅴ| 国产欧美一区二区精品久导航| 国产婷婷精品av在线| 亚洲免费在线视频| 日本在线不卡一区| 精品一区二区在线视频| av资源网一区| 欧美性xxxxxx少妇| 日韩欧美黄色影院| 国产精品成人午夜| 日韩高清不卡一区二区| 欧美日韩和欧美的一区二区| 日韩视频在线你懂得| 国产精品久久久久久久久久免费看 | 欧美日产国产精品| 久久网站最新地址| 亚洲综合一区二区精品导航| 国产福利一区二区三区视频| 在线免费观看视频一区| 韩国在线一区二区| 久久麻豆一区二区| 亚洲欧美精品午睡沙发| 久久99精品久久久久婷婷| jlzzjlzz欧美大全| 91精品国产美女浴室洗澡无遮挡| 中文字幕第一区| 免费在线观看成人| 日本高清不卡视频| 久久久久高清精品| 欧美a级理论片| 在线视频综合导航| 国产精品国产三级国产aⅴ入口| 日本不卡视频在线观看| 色菇凉天天综合网| 国产精品乱码人人做人人爱| 国内精品不卡在线| 欧美老人xxxx18| 亚洲欧美一区二区三区国产精品| 国产成人午夜精品影院观看视频| 在线成人小视频| 夜夜嗨av一区二区三区网页| 国产不卡视频在线观看| 日韩午夜激情视频| 午夜精品久久久久久久蜜桃app| 色天使久久综合网天天| 国产偷国产偷亚洲高清人白洁 | 色婷婷激情一区二区三区| 精品久久久久久久久久久久久久久 | 不卡视频一二三四| 2欧美一区二区三区在线观看视频 337p粉嫩大胆噜噜噜噜噜91av | 捆绑调教一区二区三区| 欧美三级日韩在线| 亚洲男女毛片无遮挡| 91精品国产一区二区三区香蕉| 欧美日韩在线播放三区| 亚洲永久精品大片| 欧美日韩大陆一区二区| 国产乱子轮精品视频| 91国产免费观看| 国产日韩精品一区二区三区在线| 国产成人免费xxxxxxxx| 日韩国产精品久久久久久亚洲| 久久女同精品一区二区| 日韩视频在线你懂得| 正在播放一区二区| 在线观看区一区二| 色综合久久综合网欧美综合网| 激情小说亚洲一区| 国产一区二区三区在线观看精品 | 精品婷婷伊人一区三区三| 亚洲男人天堂av| 国产三级精品在线| 一区二区三区四区视频精品免费| 国产ts人妖一区二区| 欧美激情一区不卡| 成人精品国产免费网站| 自拍视频在线观看一区二区| 欧美视频在线一区| 亚洲大片一区二区三区| 欧美一区二区三区婷婷月色| 久久精品噜噜噜成人88aⅴ| 精品国产乱码久久久久久久| 国产精品一品二品| 中文字幕av一区二区三区| 91免费看片在线观看| 亚洲成人综合在线| 日韩免费看的电影| 国产成人一区在线| 亚洲码国产岛国毛片在线| 欧美精品丝袜中出| 狠狠狠色丁香婷婷综合久久五月| 国产精品伦理在线| 欧美优质美女网站| 黄色精品一二区| 国产精品国产自产拍高清av王其|