亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? st72324blk2.h

?? 基于ST72324設計的汽車防盜器源程序
?? H
?? 第 1 頁 / 共 2 頁
字號:
/* ST72324BLK2.h */

/* Copyright (c) 2003, 2004, 2005 STMicroelectronics */

#ifndef __ST72324BLK2__
#define __ST72324BLK2__

/* ST72324BLK2 */

	/* Check MCU name */
	#ifdef MCU_NAME
		#define ST72324BLK2 1
		#if (MCU_NAME != ST72324BLK2)
		#error "wrong include file ST72324BLK2.h for chosen MCU!"
		#endif
	#endif

	#define STVD7_EXTERN
	#ifdef __HIWARE__
	/* Required to avoid errors at link time, as the Metrowerks compiler   */
	/* prohibits multiple definitions of the same variable.                */
	/* In order to define once the registers, add                          */
	/* "#define __DEFINE_REGISTERS_STVD7_INCLUDE__"                        */
	/* before including this file in one of your application files.        */
		#ifndef __DEFINE_REGISTERS_STVD7_INCLUDE__
		#undef STVD7_EXTERN
		#define STVD7_EXTERN extern
		#endif
	#endif
/*generic define  */
#define BIT0 0X01
#define BIT1 0X02
#define BIT2 0X04
#define BIT3 0X08
#define BIT4 0X10
#define BIT5 0X20
#define BIT6 0X40
#define BIT7 0X80
/*****************************************************************/
/*FlagRX BIT*/ 

#define  IDCodeSerial   BIT0 
#define  CurrenIDCode   BIT1 
#define  ReceivedCode   BIT2 
#define	 Is400us        BIT3
#define	 PositivePulse  BIT4
#define	 ReceiveDelay   BIT5
#define  ContinueRX     BIT6
#define  EncrypCode     BIT7  

/*****************************************************************/
/*FlagLearn BIT*/
#define  Learn  BIT0 


/*****************************************************************/

typedef struct bits
{ 
unsigned char b0:1;
unsigned char b1:1;
unsigned char b2:1;
unsigned char b3:1;
unsigned char b4:1;
unsigned char b5:1;
unsigned char b6:1;
unsigned char b7:1;
} BITS;

typedef union bit_char 
{
	unsigned char byte;
	BITS b;
	} BIT_CHAR;

/*****************************************************************/
/*portc signal define*/

#define EMERGENCY_KEY BIT0
#define SIDE_TRIG BIT1
#define BRAKE     BIT4
#define BACK_TRIG BIT5
#define SENSOR    BIT6
#define ACC       BIT7 

/*portd signal define*/

#define Learn_Key BIT0
#define Engine    BIT1

/*portf signal define*/
#define BackDoor  BIT0
#define LED       BIT1
#define Light     BIT6

/*porta signal define*/
#define Voice_En  BIT3
#define Voice_A0  BIT4
#define Voice_A1  BIT6
#define Voice_A2  BIT7
/*porte/f signal define*/
#define LockOpen  BIT7
#define LockClose BIT1
/*UART  define*/
#define TDO  BIT0
#define RDI  BIT1



/* Port A */
/*****************************************************************/

/* Data Register */
STVD7_EXTERN volatile unsigned char PADR @0x00;

/* Data Direction Register */
STVD7_EXTERN volatile unsigned char PADDR @0x01;

/* Option Register */
STVD7_EXTERN volatile unsigned char PAOR @0x02;

/* Port B */
/*****************************************************************/

/* Data Register */
STVD7_EXTERN volatile unsigned char PBDR @0x03;

/* Data Direction Register */
STVD7_EXTERN volatile unsigned char PBDDR @0x04;

/* Option Register */
STVD7_EXTERN volatile unsigned char PBOR @0x05;

/* Port C */
/*****************************************************************/

/* Data Register */
STVD7_EXTERN volatile unsigned char PCDR @0x06;

/* Data Direction Register */
STVD7_EXTERN volatile unsigned char PCDDR @0x07;

/* Option Register */
STVD7_EXTERN volatile unsigned char PCOR @0x08;

/* Port D */
/*****************************************************************/

/* Data Register */
STVD7_EXTERN volatile unsigned char PDDR @0x09;

/* Data Direction Register */
STVD7_EXTERN volatile unsigned char PDDDR @0x0a;

/* Option Register */
STVD7_EXTERN volatile unsigned char PDOR @0x0b;

/* Port E */
/*****************************************************************/

/* Data Register */
STVD7_EXTERN volatile unsigned char PEDR @0x0c;

/* Data Direction Register */
STVD7_EXTERN volatile unsigned char PEDDR @0x0d;

/* Option Register */
STVD7_EXTERN volatile unsigned char PEOR @0x0e;

/* Port F */
/*****************************************************************/

/* Data Register */
STVD7_EXTERN volatile unsigned char PFDR @0x0f;

/* Data Direction Register */
STVD7_EXTERN volatile unsigned char PFDDR @0x10;

/* Option Register */
STVD7_EXTERN volatile unsigned char PFOR @0x11;

/* Serial Peripheral Interface (SPI) */
/*****************************************************************/

/* Data I/O Register */
STVD7_EXTERN volatile unsigned char SPIDR @0x21;

/* Control Register */
STVD7_EXTERN volatile unsigned char SPICR @0x22;
#define SPICR_SPR0	0		/* Baud Rate */
#define SPICR_SPR0_OR	(1 << SPICR_SPR0)
#define SPICR_SPR1	1		/* Baud Rate */
#define SPICR_SPR1_OR	(1 << SPICR_SPR1)
#define SPICR_SPR2	5		/* Baud Rate */
#define SPICR_SPR2_OR	(1 << SPICR_SPR2)
#define SPICR_SPR_OR	((1 << SPICR_SPR0)|(1 << SPICR_SPR1)\
		|(1 << SPICR_SPR2))
#define SPICR_CPHA	2		/* Clock Phase */
#define SPICR_CPHA_OR	(1 << SPICR_CPHA)
#define SPICR_CPOL	3		/* Clock Polarity */
#define SPICR_CPOL_OR	(1 << SPICR_CPOL)
#define SPICR_MSTR	4		/* Master Bit */
#define SPICR_MSTR_OR	(1 << SPICR_MSTR)
#define SPICR_SPE	6		/* Serial Peripheral Output */
#define SPICR_SPE_OR	(1 << SPICR_SPE)
#define SPICR_SPIE	7		/* Serial Peripheral Interrupt */
#define SPICR_SPIE_OR	(1 << SPICR_SPIE)

/* Control/Status Register */
STVD7_EXTERN volatile unsigned char SPICSR @0x23;
#define SPICSR_SSI	0		/* /SS Internal Mode */
#define SPICSR_SSI_OR	(1 << SPICSR_SSI)
#define SPICSR_SSM	1		/* /SS Mode Selection */
#define SPICSR_SSM_OR	(1 << SPICSR_SSM)
#define SPICSR_SOD	2		/* SPI Output Disable */
#define SPICSR_SOD_OR	(1 << SPICSR_SOD)
#define SPICSR_MODF	4		/* Mode Fault Flag */
#define SPICSR_MODF_OR	(1 << SPICSR_MODF)
#define SPICSR_OVR	5		/* SPI Overrun error */
#define SPICSR_OVR_OR	(1 << SPICSR_OVR)
#define SPICSR_WCOL	6		/* Write Collision Status */
#define SPICSR_WCOL_OR	(1 << SPICSR_WCOL)
#define SPICSR_SPIF	7		/* Data Transfer Flag */
#define SPICSR_SPIF_OR	(1 << SPICSR_SPIF)

/* Interrupt Software Priority (ITC) */
/*****************************************************************/

/* Interrupt Software Priority Register 0 */
STVD7_EXTERN volatile unsigned char ISPR0 @0x24;
#define ISPR0_I0_0	0		/* TLI IT Priority Level */
#define ISPR0_I0_0_OR	(1 << ISPR0_I0_0)
#define ISPR0_I1_0	1		/* TLI IT Priority Level */
#define ISPR0_I1_0_OR	(1 << ISPR0_I1_0)
#define ISPR0_I_0_OR	((1 << ISPR0_I0_0)|(1 << ISPR0_I1_0))
#define ISPR0_I0_1	2		/* MCC/RTS CSS IT Priority Level */
#define ISPR0_I0_1_OR	(1 << ISPR0_I0_1)
#define ISPR0_I1_1	3		/* MCC/RTS CSS IT Priority Level */
#define ISPR0_I1_1_OR	(1 << ISPR0_I1_1)
#define ISPR0_I_1_OR	((1 << ISPR0_I0_1)|(1 << ISPR0_I1_1))
#define ISPR0_I0_2	4		/* External IT 0 Priority Level */
#define ISPR0_I0_2_OR	(1 << ISPR0_I0_2)
#define ISPR0_I1_2	5		/* External IT 0 Priority Level */
#define ISPR0_I1_2_OR	(1 << ISPR0_I1_2)
#define ISPR0_I_2_OR	((1 << ISPR0_I0_2)|(1 << ISPR0_I1_2))
#define ISPR0_I0_3	6		/* External IT 1 Priority Level */
#define ISPR0_I0_3_OR	(1 << ISPR0_I0_3)
#define ISPR0_I1_3	7		/* External IT 1 Priority Level */
#define ISPR0_I1_3_OR	(1 << ISPR0_I1_3)
#define ISPR0_I_3_OR	((1 << ISPR0_I0_3)|(1 << ISPR0_I1_3))

/* Interrupt Software Priority Register 1 */
STVD7_EXTERN volatile unsigned char ISPR1 @0x25;
#define ISPR1_I0_4	0		/* External IT 2 Priority Level */
#define ISPR1_I0_4_OR	(1 << ISPR1_I0_4)
#define ISPR1_I1_4	1		/* External IT 2 Priority Level */
#define ISPR1_I1_4_OR	(1 << ISPR1_I1_4)
#define ISPR1_I_4_OR	((1 << ISPR1_I0_4)|(1 << ISPR1_I1_4))
#define ISPR1_I0_5	2		/* External IT 3 Priority Level */
#define ISPR1_I0_5_OR	(1 << ISPR1_I0_5)
#define ISPR1_I1_5	3		/* External IT 3 Priority Level */
#define ISPR1_I1_5_OR	(1 << ISPR1_I1_5)
#define ISPR1_I_5_OR	((1 << ISPR1_I0_5)|(1 << ISPR1_I1_5))
#define ISPR1_I0_6	4		/* CAN IT Priority Level */
#define ISPR1_I0_6_OR	(1 << ISPR1_I0_6)
#define ISPR1_I1_6	5		/* CAN IT Priority Level */
#define ISPR1_I1_6_OR	(1 << ISPR1_I1_6)
#define ISPR1_I_6_OR	((1 << ISPR1_I0_6)|(1 << ISPR1_I1_6))
#define ISPR1_I0_7	6		/* SPI IT Priority Level */
#define ISPR1_I0_7_OR	(1 << ISPR1_I0_7)
#define ISPR1_I1_7	7		/* SPI IT Priority Level */
#define ISPR1_I1_7_OR	(1 << ISPR1_I1_7)
#define ISPR1_I_7_OR	((1 << ISPR1_I0_7)|(1 << ISPR1_I1_7))

/* Interrupt Software Priority Register 2 */
STVD7_EXTERN volatile unsigned char ISPR2 @0x26;
#define ISPR2_I0_8	0		/* Timer A IT Priority Level */
#define ISPR2_I0_8_OR	(1 << ISPR2_I0_8)
#define ISPR2_I1_8	1		/* Timer A IT Priority Level */
#define ISPR2_I1_8_OR	(1 << ISPR2_I1_8)
#define ISPR2_I_8_OR	((1 << ISPR2_I0_8)|(1 << ISPR2_I1_8))
#define ISPR2_I0_9	2		/* Timer B IT Priority Level */
#define ISPR2_I0_9_OR	(1 << ISPR2_I0_9)
#define ISPR2_I1_9	3		/* Timer B IT Priority Level */
#define ISPR2_I1_9_OR	(1 << ISPR2_I1_9)
#define ISPR2_I_9_OR	((1 << ISPR2_I0_9)|(1 << ISPR2_I1_9))
#define ISPR2_I0_10	4		/* SCI IT Priority Level */
#define ISPR2_I0_10_OR	(1 << ISPR2_I0_10)
#define ISPR2_I1_10	5		/* SCI IT Priority Level */
#define ISPR2_I1_10_OR	(1 << ISPR2_I1_10)
#define ISPR2_I_10_OR	((1 << ISPR2_I0_10)|(1 << ISPR2_I1_10))
#define ISPR2_I0_11	6		/* AVD IT Priority Level */
#define ISPR2_I0_11_OR	(1 << ISPR2_I0_11)
#define ISPR2_I1_11	7		/* AVD IT Priority Level */
#define ISPR2_I1_11_OR	(1 << ISPR2_I1_11)
#define ISPR2_I_11_OR	((1 << ISPR2_I0_11)|(1 << ISPR2_I1_11))

/* Interrupt Software Priority Register 3 */
STVD7_EXTERN volatile unsigned char ISPR3 @0x27;
#define ISPR3_I0_12	0		/* I2C IT Priority Level */
#define ISPR3_I0_12_OR	(1 << ISPR3_I0_12)
#define ISPR3_I1_12	1		/* I2C IT Priority Level */
#define ISPR3_I1_12_OR	(1 << ISPR3_I1_12)
#define ISPR3_I_12_OR	((1 << ISPR3_I0_12)|(1 << ISPR3_I1_12))
#define ISPR3_I0_13	2		/* PWM ART IT Priority Level */
#define ISPR3_I0_13_OR	(1 << ISPR3_I0_13)
#define ISPR3_I1_13	3		/* PWM ART IT Priority Level */
#define ISPR3_I1_13_OR	(1 << ISPR3_I1_13)
#define ISPR3_I_13_OR	((1 << ISPR3_I0_13)|(1 << ISPR3_I1_13))

/* External Interrupt Control Register */
STVD7_EXTERN volatile unsigned char EICR @0x28;
#define EICR_TLIE	0		/* TLI Enable */
#define EICR_TLIE_OR	(1 << EICR_TLIE)
#define EICR_TLIS	1		/* TLI Sensitivity */
#define EICR_TLIS_OR	(1 << EICR_TLIS)
#define EICR_IPA	2		/* Interrupt Polarity port A */
#define EICR_IPA_OR	(1 << EICR_IPA)
#define EICR_IS20	3		/* EI0/EI1 Sensitivity */
#define EICR_IS20_OR	(1 << EICR_IS20)
#define EICR_IS21	4		/* EI0/EI1 Sensitivity */
#define EICR_IS21_OR	(1 << EICR_IS21)
#define EICR_IS2_OR	((1 << EICR_IS20)|(1 << EICR_IS21))
#define EICR_IPB	5		/* Interrupt Polarity port B */
#define EICR_IPB_OR	(1 << EICR_IPB)
#define EICR_IS10	6		/* EI2/EI3 Sensitivity */
#define EICR_IS10_OR	(1 << EICR_IS10)
#define EICR_IS11	7		/* EI2/EI3 Sensitivity */
#define EICR_IS11_OR	(1 << EICR_IS11)
#define EICR_IS1_OR	((1 << EICR_IS10)|(1 << EICR_IS11))

/* Flash */
/*****************************************************************/

/* Flash Control/Status Register */
STVD7_EXTERN volatile unsigned char FCSR @0x29;

/* WatchDog Timer */
/*****************************************************************/

/* Control Register */
STVD7_EXTERN volatile unsigned char WDGCR @0x2a;
#define WDGCR_WDGA	7		/* Activation Bit */
#define WDGCR_WDGA_OR	(1 << WDGCR_WDGA)
#define WDGCR_T0	0		/* 7-bit Timer */
#define WDGCR_T0_OR	(1 << WDGCR_T0)
#define WDGCR_T1	1		/* 7-bit Timer */
#define WDGCR_T1_OR	(1 << WDGCR_T1)
#define WDGCR_T2	2		/* 7-bit Timer */
#define WDGCR_T2_OR	(1 << WDGCR_T2)
#define WDGCR_T3	3		/* 7-bit Timer */
#define WDGCR_T3_OR	(1 << WDGCR_T3)
#define WDGCR_T4	4		/* 7-bit Timer */
#define WDGCR_T4_OR	(1 << WDGCR_T4)
#define WDGCR_T5	5		/* 7-bit Timer */
#define WDGCR_T5_OR	(1 << WDGCR_T5)
#define WDGCR_T6	6		/* 7-bit Timer */
#define WDGCR_T6_OR	(1 << WDGCR_T6)
#define WDGCR_T_OR	((1 << WDGCR_T0)|(1 << WDGCR_T1)\
		|(1 << WDGCR_T2)|(1 << WDGCR_T3)|(1 << WDGCR_T4)|(1 << WDGCR_T5)\
		|(1 << WDGCR_T6))

/* Main Clock Control/Status Register (MCC) */
/*****************************************************************/

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美激情在线一区二区| 国产激情一区二区三区四区| 久久99蜜桃精品| 91蜜桃婷婷狠狠久久综合9色| 正在播放一区二区| 亚洲色图视频网| 国产成a人亚洲精| 欧美成人精精品一区二区频| 亚洲国产va精品久久久不卡综合| 不卡av在线免费观看| 日韩色视频在线观看| 一个色在线综合| aaa欧美色吧激情视频| 国产日韩亚洲欧美综合| 免费国产亚洲视频| 69堂成人精品免费视频| 一区二区三区 在线观看视频| 成人一区二区视频| 久久蜜桃av一区二区天堂| 亚洲成av人综合在线观看| 97久久超碰国产精品电影| 国产欧美一区二区三区在线看蜜臀| 美国一区二区三区在线播放| 91超碰这里只有精品国产| 亚洲国产欧美一区二区三区丁香婷| 一本色道**综合亚洲精品蜜桃冫| 亚洲天堂av一区| 99精品国产视频| 国产精品久久久久一区| 成人av电影在线观看| 中文字幕一区二区三区在线不卡| 国产91高潮流白浆在线麻豆| 国产欧美精品一区二区色综合 | 看片网站欧美日韩| 在线不卡免费欧美| 日韩专区在线视频| 日韩欧美综合在线| 狠狠色2019综合网| 国产嫩草影院久久久久| 成人网在线播放| 国产精品成人免费在线| 色老综合老女人久久久| 亚洲动漫第一页| 日韩欧美视频在线| 国产麻豆午夜三级精品| 欧美国产欧美综合| 97se亚洲国产综合在线| 亚洲在线成人精品| 日韩欧美一级特黄在线播放| 狠狠网亚洲精品| 国产精品青草久久| 欧美在线观看禁18| 老司机免费视频一区二区三区| 精品久久久影院| 成人免费电影视频| 亚洲成av人片一区二区三区| 欧美tickling挠脚心丨vk| 国产毛片一区二区| 亚洲免费av高清| 91精品国产手机| av日韩在线网站| 丝袜美腿亚洲色图| 国产精品国产三级国产普通话蜜臀| 日本二三区不卡| 极品美女销魂一区二区三区| 亚洲美女视频一区| 日韩午夜激情免费电影| 色综合久久综合网97色综合 | 精品日产卡一卡二卡麻豆| jiyouzz国产精品久久| 亚洲成av人片观看| 国产亚洲精品bt天堂精选| 欧美在线免费播放| 国产精品亚洲一区二区三区妖精| 一区二区三区视频在线看| 2024国产精品| 欧美三级午夜理伦三级中视频| 精品亚洲国产成人av制服丝袜| 亚洲品质自拍视频网站| 久久久久久久综合狠狠综合| 欧美三级午夜理伦三级中视频| 丁香婷婷综合五月| 美腿丝袜亚洲色图| 亚洲一区二区偷拍精品| 中文字幕在线观看不卡| 精品久久国产老人久久综合| 欧美色欧美亚洲另类二区| 99久久久无码国产精品| 国产成人午夜99999| 日本不卡一区二区三区高清视频| 亚洲欧美日韩久久精品| 中日韩av电影| 久久久久久久综合色一本| 91精品国产色综合久久ai换脸| 欧洲中文字幕精品| 一本大道久久a久久精品综合| 夫妻av一区二区| 精品一区二区三区免费视频| 天天影视网天天综合色在线播放| 亚洲乱码中文字幕综合| 国产精品久久久久久久久久久免费看 | 欧美国产日韩在线观看| 精品国一区二区三区| 69堂精品视频| 91精品国产综合久久久蜜臀粉嫩 | 五月天亚洲精品| 一区二区三区欧美久久| 日韩美女久久久| 成人免费一区二区三区视频| 中文字幕在线不卡一区二区三区| 国产精品卡一卡二| 中文字幕亚洲在| 亚洲免费在线视频| 亚洲欧美日韩国产一区二区三区 | 亚洲美女视频在线观看| 亚洲欧美综合在线精品| 亚洲女性喷水在线观看一区| 一区二区三区中文字幕| 亚洲国产精品久久不卡毛片| 午夜精品久久久久影视| 午夜日韩在线电影| 裸体歌舞表演一区二区| 国产精品一区二区在线观看网站| 国产一区二区免费看| 成人激情小说乱人伦| 色婷婷综合久久久中文字幕| 欧美日精品一区视频| 欧美体内she精视频| 日韩视频在线观看一区二区| 久久久精品国产99久久精品芒果 | 91福利小视频| 欧美人狂配大交3d怪物一区| 欧美一区二区高清| 久久久久国产精品厨房| 亚洲色图.com| 日韩高清中文字幕一区| 国产一区二区精品在线观看| 成a人片亚洲日本久久| 欧美中文字幕一区二区三区| 555www色欧美视频| 久久蜜臀精品av| 亚洲制服丝袜av| 久久99精品国产麻豆不卡| 成人av网站免费| 4438成人网| 国产精品美女一区二区在线观看| 亚洲妇女屁股眼交7| 国产原创一区二区三区| 色呦呦国产精品| 欧美成人精品1314www| 亚洲视频图片小说| 裸体健美xxxx欧美裸体表演| 91免费版在线| 久久久亚洲精华液精华液精华液| 亚洲蜜桃精久久久久久久| 免费一区二区视频| 91美女片黄在线观看91美女| 日韩欧美亚洲一区二区| 亚洲日本中文字幕区| 国产老肥熟一区二区三区| 欧美视频精品在线| 亚洲国产精品黑人久久久| 日韩中文字幕区一区有砖一区 | 韩国av一区二区三区在线观看| 99在线热播精品免费| 日韩一级完整毛片| 亚洲一区免费视频| 成人性色生活片| 欧美精品一区二区三| 亚洲超碰精品一区二区| 99久久婷婷国产综合精品电影 | 蜜臀精品久久久久久蜜臀| 91丨porny丨在线| 国产情人综合久久777777| 日本伊人色综合网| 欧美亚洲国产bt| 国产精品久久久久久久久久久免费看| 久久99精品久久久久久动态图| 欧美日韩国产综合视频在线观看| 亚洲欧美怡红院| 不卡高清视频专区| 久久婷婷国产综合精品青草| 麻豆精品在线视频| 欧美一区二区三区性视频| 亚洲大尺度视频在线观看| 91亚洲精品久久久蜜桃网站 | 国产欧美视频一区二区三区| 久久精品999| 精品国产伦一区二区三区观看方式| 亚洲福中文字幕伊人影院| 欧美视频在线一区| 一区二区三区欧美日韩| 色狠狠一区二区三区香蕉| 国产精品每日更新在线播放网址| 国产一区二区精品在线观看| 精品电影一区二区| 国产精品亚洲视频| 国产精品五月天| 不卡视频一二三四| 亚洲精品成a人|