亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? lpc2300.s

?? LPC2300做為R485多機的接受程序。編譯通過。 奇偶校驗做第九位
?? S
?? 第 1 頁 / 共 3 頁
字號:
;/*****************************************************************************/
;/* LPC2300.S: Startup file for Philips LPC2300 device series                 */
;/*****************************************************************************/
;/* <<< Use Configuration Wizard in Context Menu >>>                          */
;/*****************************************************************************/
;/* This file is part of the uVision/ARM development tools.                   */
;/* Copyright (c) 2007 Keil - An ARM Company. All rights reserved.            */
;/* This software may only be used under the terms of a valid, current,       */
;/* end user licence from KEIL for a compatible version of KEIL software      */
;/* development tools. Nothing else gives you the right to use this software. */
;/*****************************************************************************/


;/*
; *  The LPC2300.S code is executed after CPU Reset. This file may be 
; *  translated with the following SET symbols. In uVision these SET 
; *  symbols are entered under Options - ASM - Define.
; *
; *  NO_CLOCK_SETUP: when set the startup code will not initialize Clock 
; *  (used mostly when clock is already initialized from script .ini 
; *  file).
; *
; *  NO_EMC_SETUP: when set the startup code will not initializes External 
; *  Memory Controller (used mostly when external memory is already initialized 
; *  and loaded from script .ini file).
; *
; *  RAM_INTVEC: when set the startup code copies exception vectors 
; *  from on-chip Flash to on-chip RAM.
; *
; *  REMAP: when set the startup code initializes the register MEMMAP 
; *  which overwrites the settings of the CPU configuration pins. The 
; *  startup and interrupt vectors are remapped from:
; *     0x00000000  default setting (not remapped)
; *     0x40000000  when RAM_MODE is used
; *     0x80000000  when EXTMEM_MODE is used
; *
; *  EXTMEM_MODE: when set the device is configured for code execution
; *  from external memory starting at address 0x80000000.
; *
; *  RAM_MODE: when set the device is configured for code execution
; *  from on-chip RAM starting at address 0x40000000. 
; */


; Standard definitions of Mode bits and Interrupt (I & F) flags in PSRs

Mode_USR        EQU     0x10
Mode_FIQ        EQU     0x11
Mode_IRQ        EQU     0x12
Mode_SVC        EQU     0x13
Mode_ABT        EQU     0x17
Mode_UND        EQU     0x1B
Mode_SYS        EQU     0x1F

I_Bit           EQU     0x80            ; when I bit is set, IRQ is disabled
F_Bit           EQU     0x40            ; when F bit is set, FIQ is disabled


;----------------------- Memory Definitions ------------------------------------

; Internal Memory Base Addresses
FLASH_BASE      EQU     0x00000000   
RAM_BASE        EQU     0x40000000
EXTMEM_BASE     EQU     0x80000000

; External Memory Base Addresses
STA_MEM0_BASE   EQU     0x80000000
STA_MEM1_BASE   EQU     0x81000000


;----------------------- Stack and Heap Definitions ----------------------------

;// <h> Stack Configuration (Stack Sizes in Bytes)
;//   <o0> Undefined Mode      <0x0-0xFFFFFFFF:8>
;//   <o1> Supervisor Mode     <0x0-0xFFFFFFFF:8>
;//   <o2> Abort Mode          <0x0-0xFFFFFFFF:8>
;//   <o3> Fast Interrupt Mode <0x0-0xFFFFFFFF:8>
;//   <o4> Interrupt Mode      <0x0-0xFFFFFFFF:8>
;//   <o5> User/System Mode    <0x0-0xFFFFFFFF:8>
;// </h>

UND_Stack_Size  EQU     0x00000000
SVC_Stack_Size  EQU     0x00000008
ABT_Stack_Size  EQU     0x00000000
FIQ_Stack_Size  EQU     0x00000000
IRQ_Stack_Size  EQU     0x00000100
USR_Stack_Size  EQU     0x00000400

ISR_Stack_Size  EQU     (UND_Stack_Size + SVC_Stack_Size + ABT_Stack_Size + \
                         FIQ_Stack_Size + IRQ_Stack_Size)

                AREA    STACK, NOINIT, READWRITE, ALIGN=3

Stack_Mem       SPACE   USR_Stack_Size
__initial_sp    SPACE   ISR_Stack_Size

Stack_Top


;// <h> Heap Configuration
;//   <o>  Heap Size (in Bytes) <0x0-0xFFFFFFFF>
;// </h>

Heap_Size       EQU     0x00000000

                AREA    HEAP, NOINIT, READWRITE, ALIGN=3
__heap_base
Heap_Mem        SPACE   Heap_Size
__heap_limit


;----------------------- System Control Block (SCB) Module Definitions ---------

SCB_BASE        EQU     0xE01FC000      ; SCB Base Address
PLLCON_OFS      EQU     0x80            ; PLL Control Offset
PLLCFG_OFS      EQU     0x84            ; PLL Configuration Offset
PLLSTAT_OFS     EQU     0x88            ; PLL Status Offset
PLLFEED_OFS     EQU     0x8C            ; PLL Feed Offset
CCLKCFG_OFS     EQU     0x104           ; CPU Clock Divider Reg Offset
USBCLKCFG_OFS   EQU     0x108           ; USB Clock Divider Reg Offset
CLKSRCSEL_OFS   EQU     0x10C           ; Clock Source Select Reg Offset
SCS_OFS         EQU     0x1A0           ; System Control and Status Reg Offset
PCLKSEL0_OFS    EQU     0x1A8           ; Peripheral Clock Select Reg 0 Offset
PCLKSEL1_OFS    EQU     0x1AC           ; Peripheral Clock Select Reg 1 Offset

PCON_OFS        EQU     0x0C0           ; Power Mode Control Reg Offset
PCONP_OFS       EQU     0x0C4           ; Power Control for Periphs Reg Offset

; Constants
OSCRANGE        EQU     (1<<4)          ; Oscillator Range Select
OSCEN           EQU     (1<<5)          ; Main oscillator Enable
OSCSTAT         EQU     (1<<6)          ; Main Oscillator Status
PLLCON_PLLE     EQU     (1<<0)          ; PLL Enable
PLLCON_PLLC     EQU     (1<<1)          ; PLL Connect
PLLSTAT_M       EQU     (0x7FFF<<0)     ; PLL M Value
PLLSTAT_N       EQU     (0xFF<<16)      ; PLL N Value
PLLSTAT_PLOCK   EQU     (1<<26)         ; PLL Lock Status

;// <e> Clock Setup
;//   <h> System Controls and Status Register (SCS)
;//     <o1.4>    OSCRANGE: Main Oscillator Range Select
;//                     <0=>  1 MHz to 20 MHz
;//                     <1=> 15 MHz to 24 MHz
;//     <e1.5>       OSCEN: Main Oscillator Enable
;//     </e>
;//   </h>
;//
;//   <h> Clock Source Select Register (CLKSRCSEL)
;//     <o2.0..1>   CLKSRC: PLL Clock Source Selection
;//                     <0=> Internal RC oscillator
;//                     <1=> Main oscillator
;//                     <1=> RTC oscillator
;//   </h>
;//
;//   <h> PLL Configuration Register (PLLCFG)
;//                     <i> PLL_clk = (2* M * PLL_clk_src) / N
;//     <o3.0..14>    MSEL: PLL Multiplier Selection
;//                     <1-32768><#-1>
;//                     <i> M Value
;//     <o3.16..23>   NSEL: PLL Divider Selection
;//                     <1-256><#-1>
;//                     <i> N Value
;//   </h>
;//
;//   <h> CPU Clock Configuration Register (CCLKCFG)
;//     <o4.0..7>  CCLKSEL: Divide Value for CPU Clock from PLL
;//                     <1-256><#-1>
;//   </h>
;//
;//   <h> USB Clock Configuration Register (USBCLKCFG)
;//     <o5.0..3>   USBSEL: Divide Value for USB Clock from PLL
;//                     <1-16><#-1>
;//   </h>
;//
;//   <h> Peripheral Clock Selection Register 0 (PCLKSEL0)
;//     <o6.0..1>      PCLK_WDT: Peripheral Clock Selection for WDT
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Hclk / 8
;//     <o6.2..3>   PCLK_TIMER0: Peripheral Clock Selection for TIMER0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Hclk / 8
;//     <o6.4..5>   PCLK_TIMER1: Peripheral Clock Selection for TIMER1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Hclk / 8
;//     <o6.6..7>    PCLK_UART0: Peripheral Clock Selection for UART0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Hclk / 8
;//     <o6.8..9>    PCLK_UART1: Peripheral Clock Selection for UART1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Hclk / 8
;//     <o6.10..11>   PCLK_PWM0: Peripheral Clock Selection for PWM0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Hclk / 8
;//     <o6.12..13>   PCLK_PWM1: Peripheral Clock Selection for PWM1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Hclk / 8
;//     <o6.14..15>   PCLK_I2C0: Peripheral Clock Selection for I2C0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Hclk / 8
;//     <o6.16..17>    PCLK_SPI: Peripheral Clock Selection for SPI
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Hclk / 8
;//     <o6.18..19>    PCLK_RTC: Peripheral Clock Selection for RTC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Hclk / 8
;//     <o6.20..21>   PCLK_SSP1: Peripheral Clock Selection for SSP1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Hclk / 8
;//     <o6.22..23>    PCLK_DAC: Peripheral Clock Selection for DAC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Hclk / 8
;//     <o6.24..25>    PCLK_ADC: Peripheral Clock Selection for ADC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Hclk / 8
;//     <o6.26..27>   PCLK_CAN1: Peripheral Clock Selection for CAN1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Hclk / 6
;//     <o6.28..29>   PCLK_CAN2: Peripheral Clock Selection for CAN2
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Hclk / 6
;//     <o6.30..31>    PCLK_ACF: Peripheral Clock Selection for ACF
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Hclk / 6
;//   </h>
;//
;//   <h> Peripheral Clock Selection Register 1 (PCLKSEL1)
;//     <o7.0..1>  PCLK_BAT_RAM: Peripheral Clock Selection for the Battery Supported RAM
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Hclk / 8
;//     <o7.2..3>     PCLK_GPIO: Peripheral Clock Selection for GPIOs
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Hclk / 8
;//     <o7.4..5>      PCLK_PCB: Peripheral Clock Selection for Pin Connect Block
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Hclk / 8
;//     <o7.6..7>     PCLK_I2C1: Peripheral Clock Selection for I2C1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Hclk / 8
;//     <o7.10..11>   PCLK_SSP0: Peripheral Clock Selection for SSP0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Hclk / 8
;//     <o7.12..13> PCLK_TIMER2: Peripheral Clock Selection for TIMER2
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Hclk / 8
;//     <o7.14..15> PCLK_TIMER3: Peripheral Clock Selection for TIMER3
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Hclk / 8
;//     <o7.16..17>  PCLK_UART2: Peripheral Clock Selection for UART2
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
日韩一卡二卡三卡四卡| 亚洲综合一区二区精品导航| 精品区一区二区| 欧美理论电影在线| 欧美人体做爰大胆视频| 欧美体内she精视频| 精品视频资源站| 91精品国产综合久久久久久久久久 | 欧美在线免费视屏| 91蜜桃网址入口| 一本一本大道香蕉久在线精品| 91在线观看一区二区| 国产福利一区二区三区视频在线 | 一区二区三区四区激情| 亚洲精品日韩综合观看成人91| 国产精品每日更新在线播放网址| 国产精品三级在线观看| 中文字幕一区二区三区视频| 一二三区精品视频| 日韩av一级电影| 国产真实乱偷精品视频免| 成人午夜伦理影院| 91久久精品一区二区三| 在线播放日韩导航| 亚洲精品在线观| 中文字幕一区二区三区不卡| 亚洲图片欧美色图| 极品少妇一区二区三区精品视频 | 欧美二区乱c少妇| 日韩精品中文字幕一区| 国产日产欧美一区二区三区| 亚洲精品一二三| 婷婷六月综合网| 国产真实乱偷精品视频免| 99国产精品国产精品毛片| 欧美色国产精品| 精品精品国产高清一毛片一天堂| 国产欧美一区二区精品性色| 一区二区三区免费在线观看| 免费高清在线视频一区·| 国产一区二区三区精品欧美日韩一区二区三区 | 亚洲成人资源网| 韩国午夜理伦三级不卡影院| 国产成人综合在线播放| 欧美在线小视频| 久久综合一区二区| 亚洲欧美aⅴ...| 久久精品国产精品亚洲精品| 99久久精品免费| 欧美一区二区免费| 亚洲视频电影在线| 久久99久久久欧美国产| 色拍拍在线精品视频8848| 精品国产一区二区三区四区四| 一区在线播放视频| 久久精品免费看| 久久婷婷成人综合色| 亚洲女子a中天字幕| 国内偷窥港台综合视频在线播放| 91国产成人在线| 亚洲国产高清不卡| 免费成人在线观看视频| 91理论电影在线观看| 久久久国产一区二区三区四区小说 | 欧美一区二区网站| 日韩伦理av电影| 国产精品一区在线观看你懂的| 欧美日韩国产三级| 亚洲色图视频网站| 国产高清精品久久久久| 日韩欧美一区二区不卡| 亚洲va天堂va国产va久| av不卡在线观看| 久久精品亚洲麻豆av一区二区 | 午夜私人影院久久久久| av电影天堂一区二区在线观看| 日韩丝袜情趣美女图片| 午夜精品视频在线观看| 色妞www精品视频| 国产精品久久国产精麻豆99网站 | 欧美天堂一区二区三区| 中文字幕在线一区免费| 国产一区二区三区国产| 欧美videossexotv100| 亚洲成人福利片| 在线中文字幕一区| 亚洲天堂av一区| 成人小视频在线观看| 久久精品亚洲精品国产欧美| 久久99精品久久久久久久久久久久| 欧美剧情片在线观看| 亚洲精品午夜久久久| 91丨porny丨首页| 国产精品久久久久久久岛一牛影视 | 欧美日本一区二区在线观看| 亚洲欧美激情小说另类| 97精品超碰一区二区三区| 亚洲欧洲国产专区| 99久久99久久综合| 亚洲欧洲另类国产综合| av在线播放一区二区三区| 国产精品久久久久影院色老大| 国产精品123区| 中文字幕免费不卡| 成a人片国产精品| 日韩美女视频19| 在线看不卡av| 亚洲影院免费观看| 欧美午夜精品久久久久久孕妇| 一区二区视频免费在线观看| 欧美系列日韩一区| 亚洲v精品v日韩v欧美v专区| 91精品国产一区二区三区香蕉| 麻豆视频一区二区| 精品粉嫩超白一线天av| 国产成人在线视频免费播放| 国产日韩精品一区二区三区| 91首页免费视频| 亚洲午夜久久久久中文字幕久| 欧美日本免费一区二区三区| 蜜臀av性久久久久蜜臀av麻豆| 精品久久国产字幕高潮| 国产又黄又大久久| 日韩毛片高清在线播放| 欧美亚洲国产一区二区三区va| 视频一区中文字幕国产| 精品国产伦一区二区三区观看体验| 国产尤物一区二区| 成人欧美一区二区三区白人| 欧美日韩精品一区二区在线播放| 美女精品自拍一二三四| 中文字幕第一区第二区| 在线观看成人免费视频| 日韩国产在线一| 国产日产欧美精品一区二区三区| 色婷婷国产精品久久包臀 | 在线电影院国产精品| 久久国产精品免费| 1区2区3区国产精品| 欧美日韩高清一区二区三区| 精品一区二区三区在线播放| 国产精品久久久久久亚洲伦| 欧美日韩的一区二区| 紧缚奴在线一区二区三区| 中文字幕一区二区三区在线观看| 91麻豆精品国产91久久久使用方法| 韩国在线一区二区| 亚洲一区二区三区在线| 久久美女高清视频| 欧美午夜电影网| 国产大陆亚洲精品国产| 丝袜亚洲另类丝袜在线| 欧美国产日韩一二三区| 88在线观看91蜜桃国自产| 成人av在线播放网址| 日本不卡一区二区| 国产精品久久久久久久第一福利 | 亚洲精品国产a久久久久久 | 亚洲国产精品影院| 国产人成亚洲第一网站在线播放 | 中文字幕一区日韩精品欧美| 日韩一区二区三区视频| 色域天天综合网| 国产高清久久久久| 日本vs亚洲vs韩国一区三区二区 | 日本强好片久久久久久aaa| 国产精品成人午夜| 精品国产欧美一区二区| 欧美久久久久久久久中文字幕| 成人av资源网站| 狠狠色丁香婷综合久久| 天堂一区二区在线免费观看| 亚洲男人的天堂在线aⅴ视频| 国产午夜精品福利| 日韩一区二区在线免费观看| 欧美亚洲国产怡红院影院| 99国产精品久久久久| 国产寡妇亲子伦一区二区| 麻豆精品一区二区av白丝在线 | 欧美日精品一区视频| 91网站在线播放| 国产一区二区三区黄视频| 免费在线观看精品| 亚洲一区在线播放| 亚洲色图在线播放| 中文字幕国产一区| 国产视频一区不卡| 精品国产一区久久| 欧美一区二区三区日韩视频| 在线观看av不卡| 在线看一区二区| 色综合色综合色综合色综合色综合 | 久久免费的精品国产v∧| 欧美电影免费观看高清完整版在线观看| 欧美视频完全免费看| 欧美三级资源在线| 欧美亚洲综合一区| 欧美日韩免费一区二区三区 | 亚洲国产美国国产综合一区二区| 综合久久国产九一剧情麻豆|