亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? clock.fit.rpt

?? 一個(gè)用verilog編寫的數(shù)字時(shí)鐘
?? RPT
?? 第 1 頁 / 共 4 頁
字號(hào):
Fitter report for clock
Sat Feb 18 13:48:22 2006
Version 5.0 Build 148 04/26/2005 SJ Full Version


---------------------
; Table of Contents ;
---------------------
  1. Legal Notice
  2. Fitter Summary
  3. Fitter Settings
  4. Fitter Device Options
  5. Fitter Equations
  6. Pin-Out File
  7. Fitter Resource Usage Summary
  8. Input Pins
  9. Output Pins
 10. I/O Bank Usage
 11. All Package Pins
 12. Output Pin Default Load For Reported TCO
 13. Fitter Resource Utilization by Entity
 14. Delay Chain Summary
 15. Control Signals
 16. Global & Other Fast Signals
 17. Non-Global High Fan-Out Signals
 18. Interconnect Usage Summary
 19. LAB Logic Elements
 20. LAB-wide Signals
 21. LAB Signals Sourced
 22. LAB Signals Sourced Out
 23. LAB Distinct Inputs
 24. Fitter Messages



----------------
; Legal Notice ;
----------------
Copyright (C) 1991-2005 Altera Corporation
Your use of Altera Corporation's design tools, logic functions 
and other software and tools, and its AMPP partner logic       
functions, and any output files any of the foregoing           
(including device programming or simulation files), and any    
associated documentation or information are expressly subject  
to the terms and conditions of the Altera Program License      
Subscription Agreement, Altera MegaCore Function License       
Agreement, or other applicable license agreement, including,   
without limitation, that your use is for the sole purpose of   
programming logic devices manufactured by Altera and sold by   
Altera or its authorized distributors.  Please refer to the    
applicable agreement for further details.



+------------------------------------------------------------------+
; Fitter Summary                                                   ;
+-----------------------+------------------------------------------+
; Fitter Status         ; Successful - Sat Feb 18 13:48:22 2006    ;
; Quartus II Version    ; 5.0 Build 148 04/26/2005 SJ Full Version ;
; Revision Name         ; clock                                    ;
; Top-level Entity Name ; clock                                    ;
; Family                ; MAX II                                   ;
; Device                ; EPM1270T144C5                            ;
; Timing Models         ; Final                                    ;
; Total logic elements  ; 161 / 1,270 ( 12 % )                     ;
; Total pins            ; 18 / 116 ( 15 % )                        ;
; Total virtual pins    ; 0                                        ;
; UFM blocks            ; 0 / 1 ( 0 % )                            ;
+-----------------------+------------------------------------------+


+--------------------------------------------------------------------------------------------------------------+
; Fitter Settings                                                                                              ;
+--------------------------------------------------------+--------------------+--------------------------------+
; Option                                                 ; Setting            ; Default Value                  ;
+--------------------------------------------------------+--------------------+--------------------------------+
; Device                                                 ; EPM1270T144C5      ;                                ;
; Optimize Hold Timing                                   ; Off                ; IO Paths and Minimum TPD Paths ;
; Fitter Effort                                          ; Standard Fit       ; Auto Fit                       ;
; Use smart compilation                                  ; Off                ; Off                            ;
; Placement Effort Multiplier                            ; 1.0                ; 1.0                            ;
; Router Effort Multiplier                               ; 1.0                ; 1.0                            ;
; Optimize Fast-Corner Timing                            ; Off                ; Off                            ;
; Guarantee I/O Paths Have Zero Hold Time at Fast Corner ; On                 ; On                             ;
; Optimize Timing                                        ; Normal compilation ; Normal compilation             ;
; Optimize IOC Register Placement for Timing             ; On                 ; On                             ;
; Limit to One Fitting Attempt                           ; Off                ; Off                            ;
; Final Placement Optimizations                          ; Automatically      ; Automatically                  ;
; Fitter Initial Placement Seed                          ; 1                  ; 1                              ;
; Slow Slew Rate                                         ; Off                ; Off                            ;
; PCI I/O                                                ; Off                ; Off                            ;
; Weak Pull-Up Resistor                                  ; Off                ; Off                            ;
; Enable Bus-Hold Circuitry                              ; Off                ; Off                            ;
; Auto Delay Chains                                      ; On                 ; On                             ;
; Perform Physical Synthesis for Combinational Logic     ; Off                ; Off                            ;
; Perform Register Duplication                           ; Off                ; Off                            ;
; Perform Register Retiming                              ; Off                ; Off                            ;
; Physical Synthesis Effort Level                        ; Normal             ; Normal                         ;
; Logic Cell Insertion - Logic Duplication               ; Auto               ; Auto                           ;
; Auto Register Duplication                              ; Off                ; Off                            ;
; Auto Global Clock                                      ; On                 ; On                             ;
; Auto Global Register Control Signals                   ; On                 ; On                             ;
; Always Enable Input Buffers                            ; Off                ; Off                            ;
+--------------------------------------------------------+--------------------+--------------------------------+


+--------------------------------------------------------------------+
; Fitter Device Options                                              ;
+----------------------------------------------+---------------------+
; Option                                       ; Setting             ;
+----------------------------------------------+---------------------+
; Enable user-supplied start-up clock (CLKUSR) ; Off                 ;
; Enable device-wide reset (DEV_CLRn)          ; Off                 ;
; Enable device-wide output enable (DEV_OE)    ; Off                 ;
; Enable INIT_DONE output                      ; Off                 ;
; Configuration scheme                         ; Passive Serial      ;
; Reserve all unused pins                      ; As input tri-stated ;
; Base pin-out file on sameframe device        ; Off                 ;
+----------------------------------------------+---------------------+


+------------------+
; Fitter Equations ;
+------------------+
The equations can be found in E:/Cindy/DevelopBoard/EDA主板/max1270/示例程序/veriloge/綜合實(shí)驗(yàn)/數(shù)字時(shí)鐘/clock.fit.eqn.


+--------------+
; Pin-Out File ;
+--------------+
The pin-out file can be found in E:/Cindy/DevelopBoard/EDA主板/max1270/示例程序/veriloge/綜合實(shí)驗(yàn)/數(shù)字時(shí)鐘/clock.pin.


+--------------------------------------------------------------------+
; Fitter Resource Usage Summary                                      ;
+---------------------------------------------+----------------------+
; Resource                                    ; Usage                ;
+---------------------------------------------+----------------------+
; Total logic elements                        ; 161 / 1,270 ( 12 % ) ;
;     -- Combinational with no register       ; 87                   ;
;     -- Register only                        ; 10                   ;
;     -- Combinational with a register        ; 64                   ;
;                                             ;                      ;
; Logic element usage by number of LUT inputs ;                      ;
;     -- 4 input functions                    ; 59                   ;
;     -- 3 input functions                    ; 30                   ;
;     -- 2 input functions                    ; 44                   ;
;     -- 1 input functions                    ; 22                   ;
;     -- 0 input functions                    ; 6                    ;
;                                             ;                      ;
; Logic elements by mode                      ;                      ;
;     -- normal mode                          ; 121                  ;
;     -- arithmetic mode                      ; 40                   ;
;     -- qfbk mode                            ; 13                   ;
;     -- register cascade mode                ; 0                    ;
;     -- synchronous clear/load mode          ; 19                   ;
;     -- asynchronous clear/load mode         ; 74                   ;
;                                             ;                      ;
; Total LABs                                  ; 22 / 127 ( 17 % )    ;
; Logic elements in carry chains              ; 42                   ;
; User inserted logic elements                ; 0                    ;
; Virtual pins                                ; 0                    ;
; I/O pins                                    ; 18 / 116 ( 15 % )    ;
;     -- Clock pins                           ; 0                    ;
; Global signals                              ; 2                    ;
; UFM blocks                                  ; 0 / 1 ( 0 % )        ;
; Global clocks                               ; 2 / 4 ( 50 % )       ;
; Maximum fan-out node                        ; clk                  ;
; Maximum fan-out                             ; 74                   ;
; Total fan-out                               ; 663                  ;
; Average fan-out                             ; 3.70                 ;
+---------------------------------------------+----------------------+


?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产精品亚洲视频| 99视频在线精品| 亚洲国产精品激情在线观看| 在线观看视频欧美| 国产永久精品大片wwwapp | 欧美国产一区二区在线观看| 欧美午夜精品一区| 国产成人免费视频一区| 视频一区二区三区在线| 国产精品美女久久久久久2018| 91精品国产综合久久香蕉的特点 | 亚洲精品国产一区二区精华液 | 久久精品水蜜桃av综合天堂| 欧美亚洲高清一区二区三区不卡| 国产一区二区三区黄视频 | 国产主播一区二区| 五月婷婷综合网| 中文字幕一区二区三区蜜月| 久久久久久久久久看片| 欧美一区二区精美| 欧美日韩在线观看一区二区 | 国产成人一级电影| 美女尤物国产一区| 水蜜桃久久夜色精品一区的特点| 一区在线观看免费| 国产精品伦一区二区三级视频| 亚洲精品在线免费播放| 制服丝袜日韩国产| 欧美视频一区二| 色综合久久久久网| av亚洲精华国产精华| 成人免费高清视频| 国产高清成人在线| 国产精品88888| 国产一区二区三区观看| 国产伦精品一区二区三区免费| 99re热这里只有精品视频| 国产在线视频一区二区三区| 久久超级碰视频| 久久国产精品色| 毛片av一区二区三区| 免费成人在线播放| 精品中文字幕一区二区| 久久不见久久见免费视频7| 美女视频黄 久久| 日韩精品欧美精品| 日本vs亚洲vs韩国一区三区二区| 日韩激情av在线| 偷拍一区二区三区四区| 日本不卡视频一二三区| 免费在线看成人av| 九色porny丨国产精品| 国产综合一区二区| 粉嫩蜜臀av国产精品网站| 成人免费av在线| 色乱码一区二区三区88 | 国产日韩欧美综合在线| 国产欧美久久久精品影院| 国产精品欧美一区喷水| 成人欧美一区二区三区白人 | 色综合色综合色综合| 在线一区二区三区| 欧美一区二区视频在线观看| 日韩区在线观看| 欧美极品少妇xxxxⅹ高跟鞋 | 日韩中文字幕不卡| 久久国产剧场电影| 成人av影视在线观看| 色综合久久综合网欧美综合网| 欧美亚一区二区| 日韩精品专区在线影院重磅| 久久精品夜夜夜夜久久| 亚洲欧美日韩综合aⅴ视频| 亚洲一区在线看| 久久国产精品第一页| eeuss鲁一区二区三区| 欧美日韩国产一区二区三区地区| 精品免费日韩av| 国产精品久久久久久久久免费相片| 亚洲美女偷拍久久| 久久电影网站中文字幕| 99久久精品国产网站| 欧美日韩大陆一区二区| 久久噜噜亚洲综合| 亚洲图片有声小说| 国产盗摄视频一区二区三区| 色88888久久久久久影院野外| 91精品综合久久久久久| 国产精品免费久久| 免费在线观看不卡| 99久久伊人久久99| 一区二区三区在线视频观看58 | 欧美国产视频在线| 亚洲成人一区二区| 国产成人h网站| 欧美电影在线免费观看| 国产精品电影院| 久久精品国产99| 色婷婷一区二区| 久久久久久久久99精品| 性久久久久久久久| 99久久精品免费精品国产| 亚洲精品一区二区精华| 天堂蜜桃一区二区三区| 91亚洲男人天堂| 久久蜜桃一区二区| 免费观看日韩av| 欧美日韩在线直播| 亚洲欧美日韩久久精品| 粉嫩久久99精品久久久久久夜| 欧美一级欧美三级在线观看| 亚洲裸体xxx| jiyouzz国产精品久久| 久久综合狠狠综合久久综合88| 午夜av一区二区| 欧美综合在线视频| 亚洲天堂福利av| 岛国精品在线播放| 久久久久久99精品| 国内精品第一页| 日韩欧美视频一区| 日韩电影在线一区二区三区| 色94色欧美sute亚洲线路二| 自拍偷拍亚洲欧美日韩| 成人黄色一级视频| 国产人成一区二区三区影院| 极品尤物av久久免费看| 日韩一级完整毛片| 全国精品久久少妇| 777a∨成人精品桃花网| 日韩专区中文字幕一区二区| 欧美日本乱大交xxxxx| 亚洲国产日韩a在线播放| 在线这里只有精品| 亚洲精品国产视频| 日本高清不卡视频| 亚洲一区二区三区四区在线 | 国产亚洲综合在线| 国产精品一色哟哟哟| 久久久噜噜噜久久中文字幕色伊伊 | 国产婷婷色一区二区三区四区| 精品夜夜嗨av一区二区三区| 日韩欧美亚洲一区二区| 蜜臀久久99精品久久久画质超高清| 91麻豆精品国产91久久久久久久久| 亚洲mv在线观看| 91精品麻豆日日躁夜夜躁| 麻豆成人久久精品二区三区红| 日韩视频在线观看一区二区| 韩国av一区二区三区四区| 久久只精品国产| 成人免费电影视频| 一区二区三区在线免费视频| 欧美视频在线不卡| 久久国产欧美日韩精品| 国产拍揄自揄精品视频麻豆| 波多野结衣中文一区| 亚洲精品国产高清久久伦理二区| 欧美午夜不卡在线观看免费| 丝袜诱惑制服诱惑色一区在线观看| 337p亚洲精品色噜噜| 国产福利视频一区二区三区| 国产精品每日更新| 欧美中文字幕一二三区视频| 五月天精品一区二区三区| 日韩免费观看2025年上映的电影| 国产福利一区在线| 一区二区三区四区视频精品免费| 欧美日本在线观看| 国产在线精品一区二区不卡了| 国产精品网友自拍| 欧美曰成人黄网| 国产一区二区视频在线播放| 欧美韩国日本不卡| 欧美人妇做爰xxxⅹ性高电影| 麻豆精品在线播放| 亚洲色大成网站www久久九九| 欧美麻豆精品久久久久久| 国产一区二区三区四区在线观看 | 亚洲福利电影网| 26uuu色噜噜精品一区二区| 91天堂素人约啪| 久久不见久久见中文字幕免费| 中文字幕一区二区三区四区| 亚洲欧美在线观看| 日韩一级精品视频在线观看| 成人蜜臀av电影| 日韩avvvv在线播放| 国产精品久久综合| 欧美一二三四在线| 91麻豆国产福利在线观看| 久久99国产精品久久| 亚洲精品va在线观看| 久久久欧美精品sm网站| 欧美午夜片在线看| 丁香天五香天堂综合| 美女尤物国产一区| 亚洲综合在线免费观看| 国产调教视频一区| 日韩免费高清av|