亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? 精度很高的da轉換! 精度很高的da轉換!
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//  0.58| 29 Jun 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲一区二区三区爽爽爽爽爽| 久久亚洲二区三区| av网站免费线看精品| 国产在线视频一区二区三区| 蜜臀av性久久久久蜜臀av麻豆 | 久久久久国产精品免费免费搜索| 欧美精品久久99| 欧美日韩国产综合视频在线观看| 欧美日韩国产高清一区二区| 欧美另类久久久品| 日韩免费看的电影| 欧美v国产在线一区二区三区| 日韩欧美色综合网站| 久久人人97超碰com| 欧美激情自拍偷拍| 一区二区三区在线免费视频| 亚洲成av人片在www色猫咪| 婷婷成人激情在线网| 日本va欧美va欧美va精品| 国内精品写真在线观看 | 国产亚洲欧美色| 国产精品色一区二区三区| 亚洲欧美乱综合| 天堂影院一区二区| 国产美女精品一区二区三区| www.亚洲人| 欧美精品日韩一本| 欧美精品一区二区三区久久久 | 午夜免费欧美电影| 韩国成人在线视频| 欧美xxxxx裸体时装秀| 日本亚洲三级在线| 国产精品嫩草99a| 亚洲美女一区二区三区| 日韩av一级片| av亚洲产国偷v产偷v自拍| 欧美精品色综合| 国产精品色一区二区三区| 亚洲国产精品一区二区尤物区| 国产一区二区三区四| 一本到不卡免费一区二区| 日韩免费看网站| 亚洲一区自拍偷拍| 成人免费观看av| 日韩亚洲欧美在线观看| 亚洲美女区一区| 国产精品亚洲а∨天堂免在线| 欧美群妇大交群的观看方式| 综合久久给合久久狠狠狠97色 | 欧美一区永久视频免费观看| 欧美极品美女视频| 九九热在线视频观看这里只有精品| 99国产精品一区| 国产色婷婷亚洲99精品小说| 日韩高清不卡一区二区三区| 一本色道a无线码一区v| 久久久美女毛片| 麻豆国产欧美一区二区三区| 欧美电影在哪看比较好| 亚洲精品伦理在线| 成人aa视频在线观看| 国产无遮挡一区二区三区毛片日本| 日韩电影一区二区三区| 在线免费观看成人短视频| 国产精品免费久久| 成人av综合一区| 中文字幕欧美激情| 国产一区二区三区免费看| 日韩欧美精品在线视频| 日韩精品亚洲一区二区三区免费| 在线免费视频一区二区| 亚洲美女偷拍久久| 欧美在线色视频| 一区二区成人在线观看| 色呦呦网站一区| 一区二区三区精品视频| 一本到高清视频免费精品| 亚洲日本va午夜在线电影| 99麻豆久久久国产精品免费优播| 国产欧美日本一区视频| 成人综合婷婷国产精品久久免费| 国产视频一区二区在线观看| 东方欧美亚洲色图在线| 国产精品无圣光一区二区| 成人av第一页| 一区二区三区国产豹纹内裤在线| 欧洲视频一区二区| 亚洲.国产.中文慕字在线| 7777女厕盗摄久久久| 久久国产尿小便嘘嘘尿| 久久久亚洲欧洲日产国码αv| 国产成人一区在线| 国产精品女主播av| 欧美午夜精品久久久久久超碰| 午夜视频在线观看一区| 欧美一级片在线看| 粉嫩绯色av一区二区在线观看| 亚洲日本一区二区三区| 欧美日本一道本在线视频| 九一久久久久久| 亚洲视频 欧洲视频| 在线观看91精品国产入口| 免费成人你懂的| 中文字幕欧美日韩一区| 欧美日韩一区二区不卡| 国产精品综合在线视频| 中文字幕在线不卡视频| 91精品国产色综合久久不卡蜜臀| 国产成人综合在线播放| 亚洲自拍另类综合| 久久久久久久久蜜桃| 在线免费观看日本欧美| 国产精品一二三四| 亚洲电影一级黄| 国产蜜臀av在线一区二区三区| 91久久香蕉国产日韩欧美9色| 美腿丝袜在线亚洲一区| 亚洲日本青草视频在线怡红院| 欧美一区二区三区啪啪| 97久久超碰精品国产| 精品综合免费视频观看| 亚洲综合久久av| 国产精品毛片大码女人| 精品国产一区二区三区四区四| 在线观看国产一区二区| 国产成人综合在线播放| 男人操女人的视频在线观看欧美| 亚洲视频免费在线观看| 久久久久国产精品厨房| 337p亚洲精品色噜噜噜| 91极品美女在线| 成人a区在线观看| 国产精品123区| 狠狠久久亚洲欧美| 日韩不卡免费视频| 亚洲成a人v欧美综合天堂| 亚洲日本青草视频在线怡红院| 国产色婷婷亚洲99精品小说| 日韩你懂的电影在线观看| 欧美日韩在线精品一区二区三区激情| 国产1区2区3区精品美女| 激情欧美日韩一区二区| 美女视频黄a大片欧美| 三级欧美在线一区| 天堂在线一区二区| 婷婷国产v国产偷v亚洲高清| 亚洲国产成人精品视频| 一区二区高清视频在线观看| 亚洲人精品午夜| 亚洲三级电影网站| 亚洲欧美色一区| 一区二区三区四区不卡在线| 亚洲视频一区二区免费在线观看| 最新欧美精品一区二区三区| 国产精品色哟哟| 亚洲乱码中文字幕综合| 一区二区三区在线观看欧美| 亚洲精品国产无天堂网2021 | 日韩不卡一二三区| 免费一区二区视频| 国产综合久久久久久鬼色 | 一区二区三区在线观看动漫| 综合欧美一区二区三区| 一区二区三区四区不卡在线 | 久久久精品tv| 国产精品麻豆网站| 亚洲精品国产精品乱码不99 | 欧美一区二区三区婷婷月色| 精品少妇一区二区三区| 国产午夜精品在线观看| 亚洲色图一区二区三区| 亚洲尤物视频在线| 日韩国产在线观看| 国产精品77777竹菊影视小说| 国产一区二区三区在线观看免费视频| 国产精品1区二区.| 色综合激情五月| 日韩视频中午一区| 国产色产综合产在线视频 | 欧美天堂亚洲电影院在线播放| 欧美剧在线免费观看网站| 亚洲精品一区二区三区蜜桃下载 | 狠狠狠色丁香婷婷综合激情| 成人av网站在线观看免费| 欧洲av一区二区嗯嗯嗯啊| 欧美成人福利视频| 亚洲天堂精品在线观看| 青娱乐精品视频| 99视频热这里只有精品免费| 欧美一区二区三区四区久久| 国产亚洲精品aa午夜观看| 亚洲永久精品大片| 国产一区二区三区高清播放| 在线观看日韩av先锋影音电影院| 日韩欧美美女一区二区三区| 亚洲三级电影网站| 国产精品一区二区久激情瑜伽 | 国内精品写真在线观看 | 天天操天天综合网| av网站免费线看精品|