亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來(lái)到蟲(chóng)蟲(chóng)下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲(chóng)蟲(chóng)下載站

?? dsp28_sci.h

?? 精度很高的da轉(zhuǎn)換! 精度很高的da轉(zhuǎn)換!
?? H
字號(hào):
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//  0.58| 29 Jun 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說(shuō)明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产二区国产一区在线观看| 亚洲丝袜自拍清纯另类| 亚洲欧美福利一区二区| 懂色av一区二区三区免费看| 精品久久久久久无| 日本一道高清亚洲日美韩| 欧美日韩你懂的| 亚洲高清免费观看| 欧美性生活久久| 亚洲资源在线观看| 欧美日韩在线播放三区四区| 亚洲香肠在线观看| 欧洲国产伦久久久久久久| 一区二区三区电影在线播| 色吊一区二区三区| 亚洲国产一区在线观看| 欧美日韩中文字幕一区二区| 午夜私人影院久久久久| 久久综合视频网| 蜜臂av日日欢夜夜爽一区| 日韩欧美www| 奇米一区二区三区| 91精品国产综合久久精品| 美女视频黄a大片欧美| 精品久久久久久综合日本欧美| 久久成人免费电影| 国产女人水真多18毛片18精品视频| 成人午夜在线免费| 一区二区三区日韩| 欧美高清性hdvideosex| 国产成人免费视频网站| 国产精品盗摄一区二区三区| 色综合天天天天做夜夜夜夜做| 一区二区三区久久久| 欧美日韩另类一区| 九九九久久久精品| 国产精品人成在线观看免费 | 在线视频国内自拍亚洲视频| 亚洲永久精品国产| 欧美一二区视频| 国产美女精品一区二区三区| 亚洲欧洲色图综合| 制服丝袜亚洲精品中文字幕| 精品亚洲成a人| 亚洲视频在线一区观看| 欧美喷水一区二区| 国产成a人亚洲| 亚洲小说欧美激情另类| 337p日本欧洲亚洲大胆色噜噜| 波多野结衣91| 不卡影院免费观看| 亚洲成人自拍偷拍| 久久久91精品国产一区二区精品| 97久久精品人人做人人爽50路 | 亚洲乱码日产精品bd| 91精品国产91热久久久做人人| 国产黄色精品视频| 亚洲一区二区在线观看视频 | 丝袜美腿亚洲色图| 久久九九久精品国产免费直播| 99视频超级精品| 国产精品久久久爽爽爽麻豆色哟哟 | 欧美午夜电影在线播放| 美女尤物国产一区| 日韩伦理av电影| 精品国免费一区二区三区| 91论坛在线播放| 国产九九视频一区二区三区| 亚洲丶国产丶欧美一区二区三区| 久久久www免费人成精品| 欧美精品18+| 91福利社在线观看| 成人精品gif动图一区| 蜜臀va亚洲va欧美va天堂| 一区二区国产视频| 久久精品欧美一区二区三区不卡 | 午夜激情一区二区| 一区在线观看免费| 久久免费美女视频| 日韩欧美在线123| 欧美午夜精品免费| 91丨porny丨首页| 国产不卡免费视频| 精品一区二区久久久| 日日欢夜夜爽一区| 亚洲一区在线视频| 国产精品成人免费在线| 久久久99免费| 欧美精品一区二区三区在线| 3751色影院一区二区三区| 日本电影欧美片| 91蜜桃在线观看| 99久久综合精品| 成人爽a毛片一区二区免费| 精品一二三四区| 精品无人码麻豆乱码1区2区 | 91福利精品第一导航| 99精品视频一区| 99热99精品| 一本色道久久综合狠狠躁的推荐| 国产91精品精华液一区二区三区| 国产精品综合久久| 国产成人免费视频网站| 国产.欧美.日韩| 成人av在线资源网站| av男人天堂一区| 91在线小视频| 91国产免费观看| 欧美亚洲国产一区二区三区va| 色94色欧美sute亚洲线路二| 色婷婷久久久久swag精品| 色噜噜狠狠色综合中国| 色狠狠综合天天综合综合| 日本高清不卡视频| 9191成人精品久久| 欧美va亚洲va在线观看蝴蝶网| 日韩视频在线你懂得| 精品国产1区2区3区| 久久久久久久久久久久电影| 国产三级一区二区| 自拍偷自拍亚洲精品播放| 一区二区在线免费观看| 亚洲狼人国产精品| 亚洲永久精品国产| 日韩精品每日更新| 国产一区在线不卡| 日韩手机在线导航| 精品国产一区二区精华| 国产一区二区三区综合| 粉嫩蜜臀av国产精品网站| 成人av在线影院| 在线观看成人小视频| 欧美一卡2卡3卡4卡| 国产亚洲综合在线| 亚洲美女屁股眼交| 日韩成人午夜电影| 国产精品911| 色呦呦一区二区三区| 欧美一区二区三区喷汁尤物| 精品国产乱码久久久久久蜜臀| 中文字幕乱码亚洲精品一区 | 夜夜揉揉日日人人青青一国产精品 | 欧美日韩精品一区二区三区| 精品理论电影在线| 亚洲欧美日韩电影| 捆绑调教美女网站视频一区| 成人av在线播放网站| 欧美日韩在线免费视频| 久久综合久久99| 亚洲一区二区欧美| 国产精品自拍一区| 欧洲精品中文字幕| 国产视频一区二区在线观看| 亚洲福利视频三区| 福利一区福利二区| 91精品国产综合久久精品app| 国产婷婷色一区二区三区四区| 亚洲最大成人综合| 国产黄色精品视频| 337p亚洲精品色噜噜狠狠| 国产精品国产a级| 韩国精品久久久| 在线不卡中文字幕播放| 亚洲女子a中天字幕| 国模无码大尺度一区二区三区 | 欧美一区二区三区小说| 国产精品美女久久久久久2018| 日本色综合中文字幕| 91免费视频观看| 久久亚洲私人国产精品va媚药| 亚洲成人午夜影院| 色屁屁一区二区| 中文字幕在线不卡一区| 韩国v欧美v日本v亚洲v| 欧美一级片在线| 亚洲第一在线综合网站| 91麻豆123| 中文字幕中文字幕在线一区| 国产精品一区二区在线播放| 日韩欧美一级二级| 午夜视频在线观看一区二区| 91老师片黄在线观看| 国产精品日产欧美久久久久| 国产福利一区二区三区| 精品国免费一区二区三区| 日本一区中文字幕| 制服视频三区第一页精品| 亚洲一区二区在线观看视频| 日本韩国欧美在线| **网站欧美大片在线观看| 国产·精品毛片| 中文字幕 久热精品 视频在线 | 99久久亚洲一区二区三区青草| 国产日韩欧美一区二区三区乱码| 美女视频一区二区| 7777精品久久久大香线蕉| 亚洲成av人片在线| 欧美日韩在线观看一区二区| 97国产精品videossex| 久久影院电视剧免费观看|