亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? lpc2300.s

?? 基于LPC236X的 SSP的源代碼。已經測試通過
?? S
?? 第 1 頁 / 共 2 頁
字號:
;/*****************************************************************************/
;/* LPC2300.S: Startup file for Philips LPC2300 device series                 */
;/*****************************************************************************/
;/* <<< Use Configuration Wizard in Context Menu >>>                          */
;/*****************************************************************************/
;/* This file is part of the uVision/ARM development tools.                   */
;/* Copyright (c) 2006 Keil - An ARM Company. All rights reserved.            */
;/* This software may only be used under the terms of a valid, current,       */
;/* end user licence from KEIL for a compatible version of KEIL software      */
;/* development tools. Nothing else gives you the right to use this software. */
;/*****************************************************************************/


;/*
; *  The LPC2300.S code is executed after CPU Reset. This file may be 
; *  translated with the following SET symbols. In uVision these SET 
; *  symbols are entered under Options - ASM - Define.
; *
; *  REMAP: when set the startup code initializes the register MEMMAP 
; *  which overwrites the settings of the CPU configuration pins. The 
; *  startup and interrupt vectors are remapped from:
; *     0x00000000  default setting (not remapped)
; *     0x40000000  when RAM_MODE is used
; *
; *  RAM_MODE: when set the device is configured for code execution
; *  from on-chip RAM starting at address 0x40000000. 
; */


; Standard definitions of Mode bits and Interrupt (I & F) flags in PSRs

Mode_USR        EQU     0x10
Mode_FIQ        EQU     0x11
Mode_IRQ        EQU     0x12
Mode_SVC        EQU     0x13
Mode_ABT        EQU     0x17
Mode_UND        EQU     0x1B
Mode_SYS        EQU     0x1F

I_Bit           EQU     0x80            ; when I bit is set, IRQ is disabled
F_Bit           EQU     0x40            ; when F bit is set, FIQ is disabled


;// <h> Stack Configuration (Stack Sizes in Bytes)
;//   <o0> Undefined Mode      <0x0-0xFFFFFFFF:8>
;//   <o1> Supervisor Mode     <0x0-0xFFFFFFFF:8>
;//   <o2> Abort Mode          <0x0-0xFFFFFFFF:8>
;//   <o3> Fast Interrupt Mode <0x0-0xFFFFFFFF:8>
;//   <o4> Interrupt Mode      <0x0-0xFFFFFFFF:8>
;//   <o5> User/System Mode    <0x0-0xFFFFFFFF:8>
;// </h>

UND_Stack_Size  EQU     0x00000000
SVC_Stack_Size  EQU     0x00000008
ABT_Stack_Size  EQU     0x00000000
FIQ_Stack_Size  EQU     0x00000000
IRQ_Stack_Size  EQU     0x00000100
USR_Stack_Size  EQU     0x00000400

Stack_Size      EQU     (UND_Stack_Size + SVC_Stack_Size + ABT_Stack_Size + \
                         FIQ_Stack_Size + IRQ_Stack_Size + USR_Stack_Size)

                AREA    STACK, NOINIT, READWRITE, ALIGN=3
Stack_Mem       SPACE   Stack_Size

Stack_Top       EQU     Stack_Mem + Stack_Size


;// <h> Heap Configuration
;//   <o>  Heap Size (in Bytes) <0x0-0xFFFFFFFF>
;// </h>

Heap_Size       EQU     0x00000000

                AREA    HEAP, NOINIT, READWRITE, ALIGN=3
Heap_Mem        SPACE   Heap_Size


; System Control Block (SCB) Module Definitions
SCB_BASE        EQU     0xE01FC000      ; SCB Base Address
PLLCON_OFS      EQU     0x80            ; PLL Control Offset
PLLCFG_OFS      EQU     0x84            ; PLL Configuration Offset
PLLSTAT_OFS     EQU     0x88            ; PLL Status Offset
PLLFEED_OFS     EQU     0x8C            ; PLL Feed Offset
CCLKCFG_OFS     EQU     0x104           ; CPU Clock Divider Reg Offset
USBCLKCFG_OFS   EQU     0x108           ; USB Clock Divider Reg Offset
CLKSRCSEL_OFS   EQU     0x10C           ; Clock Source Sel Reg Offset
SCS_OFS         EQU     0x1A0           ; Sys Control and Status Reg Offset
PCLKSEL0_OFS    EQU     0x1A8           ; Periph Clock Sel Reg 0 Offset
PCLKSEL1_OFS    EQU     0x1AC           ; Periph Clock Sel Reg 0 Offset

; Constants
OSCRANGE        EQU     (1<<4)          ; Oscillator Range Select
OSCEN           EQU     (1<<5)          ; Main oscillator Enable
OSCSTAT         EQU     (1<<6)          ; Main Oscillator Status
PLLCON_PLLE     EQU     (1<<0)          ; PLL Enable
PLLCON_PLLC     EQU     (1<<1)          ; PLL Connect
PLLSTAT_M       EQU     (0x7FFF<<0)     ; PLL M Value
PLLSTAT_N       EQU     (0xFF<<16)      ; PLL N Value
PLLSTAT_PLOCK   EQU     (1<<26)         ; PLL Lock Status

;// <e> Clock Setup
;//   <h> System Controls and Status Register (SYS)
;//     <o1.4>    OSCRANGE: Main Oscillator Range Select
;//                     <0=>  1 MHz to 20 MHz
;//                     <1=> 15 MHz to 24 MHz
;//     <e1.5>       OSCEN: Main Oscillator Enable
;//     </e>
;//   </h>
;//
;//   <h> PLL Clock Source Select Register (CLKSRCSEL)
;//     <o2.0..1>   CLKSRC: PLL Clock Source Selection
;//                     <0=> Internal RC oscillator
;//                     <1=> Main oscillator
;//                     <1=> RTC oscillator
;//   </h>
;//
;//   <h> PLL Configuration Register (PLLCFG)
;//                     <i> PLL_clk = (2* M * PLL_clk_src) / N
;//     <o3.0..14>    MSEL: PLL Multiplier Selection
;//                     <1-32768><#-1>
;//                     <i> M Value
;//     <o3.16..23>   NSEL: PLL Divider Selection
;//                     <1-256><#-1>
;//                     <i> N Value
;//   </h>
;//
;//   <h> CPU Clock Configuration Register (CCLKCFG)
;//     <o4.0..7>  CCLKSEL: Divide Value for CPU Clock from PLL
;//                     <1-256><#-1>
;//   </h>
;//
;//   <h> USB Clock Configuration Register (USBCLKCFG)
;//     <o5.0..3>   USBSEL: Divide Value for USB Clock from PLL
;//                     <1-16><#-1>
;//   </h>
;//
;//   <h> Peripheral Clock Selection Register 0 (PCLKSEL0)
;//     <o6.0..1>      PCLK_WDT: Peripheral Clock Selection for WDT
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.2..3>   PCLK_TIMER0: Peripheral Clock Selection for TIMER0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.4..5>   PCLK_TIMER1: Peripheral Clock Selection for TIMER1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.6..7>    PCLK_UART0: Peripheral Clock Selection for UART0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.8..9>    PCLK_UART1: Peripheral Clock Selection for UART1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.10..11>   PCLK_PWM0: Peripheral Clock Selection for PWM0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.12..13>   PCLK_PWM1: Peripheral Clock Selection for PWM1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.14..15>   PCLK_I2C0: Peripheral Clock Selection for I2C0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.16..17>    PCLK_SPI: Peripheral Clock Selection for SPI
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.18..19>    PCLK_RTC: Peripheral Clock Selection for RTC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.20..21>   PCLK_SSP1: Peripheral Clock Selection for SSP1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.22..23>    PCLK_DAC: Peripheral Clock Selection for DAC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.24..25>    PCLK_ADC: Peripheral Clock Selection for ADC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.26..27>   PCLK_CAN1: Peripheral Clock Selection for CAN1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//     <o6.28..29>   PCLK_CAN2: Peripheral Clock Selection for CAN2
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//     <o6.30..31>    PCLK_ACF: Peripheral Clock Selection for ACF
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//   </h>
;//
;//   <h> Peripheral Clock Selection Register 1 (PCLKSEL1)
;//     <o7.0..1>  PCLK_BAT_RAM: Peripheral Clock Selection for the Battery Supported RAM
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.2..3>     PCLK_GPIO: Peripheral Clock Selection for GPIOs
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.4..5>      PCLK_PCB: Peripheral Clock Selection for Pin Connect Block
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.6..7>     PCLK_I2C1: Peripheral Clock Selection for I2C1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.10..11>   PCLK_SSP0: Peripheral Clock Selection for SSP0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.12..13> PCLK_TIMER2: Peripheral Clock Selection for TIMER2
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.14..15> PCLK_TIMER3: Peripheral Clock Selection for TIMER3
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
日韩三级在线免费观看| 亚洲精品乱码久久久久久| 亚洲天堂免费看| 日本成人中文字幕| 91免费观看国产| 久久久久久麻豆| 亚洲成av人在线观看| 91在线精品一区二区三区| 精品国免费一区二区三区| 亚洲自拍偷拍图区| 成人av网站大全| 国产免费成人在线视频| 久久草av在线| 777久久久精品| 亚洲国产成人av| 一道本成人在线| 中文字幕一区二区三区四区| 国产福利精品一区二区| 日韩精品一区在线观看| 日韩成人一区二区| 欧美精品粉嫩高潮一区二区| 一区二区三区欧美| 色婷婷综合中文久久一本| 中文字幕电影一区| 国产精品123区| 国产清纯白嫩初高生在线观看91| 久久激情综合网| 日韩欧美成人激情| 久久99久久99小草精品免视看| 日韩视频在线永久播放| 日韩成人一区二区三区在线观看| 欧美精品久久99久久在免费线 | 粉嫩av一区二区三区| 久久久夜色精品亚洲| 国产在线视频不卡二| 精品久久久久久久久久久久包黑料| 蜜臀av一区二区在线观看 | 日本伦理一区二区| 亚洲综合色区另类av| 欧美日韩一区二区三区在线看| 亚洲成人一区在线| 欧美一区二区三区在线视频| 日本怡春院一区二区| 精品精品国产高清一毛片一天堂| 精品一区精品二区高清| 日本一区二区三区高清不卡| av电影一区二区| 亚洲影院免费观看| 91精品午夜视频| 国产电影一区二区三区| 国产精品久久久久久久第一福利 | 国产成人鲁色资源国产91色综| 国产日韩欧美不卡在线| 色视频欧美一区二区三区| 午夜精品视频一区| 26uuu国产日韩综合| caoporn国产一区二区| 亚洲一卡二卡三卡四卡无卡久久 | 91久久香蕉国产日韩欧美9色| 香蕉成人啪国产精品视频综合网| 日韩精品最新网址| 99精品视频在线播放观看| 亚洲一区自拍偷拍| 久久蜜臀中文字幕| 色狠狠综合天天综合综合| 热久久久久久久| 国产精品你懂的在线| 欧洲国内综合视频| 激情文学综合丁香| 亚洲一区二区三区四区不卡| 精品国产伦一区二区三区免费| 不卡欧美aaaaa| 久久99久久精品| 一二三区精品视频| 日本一区二区成人在线| 在线免费观看视频一区| 国产揄拍国内精品对白| 亚洲在线视频网站| 国产网站一区二区| 日韩一区二区三区视频在线观看| 成人性色生活片| 精品一区二区三区影院在线午夜| 一区二区三区精品在线观看| 国产三级精品在线| 日韩午夜电影av| 欧美日韩高清一区二区三区| 成人性生交大片免费看中文网站| 蜜乳av一区二区| 亚洲一区二区在线免费观看视频| 国产亚洲精品精华液| 欧美一个色资源| 欧美日韩久久不卡| 91高清在线观看| 99精品一区二区三区| 国产精品一区久久久久| 人人狠狠综合久久亚洲| 午夜婷婷国产麻豆精品| 樱花草国产18久久久久| 亚洲色图色小说| 中文字幕的久久| 亚洲国产精品国自产拍av| 欧美精品一区男女天堂| 欧美大片顶级少妇| 91精品国产美女浴室洗澡无遮挡| 在线观看日韩毛片| 色婷婷av久久久久久久| 91免费看视频| 日本乱人伦一区| 在线观看国产日韩| 欧美亚洲免费在线一区| 一道本成人在线| 在线观看av一区二区| 色婷婷久久久亚洲一区二区三区 | 成人午夜av影视| 成人毛片在线观看| www.亚洲色图| 成人激情校园春色| 91免费观看视频在线| 欧美亚洲禁片免费| 精品污污网站免费看| 67194成人在线观看| 日韩欧美高清dvd碟片| 亚洲精品一区二区三区在线观看| 精品盗摄一区二区三区| 精品国产一区二区三区忘忧草 | 成人激情午夜影院| 99re这里都是精品| 欧美做爰猛烈大尺度电影无法无天| 欧美丝袜自拍制服另类| 91精品国产手机| 国产清纯在线一区二区www| 亚洲欧美在线观看| 亚洲成人av一区二区| 麻豆免费看一区二区三区| 国产麻豆精品久久一二三| 国产99久久久国产精品潘金网站| 粉嫩av亚洲一区二区图片| 色av一区二区| 日韩一卡二卡三卡国产欧美| 欧美精彩视频一区二区三区| 亚洲欧美另类久久久精品| 青青青伊人色综合久久| 国产高清成人在线| 在线观看免费成人| 精品国产乱码久久久久久1区2区 | 欧美午夜理伦三级在线观看| 欧美精品久久一区二区三区| 久久精品综合网| 亚洲一区二区三区四区在线观看| 精品午夜久久福利影院 | 成人av在线资源网| 欧美一区二区三区成人| 国产精品免费视频网站| 五月天丁香久久| proumb性欧美在线观看| 欧美一区日韩一区| 亚洲精品五月天| 久久66热re国产| 欧美日韩一区二区在线观看| 欧美激情在线免费观看| 日韩精品福利网| 成人18精品视频| 欧美不卡视频一区| 亚洲一区二区在线视频| 成人丝袜18视频在线观看| 欧美久久久一区| 日韩伦理av电影| 国产jizzjizz一区二区| 日韩一区二区三区三四区视频在线观看 | 亚洲欧美日韩成人高清在线一区| 九色综合狠狠综合久久| 欧美性videosxxxxx| 中国av一区二区三区| 极品少妇一区二区三区精品视频 | 久久久噜噜噜久久中文字幕色伊伊 | 国产精品三级久久久久三级| 久久精品国产澳门| 欧美日韩一卡二卡三卡| 一区二区在线观看视频| 国产福利精品导航| 久久人人超碰精品| 久久不见久久见免费视频1| 欧美老肥妇做.爰bbww视频| 亚洲免费观看高清完整版在线观看 | 高清国产一区二区| 日韩三级视频在线观看| 亚洲一区二区三区小说| 色婷婷av一区二区三区之一色屋| 国产欧美日韩视频一区二区| 久久99国产精品免费| 日韩一区二区三区在线观看| 日韩精品色哟哟| 91精品国产综合久久福利软件| 亚洲成人久久影院| 欧美日韩三级一区| 午夜精品爽啪视频| 欧美人与禽zozo性伦| 五月天中文字幕一区二区| 欧美伦理电影网| 日韩不卡手机在线v区|