亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? dsp2812的合眾達程序
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
玖玖九九国产精品| 日本三级韩国三级欧美三级| 精品国产91亚洲一区二区三区婷婷| 成人高清视频在线观看| 国产成人一区二区精品非洲| 国产sm精品调教视频网站| 国内精品免费**视频| 蜜桃av一区二区| 老鸭窝一区二区久久精品| 久久机这里只有精品| 久久国内精品自在自线400部| 久久国内精品自在自线400部| 国产在线精品一区在线观看麻豆| 国产一区二区三区最好精华液| 国产九色sp调教91| youjizz久久| 91免费看`日韩一区二区| 91福利视频网站| 欧美日韩成人一区二区| 日韩一区二区三区电影在线观看| 欧美变态tickle挠乳网站| 日本一区二区三区久久久久久久久不 | 亚洲gay无套男同| 日韩av成人高清| 国产成人午夜电影网| 成人sese在线| 欧美乱妇23p| 国产欧美视频一区二区三区| 伊人夜夜躁av伊人久久| 日韩影院免费视频| 国产成人久久精品77777最新版本 国产成人鲁色资源国产91色综 | 一本一本久久a久久精品综合麻豆| 91丨porny丨中文| 正在播放亚洲一区| 国产精品国产三级国产有无不卡| 亚洲超碰精品一区二区| 免费国产亚洲视频| 色综合久久久久久久久| 日韩免费成人网| 一区二区三区中文字幕精品精品 | 国产酒店精品激情| 欧美视频在线一区| 欧美国产日韩在线观看| 日韩精品免费视频人成| 成人高清av在线| 日韩欧美国产综合在线一区二区三区| 国产女人18水真多18精品一级做| 亚洲午夜三级在线| 91在线视频官网| 亚洲精品在线观| 一区二区激情小说| www.久久久久久久久| 日韩欧美高清在线| 婷婷综合久久一区二区三区| 97se亚洲国产综合自在线观| 日韩一区二区精品在线观看| 有坂深雪av一区二区精品| 盗摄精品av一区二区三区| 欧美一区二区三区在线视频| 亚洲天天做日日做天天谢日日欢| 精品一区二区三区在线观看国产| 欧美丰满少妇xxxxx高潮对白| 亚洲男同1069视频| gogogo免费视频观看亚洲一| 久久久五月婷婷| 美女视频黄久久| 日韩一卡二卡三卡| 蜜臀a∨国产成人精品| 日本韩国精品在线| 中文字幕一区二区三区视频| 国产精品亚洲一区二区三区妖精| 日韩视频中午一区| 久久草av在线| 精品久久久久久无| 激情丁香综合五月| 精品久久久久一区| 国产综合一区二区| 日韩一区二区在线看| 亚洲精品成a人| 在线观看日韩电影| 日精品一区二区三区| 欧美一级黄色片| 美女www一区二区| 精品三级在线观看| 国产成人在线电影| 亚洲欧美日韩综合aⅴ视频| 色婷婷精品大视频在线蜜桃视频| 亚洲精品视频观看| 欧美视频在线一区| 捆绑变态av一区二区三区| 精品日产卡一卡二卡麻豆| 国产综合久久久久影院| 欧美高清一级片在线观看| 91免费在线播放| 一区二区成人在线| 91精品久久久久久蜜臀| 国产精品91一区二区| 国产情人综合久久777777| 色综合久久六月婷婷中文字幕| 亚洲人妖av一区二区| 在线精品亚洲一区二区不卡| 日本欧美一区二区三区| 久久先锋影音av鲁色资源网| 成人黄色一级视频| 偷窥国产亚洲免费视频| 欧美精品一区二区三区高清aⅴ| 精品一区二区综合| 亚洲最色的网站| 欧美一二三区在线| www.激情成人| 日产国产高清一区二区三区| 欧美精品一区视频| 91久久精品一区二区| 久久精品免费看| 亚洲激情在线播放| 26uuu精品一区二区| 91丨porny丨首页| 青娱乐精品在线视频| 国产精品久久久久久妇女6080| 欧美视频中文字幕| 国产美女av一区二区三区| 亚洲精品伦理在线| 欧美精品一区二区精品网| 91影视在线播放| 国产精品原创巨作av| 日本亚洲电影天堂| 一区二区三区蜜桃| 欧美韩国日本不卡| 精品盗摄一区二区三区| 欧美亚一区二区| 99久久国产免费看| 国产成人亚洲综合a∨猫咪| 免费观看30秒视频久久| 亚洲国产精品一区二区www在线| 国产亚洲午夜高清国产拍精品| 欧美日韩aaaaaa| 91麻豆视频网站| 不卡一区二区三区四区| 国产剧情av麻豆香蕉精品| 美国一区二区三区在线播放| 午夜精品一区二区三区三上悠亚| 日本一区二区视频在线| 亚洲精品一区二区三区99| 欧美成人精品1314www| 欧美一区二区三区影视| 欧美日本在线看| 欧美日韩中文国产| 精品视频一区二区三区免费| 欧美中文字幕一区二区三区| 91在线免费看| 色综合久久久久网| 在线免费亚洲电影| 91国内精品野花午夜精品| 在线视频中文字幕一区二区| 日本精品视频一区二区三区| 欧美中文字幕一区二区三区亚洲| 91在线精品秘密一区二区| 99久久99久久久精品齐齐| 91天堂素人约啪| 日本道色综合久久| 欧美日韩在线综合| 欧美一区二区三区公司| 日韩精品在线一区二区| 久久蜜桃一区二区| 国产精品毛片无遮挡高清| 亚洲欧美偷拍另类a∨色屁股| 亚洲精品大片www| 天堂在线亚洲视频| 久久精品国产亚洲一区二区三区 | 久久久久久久久久久黄色| 久久综合九色综合97婷婷女人| 久久久不卡影院| 国产精品美女久久久久av爽李琼| 一区二区三区日韩在线观看| 亚洲成人av电影在线| 看片的网站亚洲| 成人高清视频在线观看| 欧美亚洲禁片免费| 欧美成人国产一区二区| 国产精品丝袜在线| 天堂成人免费av电影一区| 国产麻豆一精品一av一免费 | 国产福利一区二区三区视频| 成人h动漫精品| 欧美视频一二三区| 精品国产乱码久久久久久牛牛| 中文字幕中文乱码欧美一区二区| 亚洲自拍偷拍麻豆| 久久不见久久见免费视频7| 91啪九色porn原创视频在线观看| 日韩视频免费直播| 亚洲丝袜另类动漫二区| 九一九一国产精品| 欧美亚洲自拍偷拍| 国产日本欧美一区二区| 日本不卡一区二区| 日本二三区不卡| 久久久精品综合| 日韩精品免费专区| 色欧美日韩亚洲|