亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? dsp2812的合眾達(dá)程序
?? H
字號(hào):
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

extern unsigned int Sci_VarRx[100];
extern unsigned int i,j;
extern unsigned int Send_Flag;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美一区二区三区色| 91丨porny丨国产入口| 日韩一区二区三| 美女国产一区二区| 2020国产精品自拍| 豆国产96在线|亚洲| 亚洲欧洲日韩一区二区三区| 91丨九色丨蝌蚪丨老版| 一区二区三区在线免费播放| 欧美精品丝袜中出| 精品一区二区三区免费观看| 国产婷婷色一区二区三区四区| 99re这里只有精品6| 亚洲国产中文字幕| 精品国产亚洲在线| 99久久精品久久久久久清纯| 亚洲图片欧美色图| 久久综合久久99| 色婷婷av一区二区三区gif| 亚洲成av人片观看| www亚洲一区| 色婷婷av一区二区| 激情综合网最新| 亚洲精品伦理在线| 精品少妇一区二区三区在线视频| 国产成人久久精品77777最新版本| 亚洲另类一区二区| 精品国产制服丝袜高跟| 色综合中文字幕国产 | 亚洲国产人成综合网站| 日韩欧美国产wwwww| 99视频一区二区三区| 日韩中文字幕1| 亚洲欧美在线观看| 精品国产一区二区三区久久久蜜月 | 亚洲午夜久久久久久久久电影院| 制服丝袜中文字幕亚洲| 成人av资源站| 久久丁香综合五月国产三级网站| 中文字幕一区二区三区在线不卡| 欧美一区二区三区视频在线| 一本久久精品一区二区| 国产福利一区二区三区| 日本vs亚洲vs韩国一区三区| 亚洲视频资源在线| 国产亚洲自拍一区| 日韩一区二区三区视频在线 | 欧美综合欧美视频| 岛国一区二区三区| 麻豆成人免费电影| 亚洲一区二区av电影| 中文一区二区完整视频在线观看| 欧美精品一级二级三级| 色老头久久综合| 国产成人av影院| 蜜臀av一区二区在线免费观看 | 自拍偷拍欧美精品| 欧美激情在线一区二区| 日韩天堂在线观看| 91麻豆精品国产91久久久 | 91精品综合久久久久久| 色爱区综合激月婷婷| 成人av在线资源网| 国产99久久久久久免费看农村| 激情成人综合网| 久久99精品一区二区三区| 日韩在线播放一区二区| 亚洲高清免费视频| 亚洲成av人片在线观看| 亚洲一线二线三线久久久| 亚洲婷婷综合久久一本伊一区| 国产精品国产自产拍高清av王其| 国产日韩欧美综合一区| 久久美女高清视频| 国产亚洲一区二区三区四区 | 成人黄色在线看| 国产mv日韩mv欧美| 成人免费视频一区| www.欧美日韩国产在线| 不卡在线视频中文字幕| eeuss鲁片一区二区三区在线观看 eeuss鲁片一区二区三区在线看 | 国产精品国产自产拍高清av| 国产精品乱码一区二区三区软件| 国产午夜精品久久| 国产欧美日韩视频一区二区| 国产日韩影视精品| 成人免费一区二区三区视频| 亚洲色图.com| 亚洲一区二区三区国产| 日韩av中文字幕一区二区三区| 免费高清在线视频一区·| 国产一区二区主播在线| 成人美女在线观看| 欧美在线不卡视频| 日韩一区二区在线免费观看| 精品99一区二区三区| 久久精品日韩一区二区三区| 中文一区一区三区高中清不卡| 综合自拍亚洲综合图不卡区| 亚洲午夜三级在线| 久久精工是国产品牌吗| 成人免费电影视频| 欧美三电影在线| 欧美成人猛片aaaaaaa| 国产精品久久久久aaaa| 亚洲成av人**亚洲成av**| 久久福利视频一区二区| 成人免费观看av| 欧美日韩卡一卡二| 国产无一区二区| 亚洲一区二区三区小说| 久久精品国产澳门| 色综合天天综合网天天看片| 日韩三级av在线播放| 中文字幕乱码亚洲精品一区| 亚洲午夜三级在线| 国产成人av影院| 欧美日韩免费电影| 日本一区二区三级电影在线观看| 亚洲精品一二三| 精品一区二区日韩| 91激情五月电影| 久久这里只有精品6| 亚洲一级二级在线| 国产精品99久久久久久有的能看| 色婷婷av久久久久久久| 精品国产sm最大网站| 亚洲影院在线观看| 成人综合婷婷国产精品久久 | 91黄视频在线观看| 国产午夜精品福利| 免费在线一区观看| 欧美在线一二三四区| 欧美国产日产图区| 久久国内精品自在自线400部| 91麻豆swag| 久久亚洲二区三区| 婷婷中文字幕一区三区| 不卡av在线网| 精品电影一区二区三区| 性做久久久久久| 91麻豆国产在线观看| 日本一二三不卡| 久久国产福利国产秒拍| 69堂国产成人免费视频| 一区二区三区蜜桃网| 91在线一区二区三区| 国产嫩草影院久久久久| 韩国女主播成人在线| 欧美一区二区三区精品| 五月天激情综合网| 91久久精品日日躁夜夜躁欧美| 国产精品入口麻豆九色| 国产美女在线观看一区| 精品国产亚洲在线| 久久99精品久久久久久| 欧美一激情一区二区三区| 一区二区三区四区av| 91国偷自产一区二区三区成为亚洲经典| 亚洲国产精华液网站w| 国产乱国产乱300精品| 精品成人一区二区三区| 精品一区二区免费看| 精品久久久久久久久久久久久久久 | 看片网站欧美日韩| 日韩一区二区在线免费观看| 青青青伊人色综合久久| 91精品国产91热久久久做人人 | 亚洲乱码日产精品bd| av激情综合网| 亚洲素人一区二区| 色8久久人人97超碰香蕉987| 亚洲美腿欧美偷拍| 色偷偷久久一区二区三区| 亚洲精品欧美专区| 欧美午夜免费电影| 日韩av在线发布| 26uuu成人网一区二区三区| 国产一区二区91| 国产日韩av一区二区| 高清久久久久久| 国产精品灌醉下药二区| 色综合一区二区| 日日骚欧美日韩| 日韩精品一区二区三区蜜臀| 国产精品1024| 亚洲精品视频在线| 678五月天丁香亚洲综合网| 蜜臀久久99精品久久久久久9 | 国产精品污网站| 日本道色综合久久| 美女www一区二区| 日本一区二区久久| 欧美性受极品xxxx喷水| 日韩二区三区四区| 久久精品人人做人人爽人人| 色综合久久综合中文综合网| 亚洲午夜国产一区99re久久| 日韩欧美国产综合一区| 国产99精品视频|