亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? lpc2300.s

?? NXP產(chǎn)品LPC23XX的開發(fā)板的原文件,包含了源代碼,使用手冊,開發(fā)板線路圖
?? S
?? 第 1 頁 / 共 2 頁
字號:
;/*****************************************************************************/
;/* LPC2300.S: Startup file for Philips LPC2300 device series                 */
;/*****************************************************************************/
;/* <<< Use Configuration Wizard in Context Menu >>>                          */
;/*****************************************************************************/
;/* This file is part of the uVision/ARM development tools.                   */
;/* Copyright (c) 2006 Keil - An ARM Company. All rights reserved.            */
;/* This software may only be used under the terms of a valid, current,       */
;/* end user licence from KEIL for a compatible version of KEIL software      */
;/* development tools. Nothing else gives you the right to use this software. */
;/*****************************************************************************/


;/*
; *  The LPC2300.S code is executed after CPU Reset. This file may be 
; *  translated with the following SET symbols. In uVision these SET 
; *  symbols are entered under Options - ASM - Define.
; *
; *  REMAP: when set the startup code initializes the register MEMMAP 
; *  which overwrites the settings of the CPU configuration pins. The 
; *  startup and interrupt vectors are remapped from:
; *     0x00000000  default setting (not remapped)
; *     0x40000000  when RAM_MODE is used
; *
; *  RAM_MODE: when set the device is configured for code execution
; *  from on-chip RAM starting at address 0x40000000. 
; */


; Standard definitions of Mode bits and Interrupt (I & F) flags in PSRs

Mode_USR        EQU     0x10
Mode_FIQ        EQU     0x11
Mode_IRQ        EQU     0x12
Mode_SVC        EQU     0x13
Mode_ABT        EQU     0x17
Mode_UND        EQU     0x1B
Mode_SYS        EQU     0x1F

I_Bit           EQU     0x80            ; when I bit is set, IRQ is disabled
F_Bit           EQU     0x40            ; when F bit is set, FIQ is disabled


;// <h> Stack Configuration (Stack Sizes in Bytes)
;//   <o0> Undefined Mode      <0x0-0xFFFFFFFF:8>
;//   <o1> Supervisor Mode     <0x0-0xFFFFFFFF:8>
;//   <o2> Abort Mode          <0x0-0xFFFFFFFF:8>
;//   <o3> Fast Interrupt Mode <0x0-0xFFFFFFFF:8>
;//   <o4> Interrupt Mode      <0x0-0xFFFFFFFF:8>
;//   <o5> User/System Mode    <0x0-0xFFFFFFFF:8>
;// </h>

UND_Stack_Size  EQU     0x00000000
SVC_Stack_Size  EQU     0x00000008
ABT_Stack_Size  EQU     0x00000000
FIQ_Stack_Size  EQU     0x00000000
IRQ_Stack_Size  EQU     0x00000100
USR_Stack_Size  EQU     0x00000400

Stack_Size      EQU     (UND_Stack_Size + SVC_Stack_Size + ABT_Stack_Size + \
                         FIQ_Stack_Size + IRQ_Stack_Size + USR_Stack_Size)

                AREA    STACK, NOINIT, READWRITE, ALIGN=3
Stack_Mem       SPACE   Stack_Size

Stack_Top       EQU     Stack_Mem + Stack_Size


;// <h> Heap Configuration
;//   <o>  Heap Size (in Bytes) <0x0-0xFFFFFFFF>
;// </h>

Heap_Size       EQU     0x00000000

                AREA    HEAP, NOINIT, READWRITE, ALIGN=3
Heap_Mem        SPACE   Heap_Size


; System Control Block (SCB) Module Definitions
SCB_BASE        EQU     0xE01FC000      ; SCB Base Address
PLLCON_OFS      EQU     0x80            ; PLL Control Offset
PLLCFG_OFS      EQU     0x84            ; PLL Configuration Offset
PLLSTAT_OFS     EQU     0x88            ; PLL Status Offset
PLLFEED_OFS     EQU     0x8C            ; PLL Feed Offset
CCLKCFG_OFS     EQU     0x104           ; CPU Clock Divider Reg Offset
USBCLKCFG_OFS   EQU     0x108           ; USB Clock Divider Reg Offset
CLKSRCSEL_OFS   EQU     0x10C           ; Clock Source Sel Reg Offset
SCS_OFS         EQU     0x1A0           ; Sys Control and Status Reg Offset
PCLKSEL0_OFS    EQU     0x1A8           ; Periph Clock Sel Reg 0 Offset
PCLKSEL1_OFS    EQU     0x1AC           ; Periph Clock Sel Reg 0 Offset

; Constants
OSCRANGE        EQU     (1<<4)          ; Oscillator Range Select
OSCEN           EQU     (1<<5)          ; Main oscillator Enable
OSCSTAT         EQU     (1<<6)          ; Main Oscillator Status
PLLCON_PLLE     EQU     (1<<0)          ; PLL Enable
PLLCON_PLLC     EQU     (1<<1)          ; PLL Connect
PLLSTAT_M       EQU     (0x7FFF<<0)     ; PLL M Value
PLLSTAT_N       EQU     (0xFF<<16)      ; PLL N Value
PLLSTAT_PLOCK   EQU     (1<<26)         ; PLL Lock Status

;// <e> Clock Setup
;//   <h> System Controls and Status Register (SYS)
;//     <o1.4>    OSCRANGE: Main Oscillator Range Select
;//                     <0=>  1 MHz to 20 MHz
;//                     <1=> 15 MHz to 24 MHz
;//     <e1.5>       OSCEN: Main Oscillator Enable
;//     </e>
;//   </h>
;//
;//   <h> PLL Clock Source Select Register (CLKSRCSEL)
;//     <o2.0..1>   CLKSRC: PLL Clock Source Selection
;//                     <0=> Internal RC oscillator
;//                     <1=> Main oscillator
;//                     <1=> RTC oscillator
;//   </h>
;//
;//   <h> PLL Configuration Register (PLLCFG)
;//                     <i> PLL_clk = (2* M * PLL_clk_src) / N
;//     <o3.0..14>    MSEL: PLL Multiplier Selection
;//                     <1-32768><#-1>
;//                     <i> M Value
;//     <o3.16..23>   NSEL: PLL Divider Selection
;//                     <1-256><#-1>
;//                     <i> N Value
;//   </h>
;//
;//   <h> CPU Clock Configuration Register (CCLKCFG)
;//     <o4.0..7>  CCLKSEL: Divide Value for CPU Clock from PLL
;//                     <1-256><#-1>
;//   </h>
;//
;//   <h> USB Clock Configuration Register (USBCLKCFG)
;//     <o5.0..3>   USBSEL: Divide Value for USB Clock from PLL
;//                     <1-16><#-1>
;//   </h>
;//
;//   <h> Peripheral Clock Selection Register 0 (PCLKSEL0)
;//     <o6.0..1>      PCLK_WDT: Peripheral Clock Selection for WDT
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.2..3>   PCLK_TIMER0: Peripheral Clock Selection for TIMER0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.4..5>   PCLK_TIMER1: Peripheral Clock Selection for TIMER1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.6..7>    PCLK_UART0: Peripheral Clock Selection for UART0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.8..9>    PCLK_UART1: Peripheral Clock Selection for UART1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.10..11>   PCLK_PWM0: Peripheral Clock Selection for PWM0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.12..13>   PCLK_PWM1: Peripheral Clock Selection for PWM1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.14..15>   PCLK_I2C0: Peripheral Clock Selection for I2C0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.16..17>    PCLK_SPI: Peripheral Clock Selection for SPI
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.18..19>    PCLK_RTC: Peripheral Clock Selection for RTC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.20..21>   PCLK_SSP1: Peripheral Clock Selection for SSP1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.22..23>    PCLK_DAC: Peripheral Clock Selection for DAC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.24..25>    PCLK_ADC: Peripheral Clock Selection for ADC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.26..27>   PCLK_CAN1: Peripheral Clock Selection for CAN1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//     <o6.28..29>   PCLK_CAN2: Peripheral Clock Selection for CAN2
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//     <o6.30..31>    PCLK_ACF: Peripheral Clock Selection for ACF
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//   </h>
;//
;//   <h> Peripheral Clock Selection Register 1 (PCLKSEL1)
;//     <o7.0..1>  PCLK_BAT_RAM: Peripheral Clock Selection for the Battery Supported RAM
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.2..3>     PCLK_GPIO: Peripheral Clock Selection for GPIOs
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.4..5>      PCLK_PCB: Peripheral Clock Selection for Pin Connect Block
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.6..7>     PCLK_I2C1: Peripheral Clock Selection for I2C1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.10..11>   PCLK_SSP0: Peripheral Clock Selection for SSP0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.12..13> PCLK_TIMER2: Peripheral Clock Selection for TIMER2
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.14..15> PCLK_TIMER3: Peripheral Clock Selection for TIMER3
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲欧美激情小说另类| 久久久午夜精品| 国产精品一二三在| 亚洲激情欧美激情| 欧美va日韩va| 欧美日免费三级在线| 国产91精品在线观看| 午夜视频在线观看一区二区| 国产精品精品国产色婷婷| 91精品国产欧美一区二区| 色激情天天射综合网| 视频在线在亚洲| 国产成人免费在线视频| 成人av在线一区二区| 亚洲一区二区三区不卡国产欧美| 久久久不卡网国产精品二区| 欧美三级一区二区| 不卡视频一二三| 日本成人在线网站| 一区二区三区精品在线| 国产精品黄色在线观看| 精品久久国产字幕高潮| 欧美老女人在线| 在线观看一区二区精品视频| 成人一区二区三区视频| 狠狠色狠狠色合久久伊人| 视频一区欧美日韩| 亚洲综合久久久久| 亚洲日穴在线视频| 亚洲欧美自拍偷拍| 国产精品色在线观看| 国产亚洲欧洲997久久综合 | 天天综合色天天综合色h| 中文字幕亚洲精品在线观看| 国产日韩欧美精品在线| 精品国产一区二区精华| 欧美一区二区三区啪啪| 337p亚洲精品色噜噜噜| 欧美一区二区三级| 3d成人h动漫网站入口| 制服丝袜成人动漫| 欧美一区二区三区四区五区| 欧美男人的天堂一二区| 欧美日韩免费电影| 欧美猛男gaygay网站| 7777精品伊人久久久大香线蕉 | 久久久精品免费观看| 精品99一区二区| 久久久午夜精品理论片中文字幕| 久久久夜色精品亚洲| 久久久精品影视| 国产精品色在线| 一区二区三区日韩精品| 亚洲国产人成综合网站| 久久精品噜噜噜成人88aⅴ| 白白色亚洲国产精品| 日韩电影免费在线看| 国产精品免费网站在线观看| 精品人在线二区三区| 欧美日韩中文国产| 欧美三级日韩三级| 欧美少妇xxx| av电影在线观看完整版一区二区| 午夜精品久久久| 久久精品日韩一区二区三区| 国产高清久久久| 93久久精品日日躁夜夜躁欧美| 成人午夜又粗又硬又大| 国产91精品欧美| 色94色欧美sute亚洲线路二 | 五月婷婷色综合| 久久er精品视频| 成人小视频免费观看| 在线亚洲一区二区| 日韩欧美国产综合| 国产精品女主播av| 亚洲国产视频一区| 国产揄拍国内精品对白| 91年精品国产| 欧美一级久久久| 国产欧美一区二区三区沐欲| 亚洲综合色在线| 国产一区欧美二区| 91色porny| 日韩小视频在线观看专区| 欧美激情一区二区三区在线| 亚洲线精品一区二区三区八戒| 免费观看一级欧美片| av电影在线观看完整版一区二区| 正在播放亚洲一区| 最新热久久免费视频| 美女网站色91| 在线观看区一区二| 久久先锋影音av鲁色资源网| 亚洲女人的天堂| 久久99在线观看| 91久久精品一区二区三| 久久免费国产精品| 日韩中文字幕一区二区三区| 成人精品一区二区三区中文字幕 | 波多野结衣在线一区| 91精品国产全国免费观看| 国产精品毛片高清在线完整版| 日韩精品午夜视频| 91视频你懂的| 久久久噜噜噜久久中文字幕色伊伊| 亚洲国产成人精品视频| 国产mv日韩mv欧美| 日韩欧美专区在线| 亚洲一区二区三区四区不卡| 国产成人免费网站| 日韩三级av在线播放| 亚瑟在线精品视频| 色综合久久中文字幕| 欧美精品一区二区不卡| 首页国产丝袜综合| 91久久精品国产91性色tv| 久久久久久一级片| 久久国产精品99精品国产| 欧美日韩高清在线| 亚洲激情校园春色| 99精品视频一区二区三区| 欧美激情一区二区在线| 国产精一品亚洲二区在线视频| 欧美成人艳星乳罩| 麻豆91精品91久久久的内涵| 欧美高清性hdvideosex| 午夜久久久久久久久久一区二区| 91国产精品成人| 亚洲精品国产无套在线观| 99精品一区二区| 亚洲视频在线一区| 95精品视频在线| 亚洲精品国久久99热| 在线影视一区二区三区| 一区二区三区在线视频观看58| 91麻豆免费在线观看| 亚洲伦在线观看| 日本高清视频一区二区| 亚洲影视资源网| 在线播放一区二区三区| 秋霞午夜av一区二区三区| 91精品国产综合久久精品app| 亚洲成人av中文| 亚洲国产精品黑人久久久| 免费观看成人鲁鲁鲁鲁鲁视频| 在线不卡中文字幕| 午夜精品一区二区三区电影天堂| 激情综合网av| 久久精品一区二区| 国产乱码精品一区二区三区av | 欧美一区二区视频免费观看| 日韩av中文字幕一区二区| 欧美精品123区| 日韩主播视频在线| 制服丝袜av成人在线看| 亚州成人在线电影| 欧美人成免费网站| 日本aⅴ亚洲精品中文乱码| 在线播放91灌醉迷j高跟美女| 美国十次综合导航| 精品粉嫩aⅴ一区二区三区四区| 乱一区二区av| 久久久久久久久久久久久夜| 成人丝袜18视频在线观看| 国产精品美女久久久久av爽李琼| 成人激情动漫在线观看| 亚洲欧洲99久久| 99久久伊人精品| 婷婷综合五月天| 欧美成人高清电影在线| 国产麻豆91精品| 久久先锋影音av鲁色资源| 99国产精品国产精品久久| 一区二区三区四区五区视频在线观看 | 欧美日韩亚洲综合一区| 五月天久久比比资源色| 欧美一区二区三区播放老司机| 久久精品国产久精国产| 欧美一区二区在线观看| 福利一区二区在线| 亚洲蜜桃精久久久久久久| 91国偷自产一区二区开放时间| 婷婷亚洲久悠悠色悠在线播放| 日本伊人午夜精品| 欧美老人xxxx18| 国产一区不卡精品| 亚洲四区在线观看| 欧美日韩亚洲不卡| 国产91丝袜在线18| 一区二区久久久| 91精品国产综合久久久蜜臀粉嫩| 国产精品正在播放| 一区二区三区国产精华| 日韩精品一区在线| 91激情五月电影| 丰满亚洲少妇av| 一区二区三区不卡视频| 欧美va亚洲va香蕉在线| 在线观看不卡视频|