亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? lpc2300.s

?? NXP產品LPC23XX的開發板的原文件,包含了源代碼,使用手冊,開發板線路圖
?? S
?? 第 1 頁 / 共 2 頁
字號:
;/*****************************************************************************/
;/* LPC2300.S: Startup file for Philips LPC2300 device series                 */
;/*****************************************************************************/
;/* <<< Use Configuration Wizard in Context Menu >>>                          */
;/*****************************************************************************/
;/* This file is part of the uVision/ARM development tools.                   */
;/* Copyright (c) 2006 Keil - An ARM Company. All rights reserved.            */
;/* This software may only be used under the terms of a valid, current,       */
;/* end user licence from KEIL for a compatible version of KEIL software      */
;/* development tools. Nothing else gives you the right to use this software. */
;/*****************************************************************************/


;/*
; *  The LPC2300.S code is executed after CPU Reset. This file may be 
; *  translated with the following SET symbols. In uVision these SET 
; *  symbols are entered under Options - ASM - Define.
; *
; *  REMAP: when set the startup code initializes the register MEMMAP 
; *  which overwrites the settings of the CPU configuration pins. The 
; *  startup and interrupt vectors are remapped from:
; *     0x00000000  default setting (not remapped)
; *     0x40000000  when RAM_MODE is used
; *
; *  RAM_MODE: when set the device is configured for code execution
; *  from on-chip RAM starting at address 0x40000000. 
; */


; Standard definitions of Mode bits and Interrupt (I & F) flags in PSRs

Mode_USR        EQU     0x10
Mode_FIQ        EQU     0x11
Mode_IRQ        EQU     0x12
Mode_SVC        EQU     0x13
Mode_ABT        EQU     0x17
Mode_UND        EQU     0x1B
Mode_SYS        EQU     0x1F

I_Bit           EQU     0x80            ; when I bit is set, IRQ is disabled
F_Bit           EQU     0x40            ; when F bit is set, FIQ is disabled


;// <h> Stack Configuration (Stack Sizes in Bytes)
;//   <o0> Undefined Mode      <0x0-0xFFFFFFFF:8>
;//   <o1> Supervisor Mode     <0x0-0xFFFFFFFF:8>
;//   <o2> Abort Mode          <0x0-0xFFFFFFFF:8>
;//   <o3> Fast Interrupt Mode <0x0-0xFFFFFFFF:8>
;//   <o4> Interrupt Mode      <0x0-0xFFFFFFFF:8>
;//   <o5> User/System Mode    <0x0-0xFFFFFFFF:8>
;// </h>

UND_Stack_Size  EQU     0x00000000
SVC_Stack_Size  EQU     0x00000008
ABT_Stack_Size  EQU     0x00000000
FIQ_Stack_Size  EQU     0x00000000
IRQ_Stack_Size  EQU     0x00000100
USR_Stack_Size  EQU     0x00000400

Stack_Size      EQU     (UND_Stack_Size + SVC_Stack_Size + ABT_Stack_Size + \
                         FIQ_Stack_Size + IRQ_Stack_Size + USR_Stack_Size)

                AREA    STACK, NOINIT, READWRITE, ALIGN=3
Stack_Mem       SPACE   Stack_Size

Stack_Top       EQU     Stack_Mem + Stack_Size


;// <h> Heap Configuration
;//   <o>  Heap Size (in Bytes) <0x0-0xFFFFFFFF>
;// </h>

Heap_Size       EQU     0x00000000

                AREA    HEAP, NOINIT, READWRITE, ALIGN=3
Heap_Mem        SPACE   Heap_Size


; System Control Block (SCB) Module Definitions
SCB_BASE        EQU     0xE01FC000      ; SCB Base Address
PLLCON_OFS      EQU     0x80            ; PLL Control Offset
PLLCFG_OFS      EQU     0x84            ; PLL Configuration Offset
PLLSTAT_OFS     EQU     0x88            ; PLL Status Offset
PLLFEED_OFS     EQU     0x8C            ; PLL Feed Offset
CCLKCFG_OFS     EQU     0x104           ; CPU Clock Divider Reg Offset
USBCLKCFG_OFS   EQU     0x108           ; USB Clock Divider Reg Offset
CLKSRCSEL_OFS   EQU     0x10C           ; Clock Source Sel Reg Offset
SCS_OFS         EQU     0x1A0           ; Sys Control and Status Reg Offset
PCLKSEL0_OFS    EQU     0x1A8           ; Periph Clock Sel Reg 0 Offset
PCLKSEL1_OFS    EQU     0x1AC           ; Periph Clock Sel Reg 0 Offset

; Constants
OSCRANGE        EQU     (1<<4)          ; Oscillator Range Select
OSCEN           EQU     (1<<5)          ; Main oscillator Enable
OSCSTAT         EQU     (1<<6)          ; Main Oscillator Status
PLLCON_PLLE     EQU     (1<<0)          ; PLL Enable
PLLCON_PLLC     EQU     (1<<1)          ; PLL Connect
PLLSTAT_M       EQU     (0x7FFF<<0)     ; PLL M Value
PLLSTAT_N       EQU     (0xFF<<16)      ; PLL N Value
PLLSTAT_PLOCK   EQU     (1<<26)         ; PLL Lock Status

;// <e> Clock Setup
;//   <h> System Controls and Status Register (SYS)
;//     <o1.4>    OSCRANGE: Main Oscillator Range Select
;//                     <0=>  1 MHz to 20 MHz
;//                     <1=> 15 MHz to 24 MHz
;//     <e1.5>       OSCEN: Main Oscillator Enable
;//     </e>
;//   </h>
;//
;//   <h> PLL Clock Source Select Register (CLKSRCSEL)
;//     <o2.0..1>   CLKSRC: PLL Clock Source Selection
;//                     <0=> Internal RC oscillator
;//                     <1=> Main oscillator
;//                     <1=> RTC oscillator
;//   </h>
;//
;//   <h> PLL Configuration Register (PLLCFG)
;//                     <i> PLL_clk = (2* M * PLL_clk_src) / N
;//     <o3.0..14>    MSEL: PLL Multiplier Selection
;//                     <1-32768><#-1>
;//                     <i> M Value
;//     <o3.16..23>   NSEL: PLL Divider Selection
;//                     <1-256><#-1>
;//                     <i> N Value
;//   </h>
;//
;//   <h> CPU Clock Configuration Register (CCLKCFG)
;//     <o4.0..7>  CCLKSEL: Divide Value for CPU Clock from PLL
;//                     <1-256><#-1>
;//   </h>
;//
;//   <h> USB Clock Configuration Register (USBCLKCFG)
;//     <o5.0..3>   USBSEL: Divide Value for USB Clock from PLL
;//                     <1-16><#-1>
;//   </h>
;//
;//   <h> Peripheral Clock Selection Register 0 (PCLKSEL0)
;//     <o6.0..1>      PCLK_WDT: Peripheral Clock Selection for WDT
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.2..3>   PCLK_TIMER0: Peripheral Clock Selection for TIMER0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.4..5>   PCLK_TIMER1: Peripheral Clock Selection for TIMER1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.6..7>    PCLK_UART0: Peripheral Clock Selection for UART0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.8..9>    PCLK_UART1: Peripheral Clock Selection for UART1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.10..11>   PCLK_PWM0: Peripheral Clock Selection for PWM0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.12..13>   PCLK_PWM1: Peripheral Clock Selection for PWM1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.14..15>   PCLK_I2C0: Peripheral Clock Selection for I2C0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.16..17>    PCLK_SPI: Peripheral Clock Selection for SPI
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.18..19>    PCLK_RTC: Peripheral Clock Selection for RTC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.20..21>   PCLK_SSP1: Peripheral Clock Selection for SSP1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.22..23>    PCLK_DAC: Peripheral Clock Selection for DAC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.24..25>    PCLK_ADC: Peripheral Clock Selection for ADC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.26..27>   PCLK_CAN1: Peripheral Clock Selection for CAN1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//     <o6.28..29>   PCLK_CAN2: Peripheral Clock Selection for CAN2
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//     <o6.30..31>    PCLK_ACF: Peripheral Clock Selection for ACF
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//   </h>
;//
;//   <h> Peripheral Clock Selection Register 1 (PCLKSEL1)
;//     <o7.0..1>  PCLK_BAT_RAM: Peripheral Clock Selection for the Battery Supported RAM
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.2..3>     PCLK_GPIO: Peripheral Clock Selection for GPIOs
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.4..5>      PCLK_PCB: Peripheral Clock Selection for Pin Connect Block
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.6..7>     PCLK_I2C1: Peripheral Clock Selection for I2C1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.10..11>   PCLK_SSP0: Peripheral Clock Selection for SSP0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.12..13> PCLK_TIMER2: Peripheral Clock Selection for TIMER2
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.14..15> PCLK_TIMER3: Peripheral Clock Selection for TIMER3
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
日韩一区和二区| 色婷婷综合久久久久中文一区二区 | 久久久久久久电影| 国产精品亚洲午夜一区二区三区 | 东方aⅴ免费观看久久av| 久久先锋影音av| 国产·精品毛片| 日韩一区在线免费观看| 色香蕉成人二区免费| 亚洲一区二三区| 欧美一级xxx| 国产成人午夜电影网| ...xxx性欧美| 欧美嫩在线观看| 久久成人精品无人区| 日本一区二区视频在线| 91麻豆6部合集magnet| 亚洲第一狼人社区| 久久影院电视剧免费观看| 成人美女视频在线观看18| 亚洲综合免费观看高清完整版 | 国产一区二区91| 欧美国产日韩亚洲一区| 色婷婷精品久久二区二区蜜臀av| 亚洲一卡二卡三卡四卡五卡| 欧美成人精品3d动漫h| 波多野结衣91| 三级亚洲高清视频| 欧美国产欧美综合| 欧美人牲a欧美精品| 国产精品一区二区视频| 亚洲综合精品久久| 国产丝袜在线精品| 欧美日韩免费一区二区三区视频| 极品少妇xxxx精品少妇偷拍| 亚洲三级视频在线观看| 91麻豆精品国产91久久久久久 | 国产日本欧洲亚洲| 欧美自拍偷拍午夜视频| 国产一区二区不卡| 日韩高清国产一区在线| 国产精品久久久久久久久快鸭| 欧美日韩精品免费观看视频| 懂色一区二区三区免费观看| 五月婷婷激情综合| 中文字幕一区av| 久久这里只精品最新地址| 欧美巨大另类极品videosbest| 国产成人免费xxxxxxxx| 麻豆精品视频在线| 亚洲自拍另类综合| 亚洲欧美国产毛片在线| 欧美精品一区二区三区视频| 在线视频综合导航| 成人精品高清在线| 国产麻豆成人精品| 蜜臀久久99精品久久久久久9| 亚洲精品日韩一| 国产精品久久久久久久蜜臀 | 欧美日韩mp4| 在线欧美日韩国产| 91一区二区三区在线观看| 国产在线精品一区二区| 免费日本视频一区| 日本人妖一区二区| 日本免费在线视频不卡一不卡二| 亚洲一区二区av在线| 一区二区在线观看视频| 亚洲乱码国产乱码精品精98午夜| 欧美激情一二三区| 欧美高清在线一区二区| 精品成人一区二区三区| 欧美r级电影在线观看| 欧美精品1区2区| 欧美日韩国产在线观看| 欧美乱妇一区二区三区不卡视频 | 在线电影一区二区三区| 欧美日韩一区中文字幕| 欧美午夜片在线看| 欧美日韩三级视频| 欧美精品三级日韩久久| 91精品一区二区三区久久久久久 | 欧美精品久久久久久久久老牛影院| 91老师片黄在线观看| 色综合 综合色| 日本高清无吗v一区| 欧美伊人久久久久久久久影院| 色88888久久久久久影院野外| 色综合久久综合网| 欧美在线观看18| 在线播放91灌醉迷j高跟美女 | 欧美午夜精品一区二区三区 | 欧美性猛交xxxx乱大交退制版| 欧美丝袜丝nylons| 欧美精品电影在线播放| 日韩一区二区在线播放| 国产偷v国产偷v亚洲高清| 亚洲天堂福利av| 亚洲综合色成人| 蜜臀a∨国产成人精品| 国产乱子伦视频一区二区三区 | 制服丝袜日韩国产| 久久天天做天天爱综合色| 亚洲国产精品t66y| 亚洲免费观看在线观看| 午夜视频一区在线观看| 国产毛片精品视频| 欧美性受xxxx| 91黄色激情网站| 欧美精品一区男女天堂| 91在线播放网址| 欧美日韩一区二区不卡| 精品国产伦一区二区三区免费| 欧美极品美女视频| 欧美在线制服丝袜| 国产福利一区在线| 日韩国产一二三区| 国产suv精品一区二区6| 在线视频欧美精品| 精品精品国产高清a毛片牛牛 | 日韩影院免费视频| 国产一区二区久久| 欧美亚洲精品一区| 久久久久久99精品| 亚洲国产成人av好男人在线观看| 狠狠狠色丁香婷婷综合激情| 欧美在线视频你懂得| 久久久久久一级片| 亚洲大型综合色站| 丁香六月久久综合狠狠色| 欧美日韩mp4| 亚洲女同ⅹxx女同tv| 国产一区二区三区四区五区入口 | 91精品国产综合久久精品图片| 欧美极品aⅴ影院| 捆绑调教美女网站视频一区| 欧美最猛黑人xxxxx猛交| 国产丝袜美腿一区二区三区| 美国毛片一区二区| 欧美午夜精品久久久久久孕妇| 欧美极品少妇xxxxⅹ高跟鞋| 美女视频免费一区| 欧美色视频在线观看| 国产精品久久久久久一区二区三区 | 一色桃子久久精品亚洲| 麻豆精品在线播放| 欧美日韩国产另类一区| 亚洲精品国产视频| 成人一区在线看| 26uuu欧美| 久久99最新地址| 欧美精品乱码久久久久久| 亚洲伊人伊色伊影伊综合网 | 在线免费不卡电影| 国产精品丝袜91| 国产传媒久久文化传媒| 精品捆绑美女sm三区| 日日摸夜夜添夜夜添亚洲女人| 欧美三级中文字幕在线观看| 亚洲精品五月天| 色视频一区二区| 亚洲一区二区三区爽爽爽爽爽| 99视频国产精品| 亚洲视频一区二区在线观看| 成+人+亚洲+综合天堂| 国产精品久久久久四虎| 97久久久精品综合88久久| 中文字幕不卡在线观看| 成年人网站91| 亚洲欧洲综合另类在线| 一本大道久久a久久综合| 亚洲激情网站免费观看| 色天天综合久久久久综合片| 亚洲一卡二卡三卡四卡五卡| 欧美日韩一卡二卡| 日韩电影免费在线看| 精品日韩一区二区三区| 国产乱子轮精品视频| 国产精品网友自拍| 91视频精品在这里| 亚洲444eee在线观看| 欧美www视频| 成人午夜av在线| 亚洲欧美激情在线| 欧美精品电影在线播放| 九色porny丨国产精品| 欧美极品aⅴ影院| 日本精品裸体写真集在线观看| 亚洲成人av电影在线| 欧美成人bangbros| 国产91丝袜在线18| 亚洲激情成人在线| 在线播放/欧美激情| 国产电影精品久久禁18| 国产精品久久久久永久免费观看 | 久久精品国产秦先生| 欧美精品一区二区三区在线播放 | 国产视频在线观看一区二区三区 | 风间由美一区二区三区在线观看| 国产精品久久久久久久久免费樱桃 |