亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? lpc2300.s

?? NXP產品LPC23XX的開發板的原文件,包含了源代碼,使用手冊,開發板線路圖
?? S
?? 第 1 頁 / 共 2 頁
字號:
;/*****************************************************************************/
;/* LPC2300.S: Startup file for Philips LPC2300 device series                 */
;/*****************************************************************************/
;/* <<< Use Configuration Wizard in Context Menu >>>                          */
;/*****************************************************************************/
;/* This file is part of the uVision/ARM development tools.                   */
;/* Copyright (c) 2006 Keil - An ARM Company. All rights reserved.            */
;/* This software may only be used under the terms of a valid, current,       */
;/* end user licence from KEIL for a compatible version of KEIL software      */
;/* development tools. Nothing else gives you the right to use this software. */
;/*****************************************************************************/


;/*
; *  The LPC2300.S code is executed after CPU Reset. This file may be 
; *  translated with the following SET symbols. In uVision these SET 
; *  symbols are entered under Options - ASM - Define.
; *
; *  REMAP: when set the startup code initializes the register MEMMAP 
; *  which overwrites the settings of the CPU configuration pins. The 
; *  startup and interrupt vectors are remapped from:
; *     0x00000000  default setting (not remapped)
; *     0x40000000  when RAM_MODE is used
; *
; *  RAM_MODE: when set the device is configured for code execution
; *  from on-chip RAM starting at address 0x40000000. 
; */


; Standard definitions of Mode bits and Interrupt (I & F) flags in PSRs

Mode_USR        EQU     0x10
Mode_FIQ        EQU     0x11
Mode_IRQ        EQU     0x12
Mode_SVC        EQU     0x13
Mode_ABT        EQU     0x17
Mode_UND        EQU     0x1B
Mode_SYS        EQU     0x1F

I_Bit           EQU     0x80            ; when I bit is set, IRQ is disabled
F_Bit           EQU     0x40            ; when F bit is set, FIQ is disabled


;// <h> Stack Configuration (Stack Sizes in Bytes)
;//   <o0> Undefined Mode      <0x0-0xFFFFFFFF:8>
;//   <o1> Supervisor Mode     <0x0-0xFFFFFFFF:8>
;//   <o2> Abort Mode          <0x0-0xFFFFFFFF:8>
;//   <o3> Fast Interrupt Mode <0x0-0xFFFFFFFF:8>
;//   <o4> Interrupt Mode      <0x0-0xFFFFFFFF:8>
;//   <o5> User/System Mode    <0x0-0xFFFFFFFF:8>
;// </h>

UND_Stack_Size  EQU     0x00000000
SVC_Stack_Size  EQU     0x00000008
ABT_Stack_Size  EQU     0x00000000
FIQ_Stack_Size  EQU     0x00000000
IRQ_Stack_Size  EQU     0x00000100
USR_Stack_Size  EQU     0x00000400

Stack_Size      EQU     (UND_Stack_Size + SVC_Stack_Size + ABT_Stack_Size + \
                         FIQ_Stack_Size + IRQ_Stack_Size + USR_Stack_Size)

                AREA    STACK, NOINIT, READWRITE, ALIGN=3
Stack_Mem       SPACE   Stack_Size

Stack_Top       EQU     Stack_Mem + Stack_Size


;// <h> Heap Configuration
;//   <o>  Heap Size (in Bytes) <0x0-0xFFFFFFFF>
;// </h>

Heap_Size       EQU     0x00000000

                AREA    HEAP, NOINIT, READWRITE, ALIGN=3
Heap_Mem        SPACE   Heap_Size


; System Control Block (SCB) Module Definitions
SCB_BASE        EQU     0xE01FC000      ; SCB Base Address
PLLCON_OFS      EQU     0x80            ; PLL Control Offset
PLLCFG_OFS      EQU     0x84            ; PLL Configuration Offset
PLLSTAT_OFS     EQU     0x88            ; PLL Status Offset
PLLFEED_OFS     EQU     0x8C            ; PLL Feed Offset
CCLKCFG_OFS     EQU     0x104           ; CPU Clock Divider Reg Offset
USBCLKCFG_OFS   EQU     0x108           ; USB Clock Divider Reg Offset
CLKSRCSEL_OFS   EQU     0x10C           ; Clock Source Sel Reg Offset
SCS_OFS         EQU     0x1A0           ; Sys Control and Status Reg Offset
PCLKSEL0_OFS    EQU     0x1A8           ; Periph Clock Sel Reg 0 Offset
PCLKSEL1_OFS    EQU     0x1AC           ; Periph Clock Sel Reg 0 Offset

; Constants
OSCRANGE        EQU     (1<<4)          ; Oscillator Range Select
OSCEN           EQU     (1<<5)          ; Main oscillator Enable
OSCSTAT         EQU     (1<<6)          ; Main Oscillator Status
PLLCON_PLLE     EQU     (1<<0)          ; PLL Enable
PLLCON_PLLC     EQU     (1<<1)          ; PLL Connect
PLLSTAT_M       EQU     (0x7FFF<<0)     ; PLL M Value
PLLSTAT_N       EQU     (0xFF<<16)      ; PLL N Value
PLLSTAT_PLOCK   EQU     (1<<26)         ; PLL Lock Status

;// <e> Clock Setup
;//   <h> System Controls and Status Register (SYS)
;//     <o1.4>    OSCRANGE: Main Oscillator Range Select
;//                     <0=>  1 MHz to 20 MHz
;//                     <1=> 15 MHz to 24 MHz
;//     <e1.5>       OSCEN: Main Oscillator Enable
;//     </e>
;//   </h>
;//
;//   <h> PLL Clock Source Select Register (CLKSRCSEL)
;//     <o2.0..1>   CLKSRC: PLL Clock Source Selection
;//                     <0=> Internal RC oscillator
;//                     <1=> Main oscillator
;//                     <1=> RTC oscillator
;//   </h>
;//
;//   <h> PLL Configuration Register (PLLCFG)
;//                     <i> PLL_clk = (2* M * PLL_clk_src) / N
;//     <o3.0..14>    MSEL: PLL Multiplier Selection
;//                     <1-32768><#-1>
;//                     <i> M Value
;//     <o3.16..23>   NSEL: PLL Divider Selection
;//                     <1-256><#-1>
;//                     <i> N Value
;//   </h>
;//
;//   <h> CPU Clock Configuration Register (CCLKCFG)
;//     <o4.0..7>  CCLKSEL: Divide Value for CPU Clock from PLL
;//                     <1-256><#-1>
;//   </h>
;//
;//   <h> USB Clock Configuration Register (USBCLKCFG)
;//     <o5.0..3>   USBSEL: Divide Value for USB Clock from PLL
;//                     <1-16><#-1>
;//   </h>
;//
;//   <h> Peripheral Clock Selection Register 0 (PCLKSEL0)
;//     <o6.0..1>      PCLK_WDT: Peripheral Clock Selection for WDT
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.2..3>   PCLK_TIMER0: Peripheral Clock Selection for TIMER0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.4..5>   PCLK_TIMER1: Peripheral Clock Selection for TIMER1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.6..7>    PCLK_UART0: Peripheral Clock Selection for UART0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.8..9>    PCLK_UART1: Peripheral Clock Selection for UART1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.10..11>   PCLK_PWM0: Peripheral Clock Selection for PWM0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.12..13>   PCLK_PWM1: Peripheral Clock Selection for PWM1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.14..15>   PCLK_I2C0: Peripheral Clock Selection for I2C0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.16..17>    PCLK_SPI: Peripheral Clock Selection for SPI
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.18..19>    PCLK_RTC: Peripheral Clock Selection for RTC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.20..21>   PCLK_SSP1: Peripheral Clock Selection for SSP1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.22..23>    PCLK_DAC: Peripheral Clock Selection for DAC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.24..25>    PCLK_ADC: Peripheral Clock Selection for ADC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.26..27>   PCLK_CAN1: Peripheral Clock Selection for CAN1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//     <o6.28..29>   PCLK_CAN2: Peripheral Clock Selection for CAN2
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//     <o6.30..31>    PCLK_ACF: Peripheral Clock Selection for ACF
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//   </h>
;//
;//   <h> Peripheral Clock Selection Register 1 (PCLKSEL1)
;//     <o7.0..1>  PCLK_BAT_RAM: Peripheral Clock Selection for the Battery Supported RAM
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.2..3>     PCLK_GPIO: Peripheral Clock Selection for GPIOs
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.4..5>      PCLK_PCB: Peripheral Clock Selection for Pin Connect Block
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.6..7>     PCLK_I2C1: Peripheral Clock Selection for I2C1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.10..11>   PCLK_SSP0: Peripheral Clock Selection for SSP0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.12..13> PCLK_TIMER2: Peripheral Clock Selection for TIMER2
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.14..15> PCLK_TIMER3: Peripheral Clock Selection for TIMER3
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产亚洲一区二区三区四区 | 国产拍欧美日韩视频二区| 国产午夜精品福利| 亚洲午夜羞羞片| 成人久久18免费网站麻豆| 911精品产国品一二三产区| 国产精品视频yy9299一区| 老鸭窝一区二区久久精品| 在线一区二区三区四区五区| 欧美国产视频在线| 久久99精品国产麻豆不卡| 欧美三级中文字幕| 亚洲另类春色国产| 成人app下载| 国产色爱av资源综合区| 九九在线精品视频| 777午夜精品免费视频| 一区二区成人在线| 99re成人精品视频| 国产精品蜜臀av| 国产精品自拍网站| 精品国产伦一区二区三区观看体验 | 国产精品理论片| 国产在线国偷精品产拍免费yy| 欧美二区三区91| 亚洲国产精品精华液网站| 欧美性做爰猛烈叫床潮| 亚洲综合男人的天堂| 一本色道久久综合亚洲aⅴ蜜桃 | 欧美videossexotv100| 午夜国产精品一区| 欧美猛男超大videosgay| 亚洲国产日韩一级| 欧美亚洲动漫精品| 视频一区中文字幕国产| 91麻豆精品国产91久久久资源速度| 亚洲线精品一区二区三区| 欧美亚洲禁片免费| 亚洲18色成人| 欧美一级日韩一级| 久久成人免费网站| 久久久久久影视| 成人天堂资源www在线| 中文字幕中文字幕一区二区| 99久久99久久免费精品蜜臀| 亚洲综合在线观看视频| 欧美日韩亚洲综合| 在线精品视频一区二区三四| 一区二区三区日韩| 538prom精品视频线放| 久久精品噜噜噜成人88aⅴ| 久久综合精品国产一区二区三区 | 久久嫩草精品久久久久| 东方欧美亚洲色图在线| 日韩毛片视频在线看| 欧美调教femdomvk| 麻豆国产欧美日韩综合精品二区 | 91精品国产综合久久国产大片| 日本强好片久久久久久aaa| www激情久久| 99久久综合精品| 三级欧美在线一区| 久久久精品综合| 在线观看不卡一区| 极品少妇xxxx精品少妇偷拍| 综合中文字幕亚洲| 欧美一区二区三区公司| 成人国产亚洲欧美成人综合网| 亚洲免费看黄网站| 日韩久久久精品| 色综合天天做天天爱| 麻豆一区二区在线| 亚洲精品中文在线影院| 欧美xxxxx裸体时装秀| 91福利在线免费观看| 九九精品一区二区| 亚洲综合成人在线视频| 久久综合国产精品| 欧美性三三影院| 成人一道本在线| 日韩高清不卡在线| 亚洲视频在线一区| 久久久蜜桃精品| 欧美精品第1页| av亚洲精华国产精华| 国模套图日韩精品一区二区| 亚洲五月六月丁香激情| 国产欧美一区二区三区沐欲| 3atv一区二区三区| 色婷婷香蕉在线一区二区| 国产高清不卡一区| 日本不卡的三区四区五区| 亚洲激情自拍视频| 中文字幕亚洲一区二区av在线| 精品国产乱码久久久久久夜甘婷婷| 欧美视频一区在线| 97精品国产露脸对白| 国产精品99久久久久久有的能看 | 一区二区三区色| 日本一区二区三区久久久久久久久不 | 亚洲欧美日韩中文播放| 国产欧美精品日韩区二区麻豆天美| 91精品国产综合久久久蜜臀粉嫩 | 日韩欧美一级二级三级| 欧美日韩亚洲综合| 在线观看欧美日本| 色屁屁一区二区| 不卡高清视频专区| a4yy欧美一区二区三区| 成人av网站在线| 成人福利视频网站| 成人一区在线观看| 成人av在线观| 一本色道**综合亚洲精品蜜桃冫| 成人黄色小视频在线观看| 国产成人av资源| 懂色中文一区二区在线播放| 粉嫩av亚洲一区二区图片| 成人一级片在线观看| 91在线你懂得| 日本韩国欧美国产| 欧美日韩一区国产| 欧美日韩亚洲综合在线 | 天天影视涩香欲综合网| 亚洲成人免费av| 免费成人美女在线观看.| 免费看欧美女人艹b| 激情久久五月天| 国产成人精品综合在线观看| 成人免费毛片app| 91亚洲大成网污www| 色婷婷av一区二区三区软件| 欧美日韩成人在线一区| 欧美电影免费观看高清完整版在线观看| 精品欧美一区二区三区精品久久| 久久免费偷拍视频| 中文字幕五月欧美| 亚洲福利视频一区二区| 美国av一区二区| 成人在线视频一区| 欧美日韩aaaaaa| 久久免费午夜影院| 亚洲免费观看高清完整版在线 | 免费成人结看片| 韩国精品在线观看| 99久久777色| 欧美一级精品在线| 国产精品美女久久久久aⅴ国产馆 国产精品美女久久久久av爽李琼 国产精品美女久久久久高潮 | 欧美一区日韩一区| 久久久久青草大香线综合精品| 亚洲少妇中出一区| 奇米影视一区二区三区小说| 国产一区二区导航在线播放| 成人免费观看av| 7777精品伊人久久久大香线蕉的| 国产清纯在线一区二区www| 一区二区三区在线视频观看58| 美脚の诱脚舐め脚责91| 99久久精品情趣| 日韩一区二区麻豆国产| 亚洲欧洲日韩女同| 久久国产尿小便嘘嘘| 91电影在线观看| 日本一区二区免费在线| 午夜欧美视频在线观看| 成人国产视频在线观看| 日韩免费高清视频| 亚洲成年人网站在线观看| 成人性生交大片免费看在线播放 | 色天使色偷偷av一区二区| 精品久久五月天| 亚洲va中文字幕| 99久久综合精品| 久久精品视频一区二区三区| 午夜精品久久久久久久| 91网页版在线| 国产精品久久久久一区| 九色综合狠狠综合久久| 欧美一区二区三区视频在线观看| 亚洲欧美日韩中文字幕一区二区三区| 久久国产精品72免费观看| 欧美高清精品3d| 亚洲在线中文字幕| 色综合久久九月婷婷色综合| 国产精品视频在线看| 国产尤物一区二区在线| 91精品国产福利在线观看| 亚洲一区二区三区小说| 色婷婷激情久久| 亚洲人成网站在线| 91美女在线看| 成人免费在线视频| www.色综合.com| 国产精品丝袜久久久久久app| 国产成人精品免费视频网站| 久久精品亚洲国产奇米99| 国产精品99久久久久久久vr| 久久亚洲二区三区| 国产一区 二区 三区一级| 久久久一区二区三区|