亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? csl_emifbhal.h

?? mpeg2_encoder為MPEG2算法的DEMO
?? H
?? 第 1 頁 / 共 2 頁
字號:
/******************************************************************************\*           Copyright (C) 2001 Texas Instruments Incorporated.*                           All Rights Reserved*------------------------------------------------------------------------------* FILENAME...... csl_emifhal.h* DATE CREATED.. 03/27/2001* LAST MODIFIED. 03/27/2001*                04/08/2004 Added PDTCTL register support *------------------------------------------------------------------------------* REGISTERS** GBLCTL  - global control register* CECTL0  - CE space control register 0* CECTL1  - CE space control register 1* CECTL2  - CE space control register 2* CECTL3  - CE space control register 3* SDCTL   - SDRAM control regsiter* SDTIM   - SDRAM timing register* SDEXT   - SDRAM extension register * CESEC0  - EMIFB CE0 secondary control * CESEC1  - EMIFB CE1 secondary control * CESEC2  - EMIFB CE2 secondary control * CESEC3  - EMIFB CE3 secondary control * PDTCTL  - Peripheral device transfer control\******************************************************************************/#ifndef _CSL_EMIFBHAL_H_#define _CSL_EMIFBHAL_H_#include <csl_stdinc.h>#include <csl_chip.h>#if (EMIFB_SUPPORT)/******************************************************************************\* MISC section\******************************************************************************/#define _EMIFB_BASE_GLOBAL   0x01A80000u/******************************************************************************\* module level register/field access macros\******************************************************************************/  /* ----------------- */  /* FIELD MAKE MACROS */  /* ----------------- */  #define EMIFB_FMK(REG,FIELD,x)\    _PER_FMK(EMIFB,##REG,##FIELD,x)  #define EMIFB_FMKS(REG,FIELD,SYM)\    _PER_FMKS(EMIFB,##REG,##FIELD,##SYM)    /* -------------------------------- */  /* RAW REGISTER/FIELD ACCESS MACROS */  /* -------------------------------- */  #define EMIFB_ADDR(REG)\    _EMIFB_##REG##_ADDR  #define EMIFB_RGET(REG)\    _PER_RGET(_EMIFB_##REG##_ADDR,EMIFB,##REG)  #define EMIFB_RSET(REG,x)\    _PER_RSET(_EMIFB_##REG##_ADDR,EMIFB,##REG,x)  #define EMIFB_FGET(REG,FIELD)\    _EMIFB_##REG##_FGET(##FIELD)  #define EMIFB_FSET(REG,FIELD,x)\    _EMIFB_##REG##_FSET(##FIELD,##x)  #define EMIFB_FSETS(REG,FIELD,SYM)\    _EMIFB_##REG##_FSETS(##FIELD,##SYM)    /* ------------------------------------------ */  /* ADDRESS BASED REGISTER/FIELD ACCESS MACROS */  /* ------------------------------------------ */  #define EMIFB_RGETA(addr,REG)\    _PER_RGET(addr,EMIFB,##REG)  #define EMIFB_RSETA(addr,REG,x)\    _PER_RSET(addr,EMIFB,##REG,x)  #define EMIFB_FGETA(addr,REG,FIELD)\    _PER_FGET(addr,EMIFB,##REG,##FIELD)  #define EMIFB_FSETA(addr,REG,FIELD,x)\    _PER_FSET(addr,EMIFB,##REG,##FIELD,x)  #define EMIFB_FSETSA(addr,REG,FIELD,SYM)\    _PER_FSETS(addr,EMIFB,##REG,##FIELD,##SYM)/******************************************************************************\* _____________________* |                   |* |  G B L C T L      |* |___________________|** GBLCTL  - global control register** FIELDS (msb -> lsb)* (rw) EK2RATE* (rw) EK2HZ* (rw) EK2EN* (rw) BRMODE* (r)  BUSREQ* (r)  ARDY* (r)  HOLD* (r)  HOLDA* (rw) NOHOLD* (rw) EK1HZ* (rw) EK1EN*\******************************************************************************/  #define _EMIFB_GBLCTL_OFFSET          0  #define _EMIFB_GBLCTL_ADDR            0x01A80000u  #define _EMIFB_GBLCTL_EK2RATE_MASK     0x000C0000u  #define _EMIFB_GBLCTL_EK2RATE_SHIFT    0x00000012u  #define  EMIFB_GBLCTL_EK2RATE_DEFAULT  0x00000002u  #define  EMIFB_GBLCTL_EK2RATE_OF(x)    _VALUEOF(x)  #define  EMIFB_GBLCTL_EK2RATE_FULLCLK  0x00000000u   #define  EMIFB_GBLCTL_EK2RATE_HALFCLK  0x00000001u   #define  EMIFB_GBLCTL_EK2RATE_QUARCLK  0x00000002u   #define _EMIFB_GBLCTL_EK2HZ_MASK       0x00020000u  #define _EMIFB_GBLCTL_EK2HZ_SHIFT      0x00000011u  #define  EMIFB_GBLCTL_EK2HZ_DEFAULT    0x00000000u  #define  EMIFB_GBLCTL_EK2HZ_OF(x)      _VALUEOF(x)  #define  EMIFB_GBLCTL_EK2HZ_CLK        0x00000000u   #define  EMIFB_GBLCTL_EK2HZ_HIGHZ      0x00000001u   #define _EMIFB_GBLCTL_EK2EN_MASK       0x00010000u  #define _EMIFB_GBLCTL_EK2EN_SHIFT      0x00000010u  #define  EMIFB_GBLCTL_EK2EN_DEFAULT    0x00000001u  #define  EMIFB_GBLCTL_EK2EN_OF(x)      _VALUEOF(x)  #define  EMIFB_GBLCTL_EK2EN_DISABLE    0x00000000u   #define  EMIFB_GBLCTL_EK2EN_ENABLE     0x00000001u   #define _EMIFB_GBLCTL_BRMODE_MASK     0x00002000u  #define _EMIFB_GBLCTL_BRMODE_SHIFT    0x0000000Du  #define  EMIFB_GBLCTL_BRMODE_DEFAULT  0x00000001u  #define  EMIFB_GBLCTL_BRMODE_OF(x)    _VALUEOF(x)  #define  EMIFB_GBLCTL_BRMODE_MSTATUS  0x00000000u   #define  EMIFB_GBLCTL_BRMODE_MRSTATUS 0x00000001u   #define _EMIFB_GBLCTL_BUSREQ_MASK     0x00000800u  #define _EMIFB_GBLCTL_BUSREQ_SHIFT    0x0000000Bu  #define  EMIFB_GBLCTL_BUSREQ_DEFAULT  0x00000000u  #define  EMIFB_GBLCTL_BUSREQ_OF(x)    _VALUEOF(x)  #define  EMIFB_GBLCTL_BUSREQ_LOW      0x00000000u  #define  EMIFB_GBLCTL_BUSREQ_HIGH     0x00000001u  #define _EMIFB_GBLCTL_ARDY_MASK       0x00000400u  #define _EMIFB_GBLCTL_ARDY_SHIFT      0x0000000Au  #define  EMIFB_GBLCTL_ARDY_DEFAULT    0x00000000u  #define  EMIFB_GBLCTL_ARDY_OF(x)      _VALUEOF(x)  #define  EMIFB_GBLCTL_ARDY_LOW        0x00000000u  #define  EMIFB_GBLCTL_ARDY_HIGH       0x00000001u  #define _EMIFB_GBLCTL_HOLD_MASK       0x00000200u  #define _EMIFB_GBLCTL_HOLD_SHIFT      0x00000009u  #define  EMIFB_GBLCTL_HOLD_DEFAULT    0x00000000u  #define  EMIFB_GBLCTL_HOLD_OF(x)      _VALUEOF(x)  #define  EMIFB_GBLCTL_HOLD_LOW        0x00000000u  #define  EMIFB_GBLCTL_HOLD_HIGH       0x00000001u  #define _EMIFB_GBLCTL_HOLDA_MASK      0x00000100u  #define _EMIFB_GBLCTL_HOLDA_SHIFT     0x00000008u  #define  EMIFB_GBLCTL_HOLDA_DEFAULT   0x00000000u  #define  EMIFB_GBLCTL_HOLDA_OF(x)     _VALUEOF(x)  #define  EMIFB_GBLCTL_HOLDA_LOW       0x00000000u  #define  EMIFB_GBLCTL_HOLDA_HIGH      0x00000001u  #define _EMIFB_GBLCTL_NOHOLD_MASK     0x00000080u  #define _EMIFB_GBLCTL_NOHOLD_SHIFT    0x00000007u  #define  EMIFB_GBLCTL_NOHOLD_DEFAULT  0x00000000u  #define  EMIFB_GBLCTL_NOHOLD_OF(x)    _VALUEOF(x)  #define  EMIFB_GBLCTL_NOHOLD_DISABLE  0x00000000u  #define  EMIFB_GBLCTL_NOHOLD_ENABLE   0x00000001u  #define _EMIFB_GBLCTL_EK1HZ_MASK      0x00000040u  #define _EMIFB_GBLCTL_EK1HZ_SHIFT     0x00000006u  #define  EMIFB_GBLCTL_EK1HZ_DEFAULT   0x00000001u  #define  EMIFB_GBLCTL_EK1HZ_OF(x)     _VALUEOF(x)  #define  EMIFB_GBLCTL_EK1HZ_CLK       0x00000000u   #define  EMIFB_GBLCTL_EK1HZ_HIGHZ     0x00000001u   #define _EMIFB_GBLCTL_EK1EN_MASK      0x00000020u  #define _EMIFB_GBLCTL_EK1EN_SHIFT     0x00000005u  #define  EMIFB_GBLCTL_EK1EN_DEFAULT   0x00000001u  #define  EMIFB_GBLCTL_EK1EN_OF(x)     _VALUEOF(x)  #define  EMIFB_GBLCTL_EK1EN_DISABLE   0x00000000u   #define  EMIFB_GBLCTL_EK1EN_ENABLE    0x00000001u   #define  EMIFB_GBLCTL_OF(x)           _VALUEOF(x)  #define EMIFB_GBLCTL_DEFAULT (Uint32)( \    0x00000004\    |_PER_FDEFAULT(EMIFB,GBLCTL,EK2RATE)\    |_PER_FDEFAULT(EMIFB,GBLCTL,EK2HZ)\    |_PER_FDEFAULT(EMIFB,GBLCTL,EK2EN)\    |_PER_FDEFAULT(EMIFB,GBLCTL,BRMODE)\    |_PER_FDEFAULT(EMIFB,GBLCTL,BUSREQ)\    |_PER_FDEFAULT(EMIFB,GBLCTL,ARDY)\    |_PER_FDEFAULT(EMIFB,GBLCTL,HOLD)\    |_PER_FDEFAULT(EMIFB,GBLCTL,HOLDA)\    |_PER_FDEFAULT(EMIFB,GBLCTL,NOHOLD)\    |_PER_FDEFAULT(EMIFB,GBLCTL,EK1HZ)\    |_PER_FDEFAULT(EMIFB,GBLCTL,EK1EN)\  )  #define EMIFB_GBLCTL_RMK(ek2rate,ek2hz,ek2en,brmode,nohold,ek1hz,ek1en) \    (Uint32)( \     _PER_FMK(EMIFB,GBLCTL,EK2RATE,ek2rate)\    |_PER_FMK(EMIFB,GBLCTL,EK2HZ,ek2hz)\    |_PER_FMK(EMIFB,GBLCTL,EK2EN,ek2en)\    |_PER_FMK(EMIFB,GBLCTL,BRMODE,brmode)\    |_PER_FMK(EMIFB,GBLCTL,NOHOLD,nohold)\    |_PER_FMK(EMIFB,GBLCTL,EK1HZ,ek1hz)\    |_PER_FMK(EMIFB,GBLCTL,EK1EN,ek1en)\  )  #define _EMIFB_GBLCTL_FGET(FIELD)\    _PER_FGET(_EMIFB_GBLCTL_ADDR,EMIFB,GBLCTL,##FIELD)  #define _EMIFB_GBLCTL_FSET(FIELD,field)\    _PER_FSET(_EMIFB_GBLCTL_ADDR,EMIFB,GBLCTL,##FIELD,field)  #define _EMIFB_GBLCTL_FSETS(FIELD,SYM)\    _PER_FSETS(_EMIFB_GBLCTL_ADDR,EMIFB,GBLCTL,##FIELD,##SYM)/******************************************************************************\* _____________________* |                   |* |  C E C T L        |* |___________________|** CECTL0 - CE space control register 0* CECTL1 - CE space control register 1* CECTL2 - CE space control register 2* CECTL3 - CE space control register 3** FIELDS (msb -> lsb)* (rw) WRSETUP* (rw) WRSTRB* (rw) WRHLD* (rw) RDSETUP* (rw) TA* (rw) RDSTRB* (rw) MTYPE* (rw) RDHLD*\******************************************************************************/  #define _EMIFB_CECTL0_OFFSET          2  #define _EMIFB_CECTL1_OFFSET          1  #define _EMIFB_CECTL2_OFFSET          4  #define _EMIFB_CECTL3_OFFSET          5  #define _EMIFB_CECTL0_ADDR            0x01A80008u  #define _EMIFB_CECTL1_ADDR            0x01A80004u  #define _EMIFB_CECTL2_ADDR            0x01A80010u  #define _EMIFB_CECTL3_ADDR            0x01A80014u  #define _EMIFB_CECTL_WRSETUP_MASK     0xF0000000u  #define _EMIFB_CECTL_WRSETUP_SHIFT    0x0000001Cu  #define  EMIFB_CECTL_WRSETUP_DEFAULT  0x0000000Fu  #define  EMIFB_CECTL_WRSETUP_OF(x)    _VALUEOF(x)  #define _EMIFB_CECTL_WRSTRB_MASK      0x0FC00000u  #define _EMIFB_CECTL_WRSTRB_SHIFT     0x00000016u  #define  EMIFB_CECTL_WRSTRB_DEFAULT   0x0000003Fu  #define  EMIFB_CECTL_WRSTRB_OF(x)     _VALUEOF(x)  #define _EMIFB_CECTL_WRHLD_MASK       0x00300000u  #define _EMIFB_CECTL_WRHLD_SHIFT      0x00000014u  #define  EMIFB_CECTL_WRHLD_DEFAULT    0x00000003u  #define  EMIFB_CECTL_WRHLD_OF(x)      _VALUEOF(x)    #define _EMIFB_CECTL_RDSETUP_MASK     0x000F0000u  #define _EMIFB_CECTL_RDSETUP_SHIFT    0x00000010u  #define  EMIFB_CECTL_RDSETUP_DEFAULT  0x0000000Fu  #define  EMIFB_CECTL_RDSETUP_OF(x)    _VALUEOF(x)  #define _EMIFB_CECTL_TA_MASK          0x0000C000u  #define _EMIFB_CECTL_TA_SHIFT         0x0000000Eu  #define  EMIFB_CECTL_TA_DEFAULT       0x00000003u  #define  EMIFB_CECTL_TA_OF(x)         _VALUEOF(x)  #define _EMIFB_CECTL_RDSTRB_MASK      0x00003F00u  #define _EMIFB_CECTL_RDSTRB_SHIFT     0x00000008u  #define  EMIFB_CECTL_RDSTRB_DEFAULT   0x0000003Fu  #define  EMIFB_CECTL_RDSTRB_OF(x)     _VALUEOF(x)    #define _EMIFB_CECTL_MTYPE_MASK       0x000000F0u  #define _EMIFB_CECTL_MTYPE_SHIFT      0x00000004u  #define  EMIFB_CECTL_MTYPE_DEFAULT    0x00000000u  #define  EMIFB_CECTL_MTYPE_OF(x)      _VALUEOF(x)  #define  EMIFB_CECTL_MTYPE_ASYNC8     0x00000000u   #define  EMIFB_CECTL_MTYPE_ASYNC16    0x00000001u   #define  EMIFB_CECTL_MTYPE_SDRAM8     0x00000008u   #define  EMIFB_CECTL_MTYPE_SDRAM16    0x00000009u   #define  EMIFB_CECTL_MTYPE_SYNC8      0x0000000Au   #define  EMIFB_CECTL_MTYPE_SYNC16     0x0000000Bu   #define _EMIFB_CECTL_WRHLDMSB_MASK    0x00000008u  #define _EMIFB_CECTL_WRHLDMSB_SHIFT   0x00000003u  #define  EMIFB_CECTL_WRHLDMSB_DEFAULT 0x00000000u  #define  EMIFB_CECTL_WRHLDMSB_OF(x)   _VALUEOF(x)  #define _EMIFB_CECTL_RDHLD_MASK       0x00000007u  #define _EMIFB_CECTL_RDHLD_SHIFT      0x00000000u  #define  EMIFB_CECTL_RDHLD_DEFAULT    0x00000003u  #define  EMIFB_CECTL_RDHLD_OF(x)      _VALUEOF(x)  #define  EMIFB_CECTL_OF(x)            _VALUEOF(x)  #define EMIFB_CECTL_DEFAULT (Uint32)( \     _PER_FDEFAULT(EMIFB,CECTL,WRSETUP)\    |_PER_FDEFAULT(EMIFB,CECTL,WRSTRB)\    |_PER_FDEFAULT(EMIFB,CECTL,WRHLD)\    |_PER_FDEFAULT(EMIFB,CECTL,RDSETUP)\    |_PER_FDEFAULT(EMIFB,CECTL,TA)\    |_PER_FDEFAULT(EMIFB,CECTL,RDSTRB)\    |_PER_FDEFAULT(EMIFB,CECTL,MTYPE)\    |_PER_FDEFAULT(EMIFB,CECTL,WRHLDMSB)\    |_PER_FDEFAULT(EMIFB,CECTL,RDHLD)\  )  #define EMIFB_CECTL_RMK(wrsetup,wrstrb,wrhld,rdsetup,ta,rdstrb,mtype,\    wrhldmsb,rdhld) (Uint32)( \     _PER_FMK(EMIFB,CECTL,WRSETUP,wrsetup)\    |_PER_FMK(EMIFB,CECTL,WRSTRB,wrstrb)\    |_PER_FMK(EMIFB,CECTL,WRHLD,wrhld)\    |_PER_FMK(EMIFB,CECTL,RDSETUP,rdsetup)\    |_PER_FMK(EMIFB,CECTL,TA,ta)\    |_PER_FMK(EMIFB,CECTL,RDSTRB,rdstrb)\    |_PER_FMK(EMIFB,CECTL,MTYPE,mtype)\    |_PER_FMK(EMIFB,CECTL,WRHLDMSB,wrhldmsb)\    |_PER_FMK(EMIFB,CECTL,RDHLD,rdhld)\  )  #define _EMIFB_CECTL_FGET(N,FIELD)\    _PER_FGET(_EMIFB_CECTL##N##_ADDR,EMIFB,CECTL,##FIELD)  #define _EMIFB_CECTL_FSET(N,FIELD,f)\    _PER_FSET(_EMIFB_CECTL##N##_ADDR,EMIFB,CECTL,##FIELD,f)  #define _EMIFB_CECTL_FSETS(N,FIELD,SYM)\    _PER_FSETS(_EMIFB_CECTL##N##_ADDR,EMIFB,CECTL,##FIELD,##SYM)  #define _EMIFB_CECTL0_FGET(FIELD) _EMIFB_CECTL_FGET(0,##FIELD)  #define _EMIFB_CECTL1_FGET(FIELD) _EMIFB_CECTL_FGET(1,##FIELD)  #define _EMIFB_CECTL2_FGET(FIELD) _EMIFB_CECTL_FGET(2,##FIELD)  #define _EMIFB_CECTL3_FGET(FIELD) _EMIFB_CECTL_FGET(3,##FIELD)  #define _EMIFB_CECTL0_FSET(FIELD,f) _EMIFB_CECTL_FSET(0,##FIELD,f)  #define _EMIFB_CECTL1_FSET(FIELD,f) _EMIFB_CECTL_FSET(1,##FIELD,f)  #define _EMIFB_CECTL2_FSET(FIELD,f) _EMIFB_CECTL_FSET(2,##FIELD,f)  #define _EMIFB_CECTL3_FSET(FIELD,f) _EMIFB_CECTL_FSET(3,##FIELD,f)  #define _EMIFB_CECTL0_FSETS(FIELD,SYM) _EMIFB_CECTL_FSETS(0,##FIELD,##SYM)  #define _EMIFB_CECTL1_FSETS(FIELD,SYM) _EMIFB_CECTL_FSETS(1,##FIELD,##SYM)  #define _EMIFB_CECTL2_FSETS(FIELD,SYM) _EMIFB_CECTL_FSETS(2,##FIELD,##SYM)  #define _EMIFB_CECTL3_FSETS(FIELD,SYM) _EMIFB_CECTL_FSETS(3,##FIELD,##SYM)/******************************************************************************\* _____________________* |                   |* |  S D C T L        |* |___________________|** SDCTL   - SDRAM control regsiter** FIELDS (msb -> lsb)* (rw) SDBSZ * (rw) SDRSZ * (rw) SDCSZ * (rw) RFEN* (w)  INIT* (rw) TRCD* (rw) TRP* (rw) TRC*\******************************************************************************/  #define _EMIFB_SDCTL_OFFSET           6  #define _EMIFB_SDCTL_ADDR             0x01A80018u  #define _EMIFB_SDCTL_SDBSZ_MASK       0x40000000u  #define _EMIFB_SDCTL_SDBSZ_SHIFT      0x0000001Eu  #define  EMIFB_SDCTL_SDBSZ_DEFAULT    0x00000000u  #define  EMIFB_SDCTL_SDBSZ_OF(x)      _VALUEOF(x)  #define  EMIFB_SDCTL_SDBSZ_2BANKS     0x00000000u  #define  EMIFB_SDCTL_SDBSZ_4BANKS     0x00000001u    #define _EMIFB_SDCTL_SDRSZ_MASK       0x30000000u  #define _EMIFB_SDCTL_SDRSZ_SHIFT      0x0000001Cu  #define  EMIFB_SDCTL_SDRSZ_DEFAULT    0x00000000u  #define  EMIFB_SDCTL_SDRSZ_OF(x)      _VALUEOF(x)  #define  EMIFB_SDCTL_SDRSZ_11ROW      0x00000000u  #define  EMIFB_SDCTL_SDRSZ_12ROW      0x00000001u  #define  EMIFB_SDCTL_SDRSZ_13ROW      0x00000002u    #define _EMIFB_SDCTL_SDCSZ_MASK       0x0C000000u  #define _EMIFB_SDCTL_SDCSZ_SHIFT      0x0000001Au  #define  EMIFB_SDCTL_SDCSZ_DEFAULT    0x00000000u  #define  EMIFB_SDCTL_SDCSZ_OF(x)      _VALUEOF(x)  #define  EMIFB_SDCTL_SDCSZ_9COL       0x00000000u  #define  EMIFB_SDCTL_SDCSZ_8COL       0x00000001u  #define  EMIFB_SDCTL_SDCSZ_10COL      0x00000002u    #define _EMIFB_SDCTL_RFEN_MASK        0x02000000u  #define _EMIFB_SDCTL_RFEN_SHIFT       0x00000019u  #define  EMIFB_SDCTL_RFEN_DEFAULT     0x00000001u

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产成人免费网站| 欧美人成免费网站| 欧美极品xxx| 国产精品一品视频| 精品福利在线导航| 美腿丝袜在线亚洲一区| 宅男噜噜噜66一区二区66| 亚洲国产人成综合网站| 欧洲一区二区三区在线| 亚洲女性喷水在线观看一区| 91最新地址在线播放| 国产精品亲子乱子伦xxxx裸| 国产成人精品三级麻豆| 国产午夜亚洲精品不卡| 国产精品系列在线播放| 国产亚洲人成网站| 国产成人免费视频一区| 亚洲国产精华液网站w| 成人中文字幕在线| 中日韩av电影| 99精品视频一区二区| 综合久久久久久| 日本精品免费观看高清观看| 一区二区三区日韩| 欧美亚一区二区| 午夜久久福利影院| 911精品国产一区二区在线| 男男gaygay亚洲| 精品久久久久久久久久久久包黑料 | 精品久久久久一区| 国产一区亚洲一区| 中文av一区二区| 91在线精品一区二区三区| 一区二区视频在线| 欧美久久久久久蜜桃| 奇米精品一区二区三区在线观看 | 亚洲欧美在线另类| 91丨九色丨尤物| 亚洲一区二区三区视频在线| 欧美日本在线视频| 麻豆国产精品官网| 国产日韩亚洲欧美综合| av在线播放成人| 亚洲激情中文1区| 7777精品伊人久久久大香线蕉超级流畅 | 精品国产一区a| 粉嫩高潮美女一区二区三区 | 亚洲最大成人网4388xx| 69久久夜色精品国产69蝌蚪网| 黄色小说综合网站| 国产精品美女www爽爽爽| 一本大道久久a久久综合| 天堂在线亚洲视频| 精品动漫一区二区三区在线观看| 国产成人免费高清| 一区二区三区国产精华| 欧美一区永久视频免费观看| 国产成人av资源| 亚洲综合精品久久| 日韩免费一区二区三区在线播放| 东方aⅴ免费观看久久av| 夜夜嗨av一区二区三区中文字幕 | 国产精品理论片| 欧美日韩色一区| 国产在线精品不卡| 亚洲黄网站在线观看| 欧美r级在线观看| 91免费版pro下载短视频| 青草av.久久免费一区| 中文字幕不卡在线观看| 欧美日韩大陆在线| 丁香桃色午夜亚洲一区二区三区| 亚洲国产日韩a在线播放| 久久精品亚洲国产奇米99| 在线观看国产一区二区| 国产综合久久久久影院| 亚洲卡通欧美制服中文| 亚洲精品一区二区在线观看| 色天使色偷偷av一区二区| 久久se这里有精品| 一区二区三区高清| 久久久亚洲国产美女国产盗摄| 欧美专区日韩专区| 高清不卡一二三区| 日韩精品视频网| 综合久久综合久久| 精品国产免费一区二区三区四区| 欧美中文字幕一区| 国产精品99久久久久久有的能看| 首页欧美精品中文字幕| 综合久久一区二区三区| 久久久不卡影院| 91精品婷婷国产综合久久性色| 不卡一区在线观看| 国产最新精品精品你懂的| 午夜不卡在线视频| 18欧美亚洲精品| 久久免费看少妇高潮| 欧美日韩国产a| 99精品久久只有精品| 久久99精品久久久久婷婷| 一区二区三区产品免费精品久久75| 欧美激情在线看| 欧美大片在线观看一区二区| 欧美午夜精品一区二区蜜桃| www.欧美.com| 国产a级毛片一区| 狠狠色丁香九九婷婷综合五月| 丝袜脚交一区二区| 一区二区三区中文字幕| 一色屋精品亚洲香蕉网站| 久久久久久日产精品| 日韩一区二区三区四区五区六区 | 欧美三级韩国三级日本三斤| 99久久伊人网影院| 国产精品白丝av| 久久不见久久见免费视频7| 视频一区视频二区中文字幕| 亚洲精品久久久蜜桃| 中文字幕一区二区三区在线不卡| 久久久亚洲综合| 日韩欧美www| 日韩亚洲欧美在线观看| 91精品中文字幕一区二区三区| 欧美日韩免费在线视频| 在线观看视频一区| 91蝌蚪国产九色| 99国产麻豆精品| 成人av在线一区二区三区| 成人免费毛片片v| 国产成人a级片| 国产91丝袜在线播放九色| 国产精品一色哟哟哟| 国产一区二区三区四区五区美女 | 日本高清免费不卡视频| 91影院在线观看| 91蝌蚪porny| 91久久香蕉国产日韩欧美9色| eeuss国产一区二区三区| 成人精品免费网站| 从欧美一区二区三区| 成人综合在线观看| 波波电影院一区二区三区| 波多野洁衣一区| 91在线免费看| 欧洲精品视频在线观看| 欧美日韩一区二区在线视频| 欧美日韩视频在线一区二区| 91麻豆精品国产91久久久| 欧美一区永久视频免费观看| 欧美α欧美αv大片| 精品国产露脸精彩对白| 国产肉丝袜一区二区| 亚洲欧洲精品一区二区三区不卡| 亚洲日本一区二区| 午夜视频一区在线观看| 免费的成人av| 国产美女娇喘av呻吟久久| 高潮精品一区videoshd| av不卡一区二区三区| 91美女在线视频| 欧美蜜桃一区二区三区| 欧美一区二区三区四区五区| 2023国产精品| 国产精品视频一区二区三区不卡| 《视频一区视频二区| 亚洲国产人成综合网站| 免费欧美高清视频| 国产成人精品一区二| 一本久久a久久精品亚洲| 欧美精品少妇一区二区三区| 日韩欧美国产综合在线一区二区三区| 精品国产精品网麻豆系列| 日本一区二区高清| 亚洲激情男女视频| 美女网站在线免费欧美精品| 国产成人av在线影院| 色av成人天堂桃色av| 日韩欧美在线影院| 欧美国产精品久久| 亚洲伊人伊色伊影伊综合网| 老司机精品视频导航| 99精品国产热久久91蜜凸| 欧美三级蜜桃2在线观看| 欧美精品一区二区三区视频 | 国产精品污www在线观看| 亚洲午夜三级在线| 91精彩视频在线| 欧美videos中文字幕| 亚洲欧洲韩国日本视频| 青青青爽久久午夜综合久久午夜| 国产电影精品久久禁18| 欧美中文字幕一二三区视频| 久久综合av免费| 亚洲码国产岛国毛片在线| 老司机免费视频一区二区| 91影视在线播放| 精品福利av导航| 亚洲韩国精品一区| 国产精品一区免费视频|