亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? csl_vcphal.h

?? mpeg2_encoder為MPEG2算法的DEMO
?? H
?? 第 1 頁 / 共 2 頁
字號:
/******************************************************************************\*           Copyright (C) 1999-2000 Texas Instruments Incorporated.*                           All Rights Reserved*------------------------------------------------------------------------------* FILENAME...... csl_vcphal.h* DATE CREATED.. 02/21/2001 * LAST MODIFIED. 08/02/2004 - Adding support for C6418*                04/17/2003*------------------------------------------------------------------------------* REGISTERS** IC0   - VCP input configuration register  0* IC1   - VCP input configuration register  1* IC2   - VCP input configuration register  2* IC3   - VCP input configuration register  3* IC4   - VCP input configuration register  4* IC5   - VCP input configuration register  5* EXE   - VCP execution register * END   - VCP endian mode register* OUT0   - VCP output parameters register   0* OUT1   - VCP output parameters register   1* STAT0  - VCP status register 0* STAT1  - VCP status register 1* ERR   - VCP error register**------------------------------------------------------------------------------* MEMORY REGIONS** ICMEM - VCP interrupt configuration register space* OPMEM - VCP output parameter register space* BMMEM - VCP systematics and parities memory* HDMEM - VCP hard decisions memory********************************************************************************Corrections Made 04/17/2003*#define  VCP_OPMEM_ADDR           0x50000048u	VCPOUT0	VCP Output Register 0 //Correction was 0x50000024u*#define _VCP_IC4_IMINS_MASK       0x0FFF0000u	//Correction was 0x00FF0000u*#define _VCP_IC4_IMAXS_MASK       0x00000FFFu	//Correction was 0x000000FFu*#define  VCP_IC5_SDHD_SOFT        0x00000001u	//Correction was 0*#define  VCP_IC5_SDHD_HARD        0x00000000u	//Correction was 1*#define _VCP_OUT0_ADDR            0x01B80048u	//Correction was 0x01B80024u*#define _VCP_OUT0_FMINS_MASK      0x0FFF0000u	//Correction was 0x00FF0000u*#define _VCP_OUT0_FMAXS_MASK      0x00000FFFu	//Correction was 0x00000FFFu*#define _VCP_ERR_ERROR_MASK       0x00000007u	//Correction was 0x00000400u*#define _VCP_ERR_ERROR_SHIFT      0x00000000u	//Correction was 0x0000000Au*#define _VCP_STAT0_NSYM_MASK      0xFFFF0000u*#define _VCP_STAT0_NSYM_SHIFT     0x00000010u*#define _VCP_OUT1_FMAXI_MASK      0x00000FFFu	//Correction was 0x00000FFFu*#define _VCP_OUT1_ADDR            0x01B8004Cu	//Correction was 0x01B80028\*******************************************************************************/#ifndef _CSL_VCPHAL_H_#define _CSL_VCPHAL_H_#include <csl_stdinc.h>#include <csl_chip.h>#if (VCP_SUPPORT)/******************************************************************************\* Memory section\******************************************************************************/  #define _VCP_BASE_IC               0x01B80000u	/*VCPIC0	VCP Input Configuration Reg 0 Config bus*/  #define  VCP_ICMEM_ADDR            0x50000000u	/*VCPIC0	VCP Input Configuration Reg 0 EDMA bus*/  #define  VCP_OPMEM_ADDR            0x50000048u	/*VCPOUT0	VCP Output Register 0 Correction*/  #define  VCP_BMMEM_ADDR            0x50000080u	/*VCPWBM	VCP Branch Metrics Write Register*/  #define  VCP_HDMEM_ADDR            0x50000088u	/*VCPRDECS	VCP Decisions Read Register*//******************************************************************************\* module level register/field access macros\******************************************************************************/  /* ----------------- */  /* FIELD MAKE MACROS */  /* ----------------- */  #define VCP_FMK(REG,FIELD,x)\    _PER_FMK(VCP,##REG,##FIELD,x)  #define VCP_FMKS(REG,FIELD,SYM)\    _PER_FMKS(VCP,##REG,##FIELD,##SYM)  /* -------------------------------- */  /* RAW REGISTER/FIELD ACCESS MACROS */  /* -------------------------------- */  #define VCP_ADDR(REG)\    _VCP_##REG##_ADDR  #define VCP_RGET(REG)\    _PER_RGET(_VCP_##REG##_ADDR,VCP,##REG)  #define VCP_RSET(REG,x)\    _PER_RSET(_VCP_##REG##_ADDR,VCP,##REG,x)  #define VCP_FGET(REG,FIELD)\    _VCP_##REG##_FGET(##FIELD)  #define VCP_FSET(REG,FIELD,x)\    _VCP_##REG##_FSET(##FIELD,##x)  #define VCP_FSETS(REG,FIELD,SYM)\    _VCP_##REG##_FSETS(##FIELD,##SYM)  /* ------------------------------------------ */  /* ADDRESS BASED REGISTER/FIELD ACCESS MACROS */  /* ------------------------------------------ */  #define VCP_RGETA(addr,REG)\    _PER_RGET(addr,VCP,##REG)  #define VCP_RSETA(addr,REG,x)\    _PER_RSET(addr,VCP,##REG,x)  #define VCP_FGETA(addr,REG,FIELD)\    _PER_FGET(addr,VCP,##REG,##FIELD)  #define VCP_FSETA(addr,REG,FIELD,x)\    _PER_FSET(addr,VCP,##REG,##FIELD,x)  #define VCP_FSETSA(addr,REG,FIELD,SYM)\    _PER_FSETS(addr,VCP,##REG,##FIELD,##SYM)  /* ----------------------------------------- */  /* HANDLE BASED REGISTER/FIELD ACCESS MACROS */  /* ----------------------------------------- */  #define VCP_ADDRH(h,REG)\    (Uint32)(&((h)->baseAddr[_VCP_##REG##_OFFSET]))  #define VCP_RGETH(h,REG)\    VCP_RGETA(VCP_ADDRH(h,##REG),##REG)  #define VCP_RSETH(h,REG,x)\    VCP_RSETA(VCP_ADDRH(h,##REG),##REG,x)  #define VCP_FGETH(h,REG,FIELD)\    VCP_FGETA(VCP_ADDRH(h,##REG),##REG,##FIELD)  #define VCP_FSETH(h,REG,FIELD,x)\    VCP_FSETA(VCP_ADDRH(h,##REG),##REG,##FIELD,x)  #define VCP_FSETSH(h,REG,FIELD,SYM)\    VCP_FSETSA(VCP_ADDRH(h,##REG),##REG,##FIELD,##SYM)/******************************************************************************\* _____________________* |                   |* |  I C 0            |* |___________________|** VCP input configuration register  0** FIELDS (msb -> lsb)* (rw) POLY3* (rw) POLY2* (rw) POLY1* (rw) POLY0*\******************************************************************************/  #define _VCP_IC0_OFFSET            0  #define _VCP_IC0_ADDR              0x01B80000u  #define _VCP_IC0_POLY3_MASK        0xFF000000u  #define _VCP_IC0_POLY3_SHIFT       0x00000018u  #define  VCP_IC0_POLY3_DEFAULT     0x00000000u  #define  VCP_IC0_POLY3_OF(x)       _VALUEOF(x)  #define _VCP_IC0_POLY2_MASK        0x00FF0000u  #define _VCP_IC0_POLY2_SHIFT       0x00000010u  #define  VCP_IC0_POLY2_DEFAULT     0x00000000u  #define  VCP_IC0_POLY2_OF(x)       _VALUEOF(x)  #define _VCP_IC0_POLY1_MASK        0x0000FF00u  #define _VCP_IC0_POLY1_SHIFT       0x00000008u  #define  VCP_IC0_POLY1_DEFAULT     0x00000000u  #define  VCP_IC0_POLY1_OF(x)       _VALUEOF(x)  #define _VCP_IC0_POLY0_MASK        0x000000FFu  #define _VCP_IC0_POLY0_SHIFT       0x00000000u  #define  VCP_IC0_POLY0_DEFAULT     0x00000000u  #define  VCP_IC0_POLY0_OF(x)       _VALUEOF(x)  #define  VCP_IC0_OF(x)             _VALUEOF(x)  #define VCP_IC0_DEFAULT (Uint32)(\    _PER_FDEFAULT(VCP,IC0,POLY3)\   |_PER_FDEFAULT(VCP,IC0,POLY2)\   |_PER_FDEFAULT(VCP,IC0,POLY1)\   |_PER_FDEFAULT(VCP,IC0,POLY0)\  )  #define VCP_IC0_RMK(poly3,poly2,poly1,poly0) (Uint32)(\     _PER_FMK(VCP,IC0,POLY3,poly3)\    |_PER_FMK(VCP,IC0,POLY2,poly2)\    |_PER_FMK(VCP,IC0,POLY1,poly1)\    |_PER_FMK(VCP,IC0,POLY0,poly0)\  )  #define _VCP_IC0_FGET(FIELD)\    _PER_FGET(_VCP_IC0_ADDR,VCP,IC0,##FIELD)  #define _VCP_IC0_FSET(FIELD,field)\    _PER_FSET(_VCP_IC0_ADDR,VCP,IC0,##FIELD,field)  #define _VCP_IC0_FSETS(FIELD,SYM)\    _PER_FSETS(_VCP_IC0_ADDR,VCP,IC0,FIELD,##SYM)/******************************************************************************\* _____________________* |                   |* |  I C 1            |* |___________________|** VCP input configuration register  1** FIELDS (msb -> lsb)* (rw) YAMEN* (rw) YAMT* (rw) ZERO*\******************************************************************************/  #define _VCP_IC1_OFFSET            1  #define _VCP_IC1_ADDR              0x01B80004u  #define _VCP_IC1_YAMEN_MASK        0x10000000u  #define _VCP_IC1_YAMEN_SHIFT       0x0000001Cu  #define  VCP_IC1_YAMEN_DEFAULT     0x00000000u  #define  VCP_IC1_YAMEN_OF(x)       _VALUEOF(x)  #define  VCP_IC1_YAMEN_DISABLE     0x00000000u  #define  VCP_IC1_YAMEN_ENABLE      0x00000001u  #define _VCP_IC1_YAMT_MASK        0x0FFF0000u  #define _VCP_IC1_YAMT_SHIFT       0x00000010u  #define  VCP_IC1_YAMT_DEFAULT     0x00000000u  #define  VCP_IC1_YAMT_OF(x)       _VALUEOF(x)  #define _VCP_IC1_ZERO_MASK         0x0000FFFFu  #define _VCP_IC1_ZERO_SHIFT        0x00000000u  #define  VCP_IC1_ZERO_DEFAULT      0x00000000u  #define  VCP_IC1_ZERO_OF(x)        _VALUEOF(x)  #define  VCP_IC1_ZERO_ZEROS        0x00000000u  #define  VCP_IC1_OF(x)             _VALUEOF(x)  #define VCP_IC1_DEFAULT (Uint32)(\    _PER_FDEFAULT(VCP,IC1,YAMEN)\   |_PER_FDEFAULT(VCP,IC1,YAMT)\   |_PER_FDEFAULT(VCP,IC1,ZERO)\  )  #define VCP_IC1_RMK(yamen,yamt,zero) (Uint32)(\     _PER_FMK(VCP,IC1,YAMEN,yamen)\    |_PER_FMK(VCP,IC1,YAMT,yamt)\    |_PER_FMK(VCP,IC1,ZERO,zero)\  )  #define _VCP_IC1_FGET(FIELD)\    _PER_FGET(_VCP_IC1_ADDR,VCP,IC1,##FIELD)  #define _VCP_IC1_FSET(FIELD,field)\    _PER_FSET(_VCP_IC1_ADDR,VCP,IC1,##FIELD,field)  #define _VCP_IC1_FSETS(FIELD,SYM)\    _PER_FSETS(_VCP_IC1_ADDR,VCP,IC1,FIELD,##SYM)/******************************************************************************\* _____________________* |                   |* |  I C 2            |* |___________________|** VCP input configuration register  2** FIELDS (msb -> lsb)* (rw) R* (rw) F*\******************************************************************************/  #define _VCP_IC2_OFFSET            2  #define _VCP_IC2_ADDR              0x01BA0008u  #define _VCP_IC2_R_MASK        0xFFFF0000u  #define _VCP_IC2_R_SHIFT       0x00000010u  #define  VCP_IC2_R_DEFAULT     0x00000000u  #define  VCP_IC2_R_OF(x)       _VALUEOF(x)  #define _VCP_IC2_FL_MASK       0x0000FFFFu  #define _VCP_IC2_FL_SHIFT      0x00000000u  #define  VCP_IC2_FL_DEFAULT    0x00000000u  #define  VCP_IC2_FL_OF(x)      _VALUEOF(x)  #define  VCP_IC2_OF(x)             _VALUEOF(x)  #define VCP_IC2_DEFAULT (Uint32)(\    _PER_FDEFAULT(VCP,IC2,R)\   |_PER_FDEFAULT(VCP,IC2,FL)\  )  #define VCP_IC2_RMK(r,fl) (Uint32)(\     _PER_FMK(VCP,IC2,R,r)\    |_PER_FMK(VCP,IC2,FL,fl)\  )  #define _VCP_IC2_FGET(FIELD)\    _PER_FGET(_VCP_IC2_ADDR,VCP,IC2,##FIELD)  #define _VCP_IC2_FSET(FIELD,field)\    _PER_FSET(_VCP_IC2_ADDR,VCP,IC2,##FIELD,field)  #define _VCP_IC2_FSETS(FIELD,SYM)\    _PER_FSETS(_VCP_IC2_ADDR,VCP,IC2,FIELD,##SYM)/******************************************************************************\* _____________________* |                   |* |  I C 3            |* |___________________|** VCP input configuration register  3** FIELDS (msb -> lsb)* (rw) C*\******************************************************************************/  #define _VCP_IC3_OFFSET            3  #define _VCP_IC3_ADDR              0x01BA000Cu  #define _VCP_IC3_C_MASK       0x0000FFFFu  #define _VCP_IC3_C_SHIFT      0x00000000u  #define  VCP_IC3_C_DEFAULT    0x00000000u  #define  VCP_IC3_C_OF(x)      _VALUEOF(x)  #define  VCP_IC3_OF(x)             _VALUEOF(x)  #define VCP_IC3_DEFAULT (Uint32)(\    _PER_FDEFAULT(VCP,IC3,C)\  )  #define VCP_IC3_RMK(c) (Uint32)(\     _PER_FMK(VCP,IC3,C,c)\  )  #define _VCP_IC3_FGET(FIELD)\    _PER_FGET(_VCP_IC3_ADDR,VCP,IC3,##FIELD)  #define _VCP_IC3_FSET(FIELD,field)\    _PER_FSET(_VCP_IC3_ADDR,VCP,IC3,##FIELD,field)  #define _VCP_IC3_FSETS(FIELD,SYM)\    _PER_FSETS(_VCP_IC3_ADDR,VCP,IC3,FIELD,##SYM)/******************************************************************************\* _____________________* |                   |* |  I C 4            |* |___________________|** VCP input configuration register  4** FIELDS (msb -> lsb)* (rw) IMINS* (rw) IMAXS*\******************************************************************************/  #define _VCP_IC4_OFFSET            4  #define _VCP_IC4_ADDR              0x01BA0010u  #define _VCP_IC4_IMINS_MASK         0x0FFF0000u	/*Correction*/  #define _VCP_IC4_IMINS_SHIFT        0x00000010u  #define  VCP_IC4_IMINS_DEFAULT      0x00000000u  #define  VCP_IC4_IMINS_OF(x)        _VALUEOF(x)  #define _VCP_IC4_IMAXS_MASK          0x00000FFFu	/*Correction*/  #define _VCP_IC4_IMAXS_SHIFT         0x00000000u  #define  VCP_IC4_IMAXS_DEFAULT       0x00000000u  #define  VCP_IC4_IMAXS_OF(x)         _VALUEOF(x)  #define  VCP_IC4_OF(x)             _VALUEOF(x)  #define VCP_IC4_DEFAULT (Uint32)(\    _PER_FDEFAULT(VCP,IC4,IMINS)\   |_PER_FDEFAULT(VCP,IC4,IMAXS)\  )  #define VCP_IC4_RMK(imins,imaxs) (Uint32)(\     _PER_FMK(VCP,IC4,IMINS,imins)\    |_PER_FMK(VCP,IC4,IMAXS,imaxs)\  )  #define _VCP_IC4_FGET(FIELD)\    _PER_FGET(_VCP_IC4_ADDR,VCP,IC4,##FIELD)  #define _VCP_IC4_FSET(FIELD,field)\    _PER_FSET(_VCP_IC4_ADDR,VCP,IC4,##FIELD,field)  #define _VCP_IC4_FSETS(FIELD,SYM)\    _PER_FSETS(_VCP_IC4_ADDR,VCP,IC4,FIELD,##SYM)/******************************************************************************\* _____________________* |                   |* |  I C 5            |* |___________________|** VCP input configuration register  5** FIELDS (msb -> lsb)* (rw) SDHD* (rw) OUTF* (rw) TB* (rw) SYMR* (rw) SYMX* (rw) IMAXI*\******************************************************************************/  #define _VCP_IC5_OFFSET            5  #define _VCP_IC5_ADDR              0x01BA0014u  #define _VCP_IC5_SDHD_MASK        0x80000000u

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
99综合影院在线| 精品亚洲成a人| 日韩欧美一区电影| 国产成人午夜精品5599| 中文字幕一区二区三区在线观看| 波多野结衣中文字幕一区二区三区 | 久久精品亚洲精品国产欧美| 成人app软件下载大全免费| 一级做a爱片久久| 日韩亚洲欧美在线| 成人精品gif动图一区| 亚洲国产视频网站| 久久精品视频免费观看| 日本福利一区二区| 韩国毛片一区二区三区| 亚洲精品免费电影| 欧美精品一区二区三区视频| 色综合久久久久久久| 蜜臀av一区二区在线免费观看| 国产精品日韩成人| 欧美性生活一区| 麻豆精品久久精品色综合| 国产欧美日韩视频一区二区| 欧美性做爰猛烈叫床潮| 国产露脸91国语对白| 国产精品成人免费| 欧美一区二区福利视频| 91丨九色丨国产丨porny| 久久99精品久久久久久久久久久久 | 国产精品一卡二卡| 奇米影视一区二区三区小说| 一区二区三区资源| 国产欧美一区二区三区沐欲| 日韩西西人体444www| 一本一本久久a久久精品综合麻豆 一本一道波多野结衣一区二区 | 欧美色倩网站大全免费| 不卡电影一区二区三区| 国产一区二区在线观看视频| 亚洲一区二区综合| 国产精品伦理一区二区| 精品粉嫩aⅴ一区二区三区四区| 欧美日韩一区二区在线视频| 成年人午夜久久久| 国产91精品露脸国语对白| 久久精品国产精品亚洲红杏| 三级久久三级久久| 一区二区三区小说| 亚洲另类在线视频| 国产日韩精品一区| 亚洲精品在线观| 欧美伦理影视网| 欧美日韩在线综合| av在线综合网| 91亚洲永久精品| 91亚洲午夜精品久久久久久| www.99精品| 99视频热这里只有精品免费| eeuss国产一区二区三区| 成人短视频下载| 狠狠色狠狠色综合| 激情图片小说一区| 石原莉奈在线亚洲三区| 香蕉成人伊视频在线观看| 亚洲国产日韩a在线播放性色| 亚洲精品成人悠悠色影视| 国产精品的网站| 亚洲免费观看高清完整版在线观看 | 成人av集中营| 99国产精品视频免费观看| 成+人+亚洲+综合天堂| 成人99免费视频| 91在线观看下载| 色综合一区二区| 欧美亚一区二区| 91精品午夜视频| 精品剧情在线观看| 久久综合色天天久久综合图片| 日韩欧美国产综合| wwww国产精品欧美| 国产日韩欧美综合一区| 国产精品三级视频| 中文字幕一区二区三区不卡在线| 久久一夜天堂av一区二区三区 | 欧美激情综合五月色丁香小说| 日本一区二区电影| 亚洲欧美aⅴ...| 视频一区视频二区中文| 国产成人亚洲综合a∨猫咪| 99re成人在线| 欧美日本国产视频| xvideos.蜜桃一区二区| 国产精品白丝在线| 婷婷丁香激情综合| 国产又黄又大久久| 99精品一区二区三区| 欧美人妇做爰xxxⅹ性高电影| 欧美一区二区黄色| 国产精品高潮呻吟| 日韩高清不卡一区二区| 处破女av一区二区| 欧美日韩国产综合一区二区| 精品国产一区二区亚洲人成毛片 | 91黄视频在线观看| 日韩一区二区在线看| 日本一区二区免费在线观看视频 | 国产精品久久久久9999吃药| 亚洲一区二区不卡免费| 美女视频黄 久久| 99久久精品国产一区二区三区| 欧美日韩在线电影| 国产日本欧洲亚洲| 性做久久久久久免费观看| 国产精一区二区三区| av在线一区二区| 911精品国产一区二区在线| 精品久久国产老人久久综合| 中文字幕一区在线观看视频| 青青草91视频| 色婷婷综合久久久中文字幕| 久久久精品免费网站| 日韩激情一区二区| 国产成人精品影院| 日韩欧美一区中文| 亚洲女爱视频在线| 粉嫩一区二区三区性色av| 欧美精品v国产精品v日韩精品| 国产精品久久久久婷婷二区次| 欧美bbbbb| 在线欧美日韩国产| 国产精品久久毛片a| 看电视剧不卡顿的网站| 色94色欧美sute亚洲线路一久| 久久久久久久久久久99999| 亚洲一二三四区| 成人黄动漫网站免费app| 久久综合色播五月| 麻豆国产91在线播放| 色婷婷狠狠综合| 中文文精品字幕一区二区| 加勒比av一区二区| 欧美一区国产二区| 婷婷中文字幕综合| 欧美视频一区二区三区| 亚洲精品中文字幕乱码三区| 不卡的av电影在线观看| 中文字幕欧美激情一区| 国产精品一区二区男女羞羞无遮挡| 日韩欧美你懂的| 日韩av一级片| 欧美高清一级片在线| 亚洲国产一区在线观看| 欧美在线不卡视频| 一区二区三区久久久| 一本色道久久综合精品竹菊| 国产精品国产三级国产普通话99| 成人一级片网址| 精品国免费一区二区三区| 蜜桃久久久久久| 亚洲精品一线二线三线| 久久精品久久精品| 日韩欧美一二三区| 久久精品国产在热久久| 日韩免费一区二区三区在线播放| 偷窥国产亚洲免费视频| 日韩欧美一二三| 国产一区二区在线看| 国产欧美日产一区| 99re成人在线| 亚洲一区二区欧美激情| 884aa四虎影成人精品一区| 视频一区视频二区在线观看| 欧美一级专区免费大片| 亚瑟在线精品视频| 欧美mv日韩mv国产| 久久精品国产亚洲5555| 久久精品视频一区| 成av人片一区二区| 亚洲成人黄色影院| 日韩精品中文字幕一区| 国产成+人+日韩+欧美+亚洲| 欧美极品少妇xxxxⅹ高跟鞋| 成人激情小说网站| 国产精品国产自产拍高清av王其| av亚洲精华国产精华| 中文字幕一区二区三区av| jiyouzz国产精品久久| 亚洲成人av资源| 欧美日韩国产综合一区二区三区| 九九精品一区二区| 国产精品久久久久影院色老大| 欧美性猛交xxxx黑人交| 久久99久久精品| 国产精品系列在线| 欧美日韩精品一区二区三区蜜桃| 精品亚洲欧美一区| 亚洲乱码国产乱码精品精小说 | 蜜臀av性久久久久蜜臀aⅴ四虎| 国产精品国产a级| 精品国产伦一区二区三区观看方式 | 亚洲大片免费看|