亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? csl_pllhal.h

?? mpeg2_encoder為MPEG2算法的DEMO
?? H
?? 第 1 頁 / 共 2 頁
字號:
/****************************************************************************\*           Copyright (C) 2001 Texas Instruments Incorporated.*                           All Rights Reserved *------------------------------------------------------------------------------* MODULE NAME... PLL* FILENAME...... csl_pllhal.h * DATE CREATED.. Tue 10-30-2001 at 9:08:46a* DATE MODIFIED. Fri 04-16-2004 Modified PID field default values(CLASS,TYPE).*------------------------------------------------------------------------------* HISTORY:*------------------------------------------------------------------------------* DESCRIPTION: (HAL interface file for the PLL module) ** REGISTERS  *   *   PID        -   "PLL Controller Peripheral Identification Register"*   PLLCSR     -   "Control Status register"                                       *   PLLM       -   "Multiplier Control register"   (PLLM)*   PLLDIV0    -   "PLL Divider 0 register"  *   PLLDIV1    -   "PLL Divider 1 register"  *   PLLDIV2    -   "PLL Divider 2 register"  *   PLLDIV3    -   "PLL Divider 3 register"  *   OSCDIV1    -   "Oscillator Divider 1 register"  *\***************************************************************************/#ifndef  _CSL_PLLHAL_H_  #define  _CSL_PLLHAL_H_  /*****************************\*   Include files        \*****************************/#include <csl_stdinc.h> #include <csl_chip.h> #if (PLL_SUPPORT) /************************************************************\*    Misc. Declarations          \************************************************************/ #define   _PLL_BASE_ADDR  0x01B7C000u/************************************************************\*    Module level register/field access macros          \************************************************************/  /* ------------------- */  /* FIELD MAKE MACROS   */  /* ------------------- */  #define PLL_FMK(REG,FIELD,x)\   _PER_FMK(PLL,##REG,##FIELD,x)  #define PLL_FMKS(REG,FIELD,SYM)\   _PER_FMKS(PLL,##REG,##FIELD,##SYM)  /* ---------------------------------- */  /* RAW REGISTER/FIELD ACCESS MACROS   */  /* ---------------------------------- */  #define PLL_REG(REG)  (*(volatile Uint32*) (_PLL_##REG##_ADDR))   #define PLL_ADDR(REG)\   _PLL_##REG##_ADDR   #define PLL_RGET(REG)\   _PER_RGET(_PLL_##REG##_ADDR,PLL,##REG)  #define PLL_RSET(REG,x)\   _PER_RSET(_PLL_##REG##_ADDR,PLL,##REG,x)  #define PLL_FGET(REG,FIELD)\   _PLL_##REG##_FGET(##FIELD)   #define PLL_FSET(REG,FIELD,x)\   _PLL_##REG##_FSET(##FIELD,x)   #define PLL_FSETS(REG,FIELD,SYM)\   _PLL_##REG##_FSETS(##FIELD,##SYM)  /* -------------------------------------------- */  /* ADDRESS BASED REGISTER/FIELD ACCESS MACROS   */  /* -------------------------------------------- */  #define PLL_RGETA(addr,REG)\   _PER_RGET(addr,PLL,##REG)   #define PLL_RSETA(addr,REG,x)\   _PER_RSET(addr,PLL,##REG,x)  #define PLL_FGETA(addr,REG,FIELD)\   _PER_FGET(addr,PLL,##REG,##FIELD)  #define PLL_FSETA(addr,REG,FIELD,x)\   _PER_FSET(addr,PLL,##REG,##FIELD,x)  #define PLL_FSETSA(addr,REG,FIELD,SYM)\   _PER_FSETS(addr,PLL,##REG,##FIELD,##SYM) /*******************************************************************\*        *  ________________  * |                |  * |  PID           |* |________________| **       PID   -    "Peripheral Identification register"  ** FIELDS (msb -> lsb)*   (r) TYPE*   (r) CLASS*   (r) REV*\*******************************************************************/   #define _PLL_PID_OFFSET       0   #define _PLL_PID_ADDR         0x01B7C000u   #define  PLL_PID              PLL_REG(PID)         #define _PLL_PID_TYPE_MASK             0x00FF0000u   #define _PLL_PID_TYPE_SHIFT            0x00000010u   #define  PLL_PID_TYPE_DEFAULT          0x00000001u   #define  PLL_PID_TYPE_OF(x)            _VALUEOF(x)   #define _PLL_PID_CLASS_MASK             0x0000FF00u   #define _PLL_PID_CLASS_SHIFT            0x00000008u   #define  PLL_PID_CLASS_DEFAULT          0x00000008u   #define  PLL_PID_CLASS_OF(x)            _VALUEOF(x)   #define _PLL_PID_REV_MASK             0x000000FFu   #define _PLL_PID_REV_SHIFT            0x00000000u   #define  PLL_PID_REV_DEFAULT          0x00000001u   #define  PLL_PID_REV_OF(x)            _VALUEOF(x)   /*=============   Register DEFAULT macro ==============*/    #define  PLL_PID_DEFAULT  (Uint32) (\      _PER_FDEFAULT(PLL,PID,TYPE) \     |_PER_FDEFAULT(PLL,PID,CLASS) \     |_PER_FDEFAULT(PLL,PID,REV) \   )   /*=============   Register MAKE _RMK macro ==============*/    /*=============   Register Access macros ==============*/    #define _PLL_PID_FGET(FIELD)\     _PER_FGET(_PLL_PID_ADDR,PLL,PID,##FIELD)   #define _PLL_PID_FSET(FIELD,field)\     _PER_FSET(_PLL_PID_ADDR,PLL,PID,##FIELD,field)   #define _PLL_PID_FSETS(FIELD,SYM)\     _PER_FSETS(_PLL_PID_ADDR,PLL,PID,##FIELD,##SYM)/*******************************************************************\*        *  ________________  * |                |  * |  PLLCSR        |* |________________| **       PLLCSR   -    "Control Status register"  ** FIELDS (msb -> lsb)*   (r)  STABLE*   (rw) PLLRST*   (rw) PLLPWRDN*   (rw) PLLEN*\*******************************************************************/   #define _PLL_PLLCSR_OFFSET       64   #define _PLL_PLLCSR_ADDR         (_PLL_BASE_ADDR + 0x100u)   #define  PLL_PLLCSR              PLL_REG(PLLCSR)         #define _PLL_PLLCSR_STABLE_MASK             0x00000040u   #define _PLL_PLLCSR_STABLE_SHIFT            0x00000006u   #define  PLL_PLLCSR_STABLE_DEFAULT          0x00000001u   #define  PLL_PLLCSR_STABLE_OF(x)            _VALUEOF(x)   #define _PLL_PLLCSR_PLLRST_MASK             0x00000008u   #define _PLL_PLLCSR_PLLRST_SHIFT            0x00000003u   #define  PLL_PLLCSR_PLLRST_DEFAULT          0x00000001u   #define  PLL_PLLCSR_PLLRST_OF(x)            _VALUEOF(x)   #define  PLL_PLLCSR_PLLRST_1                0x00000001u   #define  PLL_PLLCSR_PLLRST_0                0x00000000u   #define _PLL_PLLCSR_PLLPWRDN_MASK             0x00000002u   #define _PLL_PLLCSR_PLLPWRDN_SHIFT            0x00000001u   #define  PLL_PLLCSR_PLLPWRDN_DEFAULT          0x00000000u   #define  PLL_PLLCSR_PLLPWRDN_OF(x)            _VALUEOF(x)   #define  PLL_PLLCSR_PLLPWRDN_YES             0x00000001u   #define  PLL_PLLCSR_PLLPWRDN_NO             0x00000000u   #define _PLL_PLLCSR_PLLEN_MASK             0x00000001u   #define _PLL_PLLCSR_PLLEN_SHIFT            0x00000000u   #define  PLL_PLLCSR_PLLEN_DEFAULT          0x00000000u   #define  PLL_PLLCSR_PLLEN_OF(x)            _VALUEOF(x)   #define  PLL_PLLCSR_PLLEN_ENABLE             0x00000001u   #define  PLL_PLLCSR_PLLEN_BYPASS             0x00000000u   /*=============   Register DEFAULT macro ==============*/    #define  PLL_PLLCSR_DEFAULT  (Uint32) (\      _PER_FDEFAULT(PLL,PLLCSR,STABLE) \     |_PER_FDEFAULT(PLL,PLLCSR,PLLRST) \     |_PER_FDEFAULT(PLL,PLLCSR,PLLPWRDN) \     |_PER_FDEFAULT(PLL,PLLCSR,PLLEN) \   )   /*=============   Register MAKE _RMK macro ==============*/    #define  PLL_PLLCSR_RMK(pllrst,pllpwrdn,pllen) \ (Uint32) (\      _PER_FMK(PLL,PLLCSR,PLLRST,pllrst) \     |_PER_FMK(PLL,PLLCSR,PLLPWRDN,pllpwrdn) \     |_PER_FMK(PLL,PLLCSR,PLLEN,pllen) \   )   /*=============   Register Access macros ==============*/    #define _PLL_PLLCSR_FGET(FIELD)\     _PER_FGET(_PLL_PLLCSR_ADDR,PLL,PLLCSR,##FIELD)   #define _PLL_PLLCSR_FSET(FIELD,field)\     _PER_FSET(_PLL_PLLCSR_ADDR,PLL,PLLCSR,##FIELD,field)   #define _PLL_PLLCSR_FSETS(FIELD,SYM)\     _PER_FSETS(_PLL_PLLCSR_ADDR,PLL,PLLCSR,##FIELD,##SYM)/*******************************************************************\*        *  ________________  * |                |  *   PLLM   * |________________| **       PLLM   -    "Multiplier Control register"  ** FIELDS (msb -> lsb)*   (rw) PLLM*\*******************************************************************/   #define _PLL_PLLM_OFFSET       68   #define _PLL_PLLM_ADDR         (_PLL_BASE_ADDR + 0x110u)    #define  PLL_PLLM              PLL_REG(PLLM)         #define _PLL_PLLM_PLLM_MASK             0x0000001Fu   #define _PLL_PLLM_PLLM_SHIFT            0x00000000u   #define  PLL_PLLM_PLLM_DEFAULT          0x00000007u   #define  PLL_PLLM_PLLM_OF(x)            _VALUEOF(x)   /*=============   Register DEFAULT macro ==============*/    #define  PLL_PLLM_DEFAULT  (Uint32) (\     _PER_FDEFAULT(PLL,PLLM,PLLM) \   )   /*=============   Register MAKE _RMK macro ==============*/    #define  PLL_PLLM_RMK(pllm) \ (Uint32) (\      _PER_FMK(PLL,PLLM,PLLM,pllm) \   )   /*=============   Register Access macros ==============*/    #define _PLL_PLLM_FGET(FIELD)\     _PER_FGET(_PLL_PLLM_ADDR,PLL,PLLM,##FIELD)   #define _PLL_PLLM_FSET(FIELD,field)\     _PER_FSET(_PLL_PLLM_ADDR,PLL,PLLM,##FIELD,field)   #define _PLL_PLLM_FSETS(FIELD,SYM)\     _PER_FSETS(_PLL_PLLM_ADDR,PLL,PLLM,##FIELD,##SYM)/*******************************************************************\*        *  ________________  * |                |  * | PLLDIV0        |* |________________| **       PLLDIV0   -    "PLL Divider 0 register"  ** FIELDS (msb -> lsb)*   (rw) D0EN*   (rw) RATIO*\*******************************************************************/   #define _PLL_PLLDIV0_OFFSET       69   #define _PLL_PLLDIV0_ADDR         (_PLL_BASE_ADDR + 0x114u)    #define  PLL_PLLDIV0              PLL_REG(PLLDIV0)         #define _PLL_PLLDIV0_D0EN_MASK             0x00008000u   #define _PLL_PLLDIV0_D0EN_SHIFT            0x0000000Fu   #define  PLL_PLLDIV0_D0EN_DEFAULT          0x00000001u   #define  PLL_PLLDIV0_D0EN_OF(x)            _VALUEOF(x)   #define  PLL_PLLDIV0_D0EN_ENABLE             0x00000001u   #define  PLL_PLLDIV0_D0EN_DISABLE             0x00000000u   #define _PLL_PLLDIV0_RATIO_MASK             0x0000001Fu   #define _PLL_PLLDIV0_RATIO_SHIFT            0x00000000u   #define  PLL_PLLDIV0_RATIO_DEFAULT          0x00000000u   #define  PLL_PLLDIV0_RATIO_OF(x)            _VALUEOF(x)   /*=============   Register DEFAULT macro ==============*/    #define  PLL_PLLDIV0_DEFAULT  (Uint32) (\      _PER_FDEFAULT(PLL,PLLDIV0,D0EN) \     |_PER_FDEFAULT(PLL,PLLDIV0,RATIO) \   )   /*=============   Register MAKE _RMK macro ==============*/    #define  PLL_PLLDIV0_RMK(d0en,ratio) \ (Uint32) (\      _PER_FMK(PLL,PLLDIV0,D0EN,d0en) \     |_PER_FMK(PLL,PLLDIV0,RATIO,ratio) \   )   /*=============   Register Access macros ==============*/    #define _PLL_PLLDIV0_FGET(FIELD)\     _PER_FGET(_PLL_PLLDIV0_ADDR,PLL,PLLDIV0,##FIELD)   #define _PLL_PLLDIV0_FSET(FIELD,field)\     _PER_FSET(_PLL_PLLDIV0_ADDR,PLL,PLLDIV0,##FIELD,field)   #define _PLL_PLLDIV0_FSETS(FIELD,SYM)\     _PER_FSETS(_PLL_PLLDIV0_ADDR,PLL,PLLDIV0,##FIELD,##SYM)/*******************************************************************\*        

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
中文字幕av一区 二区| 欧美一区二区三区日韩视频| 国产亚洲精品aa午夜观看| 麻豆成人91精品二区三区| 日韩一区二区三区av| 老司机精品视频线观看86| 欧美v日韩v国产v| 国内精品久久久久影院色| 国产亚洲短视频| 成人精品鲁一区一区二区| 亚洲色图在线视频| 欧美曰成人黄网| 久久精品999| 精品国产精品一区二区夜夜嗨| 国产黄色成人av| 中文字幕中文字幕一区| 欧洲精品一区二区| 男人的j进女人的j一区| 久久一区二区三区国产精品| av在线播放不卡| 亚洲国产aⅴ成人精品无吗| 欧美一区二区三级| 国产电影精品久久禁18| 亚洲综合一区在线| 日韩一卡二卡三卡| 成人av网站免费观看| 亚洲国产成人av网| 久久久久国产精品麻豆| 91免费在线看| 美女在线视频一区| 国产精品每日更新在线播放网址| 欧美午夜不卡在线观看免费| 国产精一区二区三区| 一区二区三区精品在线| 亚洲精品在线一区二区| 91极品视觉盛宴| 久草热8精品视频在线观看| 亚洲免费伊人电影| 精品国产乱码久久久久久1区2区| 在线精品视频一区二区| 国产美女精品在线| 日韩精品电影一区亚洲| 亚洲欧洲国产日本综合| 欧美一区在线视频| 91蜜桃免费观看视频| 国产一区久久久| 丝袜诱惑制服诱惑色一区在线观看 | 欧美影片第一页| 国产成人综合视频| 日韩av中文字幕一区二区三区| 欧美极品美女视频| 日韩欧美国产精品一区| 色8久久人人97超碰香蕉987| 粉嫩av一区二区三区在线播放| 日韩二区三区四区| 亚洲午夜电影在线观看| 国产精品欧美经典| 国产日产欧美精品一区二区三区| 欧美一区二区视频免费观看| 色诱亚洲精品久久久久久| 国产一区在线观看麻豆| 蓝色福利精品导航| 肉肉av福利一精品导航| 亚洲精品久久久久久国产精华液 | 欧美韩国日本综合| 日韩欧美一级二级| 欧美日韩一级二级| 欧美系列在线观看| 一本大道久久a久久精二百| 成人av电影在线网| 风间由美中文字幕在线看视频国产欧美| 久久99久久精品| 日韩精品五月天| 午夜视频在线观看一区二区 | 欧美大片拔萝卜| 欧美一区二区不卡视频| 欧美二区在线观看| 欧美美女喷水视频| 91精品国产福利| 91精品久久久久久久久99蜜臂| 欧美日韩亚洲综合在线| 欧美日韩一级片网站| 欧美福利一区二区| 777精品伊人久久久久大香线蕉| 欧美四级电影网| 91 com成人网| 日韩午夜电影av| 精品国产乱码久久久久久免费| 精品日韩一区二区三区免费视频| 精品久久久久久久久久久久久久久久久 | 久久久国产一区二区三区四区小说 | 久久精品噜噜噜成人av农村| 麻豆久久久久久久| 久久国产精品一区二区| 国产一区二区三区精品欧美日韩一区二区三区 | 久久久久久久久99精品| 国产人伦精品一区二区| 国产精品免费aⅴ片在线观看| 自拍偷在线精品自拍偷无码专区| 亚洲男人天堂一区| 日韩中文字幕91| 久久97超碰色| av一区二区三区| 欧美日本一道本| 久久综合网色—综合色88| 欧美激情在线看| 亚洲一区二区不卡免费| 免费视频最近日韩| 国产激情视频一区二区三区欧美| youjizz久久| 91麻豆精品国产自产在线| 欧美精品一区二区不卡| 亚洲人成伊人成综合网小说| 午夜视频一区二区| 国产乱码字幕精品高清av| 91香蕉视频黄| 欧美精品日韩一本| 国产区在线观看成人精品| 亚洲女同女同女同女同女同69| 日本欧美在线看| 99久久99久久综合| 日韩一卡二卡三卡| 亚洲欧洲av色图| 久久精品久久久精品美女| 91麻豆6部合集magnet| 日韩视频一区二区三区在线播放| 综合网在线视频| 国内外精品视频| 欧美午夜一区二区三区| 久久久久久久精| 肉色丝袜一区二区| 91亚洲永久精品| 久久亚洲免费视频| 亚洲国产精品嫩草影院| k8久久久一区二区三区| 精品处破学生在线二十三| 亚洲一二三四在线观看| 成人久久久精品乱码一区二区三区| 91麻豆精品国产91久久久久久久久 | 国产欧美日韩激情| 婷婷国产v国产偷v亚洲高清| 国产成人av一区| 日韩午夜精品电影| 亚洲综合在线免费观看| 成人丝袜高跟foot| 精品精品国产高清a毛片牛牛| 亚洲国产中文字幕在线视频综合| 成人手机电影网| 欧美不卡一二三| 日本一不卡视频| 欧美日韩亚洲丝袜制服| 亚洲欧美一区二区不卡| 不卡一卡二卡三乱码免费网站| 日韩精品一区二区三区四区视频| 亚洲成a人v欧美综合天堂| 欧美综合色免费| 一区二区三区中文在线观看| 成人精品亚洲人成在线| 国产视频亚洲色图| 精品一区二区免费视频| 欧美大片一区二区| 美腿丝袜亚洲综合| 久久精品一区二区三区不卡| 青青青伊人色综合久久| 91精品欧美一区二区三区综合在| 亚洲电影一区二区三区| 精品1区2区3区| 亚洲一区精品在线| 欧美日韩在线观看一区二区 | 美国毛片一区二区三区| 7777精品伊人久久久大香线蕉经典版下载 | 国产jizzjizz一区二区| 久久久久久久电影| 国产一区二区三区综合| 久久这里都是精品| 国产一区二区视频在线| 国产视频一区二区在线观看| 国产不卡在线播放| 国产精品久久久久久福利一牛影视| 国产精品白丝jk黑袜喷水| 国产人妖乱国产精品人妖| av电影在线观看一区| 亚洲激情六月丁香| 欧美日韩亚洲国产综合| 美女一区二区三区| 久久久.com| 99麻豆久久久国产精品免费| 亚洲一区二区偷拍精品| 91麻豆精品国产自产在线 | 中文字幕免费在线观看视频一区| 丁香激情综合国产| 国产精品国产三级国产有无不卡 | 中文字幕综合网| 欧美图片一区二区三区| 人禽交欧美网站| 国产婷婷色一区二区三区四区| 成人av第一页| 午夜精品久久一牛影视| 精品日韩在线观看| 99久免费精品视频在线观看|