亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? csl_pllhal.h

?? mpeg2_encoder為MPEG2算法的DEMO
?? H
?? 第 1 頁 / 共 2 頁
字號:
/****************************************************************************\*           Copyright (C) 2001 Texas Instruments Incorporated.*                           All Rights Reserved *------------------------------------------------------------------------------* MODULE NAME... PLL* FILENAME...... csl_pllhal.h * DATE CREATED.. Tue 10-30-2001 at 9:08:46a* DATE MODIFIED. Fri 04-16-2004 Modified PID field default values(CLASS,TYPE).*------------------------------------------------------------------------------* HISTORY:*------------------------------------------------------------------------------* DESCRIPTION: (HAL interface file for the PLL module) ** REGISTERS  *   *   PID        -   "PLL Controller Peripheral Identification Register"*   PLLCSR     -   "Control Status register"                                       *   PLLM       -   "Multiplier Control register"   (PLLM)*   PLLDIV0    -   "PLL Divider 0 register"  *   PLLDIV1    -   "PLL Divider 1 register"  *   PLLDIV2    -   "PLL Divider 2 register"  *   PLLDIV3    -   "PLL Divider 3 register"  *   OSCDIV1    -   "Oscillator Divider 1 register"  *\***************************************************************************/#ifndef  _CSL_PLLHAL_H_  #define  _CSL_PLLHAL_H_  /*****************************\*   Include files        \*****************************/#include <csl_stdinc.h> #include <csl_chip.h> #if (PLL_SUPPORT) /************************************************************\*    Misc. Declarations          \************************************************************/ #define   _PLL_BASE_ADDR  0x01B7C000u/************************************************************\*    Module level register/field access macros          \************************************************************/  /* ------------------- */  /* FIELD MAKE MACROS   */  /* ------------------- */  #define PLL_FMK(REG,FIELD,x)\   _PER_FMK(PLL,##REG,##FIELD,x)  #define PLL_FMKS(REG,FIELD,SYM)\   _PER_FMKS(PLL,##REG,##FIELD,##SYM)  /* ---------------------------------- */  /* RAW REGISTER/FIELD ACCESS MACROS   */  /* ---------------------------------- */  #define PLL_REG(REG)  (*(volatile Uint32*) (_PLL_##REG##_ADDR))   #define PLL_ADDR(REG)\   _PLL_##REG##_ADDR   #define PLL_RGET(REG)\   _PER_RGET(_PLL_##REG##_ADDR,PLL,##REG)  #define PLL_RSET(REG,x)\   _PER_RSET(_PLL_##REG##_ADDR,PLL,##REG,x)  #define PLL_FGET(REG,FIELD)\   _PLL_##REG##_FGET(##FIELD)   #define PLL_FSET(REG,FIELD,x)\   _PLL_##REG##_FSET(##FIELD,x)   #define PLL_FSETS(REG,FIELD,SYM)\   _PLL_##REG##_FSETS(##FIELD,##SYM)  /* -------------------------------------------- */  /* ADDRESS BASED REGISTER/FIELD ACCESS MACROS   */  /* -------------------------------------------- */  #define PLL_RGETA(addr,REG)\   _PER_RGET(addr,PLL,##REG)   #define PLL_RSETA(addr,REG,x)\   _PER_RSET(addr,PLL,##REG,x)  #define PLL_FGETA(addr,REG,FIELD)\   _PER_FGET(addr,PLL,##REG,##FIELD)  #define PLL_FSETA(addr,REG,FIELD,x)\   _PER_FSET(addr,PLL,##REG,##FIELD,x)  #define PLL_FSETSA(addr,REG,FIELD,SYM)\   _PER_FSETS(addr,PLL,##REG,##FIELD,##SYM) /*******************************************************************\*        *  ________________  * |                |  * |  PID           |* |________________| **       PID   -    "Peripheral Identification register"  ** FIELDS (msb -> lsb)*   (r) TYPE*   (r) CLASS*   (r) REV*\*******************************************************************/   #define _PLL_PID_OFFSET       0   #define _PLL_PID_ADDR         0x01B7C000u   #define  PLL_PID              PLL_REG(PID)         #define _PLL_PID_TYPE_MASK             0x00FF0000u   #define _PLL_PID_TYPE_SHIFT            0x00000010u   #define  PLL_PID_TYPE_DEFAULT          0x00000001u   #define  PLL_PID_TYPE_OF(x)            _VALUEOF(x)   #define _PLL_PID_CLASS_MASK             0x0000FF00u   #define _PLL_PID_CLASS_SHIFT            0x00000008u   #define  PLL_PID_CLASS_DEFAULT          0x00000008u   #define  PLL_PID_CLASS_OF(x)            _VALUEOF(x)   #define _PLL_PID_REV_MASK             0x000000FFu   #define _PLL_PID_REV_SHIFT            0x00000000u   #define  PLL_PID_REV_DEFAULT          0x00000001u   #define  PLL_PID_REV_OF(x)            _VALUEOF(x)   /*=============   Register DEFAULT macro ==============*/    #define  PLL_PID_DEFAULT  (Uint32) (\      _PER_FDEFAULT(PLL,PID,TYPE) \     |_PER_FDEFAULT(PLL,PID,CLASS) \     |_PER_FDEFAULT(PLL,PID,REV) \   )   /*=============   Register MAKE _RMK macro ==============*/    /*=============   Register Access macros ==============*/    #define _PLL_PID_FGET(FIELD)\     _PER_FGET(_PLL_PID_ADDR,PLL,PID,##FIELD)   #define _PLL_PID_FSET(FIELD,field)\     _PER_FSET(_PLL_PID_ADDR,PLL,PID,##FIELD,field)   #define _PLL_PID_FSETS(FIELD,SYM)\     _PER_FSETS(_PLL_PID_ADDR,PLL,PID,##FIELD,##SYM)/*******************************************************************\*        *  ________________  * |                |  * |  PLLCSR        |* |________________| **       PLLCSR   -    "Control Status register"  ** FIELDS (msb -> lsb)*   (r)  STABLE*   (rw) PLLRST*   (rw) PLLPWRDN*   (rw) PLLEN*\*******************************************************************/   #define _PLL_PLLCSR_OFFSET       64   #define _PLL_PLLCSR_ADDR         (_PLL_BASE_ADDR + 0x100u)   #define  PLL_PLLCSR              PLL_REG(PLLCSR)         #define _PLL_PLLCSR_STABLE_MASK             0x00000040u   #define _PLL_PLLCSR_STABLE_SHIFT            0x00000006u   #define  PLL_PLLCSR_STABLE_DEFAULT          0x00000001u   #define  PLL_PLLCSR_STABLE_OF(x)            _VALUEOF(x)   #define _PLL_PLLCSR_PLLRST_MASK             0x00000008u   #define _PLL_PLLCSR_PLLRST_SHIFT            0x00000003u   #define  PLL_PLLCSR_PLLRST_DEFAULT          0x00000001u   #define  PLL_PLLCSR_PLLRST_OF(x)            _VALUEOF(x)   #define  PLL_PLLCSR_PLLRST_1                0x00000001u   #define  PLL_PLLCSR_PLLRST_0                0x00000000u   #define _PLL_PLLCSR_PLLPWRDN_MASK             0x00000002u   #define _PLL_PLLCSR_PLLPWRDN_SHIFT            0x00000001u   #define  PLL_PLLCSR_PLLPWRDN_DEFAULT          0x00000000u   #define  PLL_PLLCSR_PLLPWRDN_OF(x)            _VALUEOF(x)   #define  PLL_PLLCSR_PLLPWRDN_YES             0x00000001u   #define  PLL_PLLCSR_PLLPWRDN_NO             0x00000000u   #define _PLL_PLLCSR_PLLEN_MASK             0x00000001u   #define _PLL_PLLCSR_PLLEN_SHIFT            0x00000000u   #define  PLL_PLLCSR_PLLEN_DEFAULT          0x00000000u   #define  PLL_PLLCSR_PLLEN_OF(x)            _VALUEOF(x)   #define  PLL_PLLCSR_PLLEN_ENABLE             0x00000001u   #define  PLL_PLLCSR_PLLEN_BYPASS             0x00000000u   /*=============   Register DEFAULT macro ==============*/    #define  PLL_PLLCSR_DEFAULT  (Uint32) (\      _PER_FDEFAULT(PLL,PLLCSR,STABLE) \     |_PER_FDEFAULT(PLL,PLLCSR,PLLRST) \     |_PER_FDEFAULT(PLL,PLLCSR,PLLPWRDN) \     |_PER_FDEFAULT(PLL,PLLCSR,PLLEN) \   )   /*=============   Register MAKE _RMK macro ==============*/    #define  PLL_PLLCSR_RMK(pllrst,pllpwrdn,pllen) \ (Uint32) (\      _PER_FMK(PLL,PLLCSR,PLLRST,pllrst) \     |_PER_FMK(PLL,PLLCSR,PLLPWRDN,pllpwrdn) \     |_PER_FMK(PLL,PLLCSR,PLLEN,pllen) \   )   /*=============   Register Access macros ==============*/    #define _PLL_PLLCSR_FGET(FIELD)\     _PER_FGET(_PLL_PLLCSR_ADDR,PLL,PLLCSR,##FIELD)   #define _PLL_PLLCSR_FSET(FIELD,field)\     _PER_FSET(_PLL_PLLCSR_ADDR,PLL,PLLCSR,##FIELD,field)   #define _PLL_PLLCSR_FSETS(FIELD,SYM)\     _PER_FSETS(_PLL_PLLCSR_ADDR,PLL,PLLCSR,##FIELD,##SYM)/*******************************************************************\*        *  ________________  * |                |  *   PLLM   * |________________| **       PLLM   -    "Multiplier Control register"  ** FIELDS (msb -> lsb)*   (rw) PLLM*\*******************************************************************/   #define _PLL_PLLM_OFFSET       68   #define _PLL_PLLM_ADDR         (_PLL_BASE_ADDR + 0x110u)    #define  PLL_PLLM              PLL_REG(PLLM)         #define _PLL_PLLM_PLLM_MASK             0x0000001Fu   #define _PLL_PLLM_PLLM_SHIFT            0x00000000u   #define  PLL_PLLM_PLLM_DEFAULT          0x00000007u   #define  PLL_PLLM_PLLM_OF(x)            _VALUEOF(x)   /*=============   Register DEFAULT macro ==============*/    #define  PLL_PLLM_DEFAULT  (Uint32) (\     _PER_FDEFAULT(PLL,PLLM,PLLM) \   )   /*=============   Register MAKE _RMK macro ==============*/    #define  PLL_PLLM_RMK(pllm) \ (Uint32) (\      _PER_FMK(PLL,PLLM,PLLM,pllm) \   )   /*=============   Register Access macros ==============*/    #define _PLL_PLLM_FGET(FIELD)\     _PER_FGET(_PLL_PLLM_ADDR,PLL,PLLM,##FIELD)   #define _PLL_PLLM_FSET(FIELD,field)\     _PER_FSET(_PLL_PLLM_ADDR,PLL,PLLM,##FIELD,field)   #define _PLL_PLLM_FSETS(FIELD,SYM)\     _PER_FSETS(_PLL_PLLM_ADDR,PLL,PLLM,##FIELD,##SYM)/*******************************************************************\*        *  ________________  * |                |  * | PLLDIV0        |* |________________| **       PLLDIV0   -    "PLL Divider 0 register"  ** FIELDS (msb -> lsb)*   (rw) D0EN*   (rw) RATIO*\*******************************************************************/   #define _PLL_PLLDIV0_OFFSET       69   #define _PLL_PLLDIV0_ADDR         (_PLL_BASE_ADDR + 0x114u)    #define  PLL_PLLDIV0              PLL_REG(PLLDIV0)         #define _PLL_PLLDIV0_D0EN_MASK             0x00008000u   #define _PLL_PLLDIV0_D0EN_SHIFT            0x0000000Fu   #define  PLL_PLLDIV0_D0EN_DEFAULT          0x00000001u   #define  PLL_PLLDIV0_D0EN_OF(x)            _VALUEOF(x)   #define  PLL_PLLDIV0_D0EN_ENABLE             0x00000001u   #define  PLL_PLLDIV0_D0EN_DISABLE             0x00000000u   #define _PLL_PLLDIV0_RATIO_MASK             0x0000001Fu   #define _PLL_PLLDIV0_RATIO_SHIFT            0x00000000u   #define  PLL_PLLDIV0_RATIO_DEFAULT          0x00000000u   #define  PLL_PLLDIV0_RATIO_OF(x)            _VALUEOF(x)   /*=============   Register DEFAULT macro ==============*/    #define  PLL_PLLDIV0_DEFAULT  (Uint32) (\      _PER_FDEFAULT(PLL,PLLDIV0,D0EN) \     |_PER_FDEFAULT(PLL,PLLDIV0,RATIO) \   )   /*=============   Register MAKE _RMK macro ==============*/    #define  PLL_PLLDIV0_RMK(d0en,ratio) \ (Uint32) (\      _PER_FMK(PLL,PLLDIV0,D0EN,d0en) \     |_PER_FMK(PLL,PLLDIV0,RATIO,ratio) \   )   /*=============   Register Access macros ==============*/    #define _PLL_PLLDIV0_FGET(FIELD)\     _PER_FGET(_PLL_PLLDIV0_ADDR,PLL,PLLDIV0,##FIELD)   #define _PLL_PLLDIV0_FSET(FIELD,field)\     _PER_FSET(_PLL_PLLDIV0_ADDR,PLL,PLLDIV0,##FIELD,field)   #define _PLL_PLLDIV0_FSETS(FIELD,SYM)\     _PER_FSETS(_PLL_PLLDIV0_ADDR,PLL,PLLDIV0,##FIELD,##SYM)/*******************************************************************\*        

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
狠狠狠色丁香婷婷综合激情| 中文字幕一区二区在线观看| 色综合欧美在线| 国产一区二区三区在线观看免费视频 | 日韩国产在线一| 一片黄亚洲嫩模| 洋洋av久久久久久久一区| 国产精品免费视频一区| 国产精品嫩草影院com| 亚洲欧美二区三区| 午夜精品久久久| 美女一区二区在线观看| 久久精品国产精品青草| 国产在线一区观看| av电影在线观看完整版一区二区| 高清视频一区二区| 91网站在线播放| 欧美午夜不卡视频| 日韩欧美成人激情| 精品理论电影在线| 中文字幕一区二区三区四区不卡| 亚洲人被黑人高潮完整版| 一区二区三区四区不卡视频| 亚洲国产视频一区| 性做久久久久久久免费看| 日韩精品欧美成人高清一区二区| 久久国产综合精品| voyeur盗摄精品| 欧美三级电影在线看| 精品久久久久av影院| 中文字幕精品在线不卡| 亚洲免费观看在线观看| 蜜桃视频一区二区三区在线观看| 狠狠色丁香婷综合久久| caoporm超碰国产精品| 欧美理论在线播放| 久久免费精品国产久精品久久久久 | 色婷婷亚洲精品| 6080yy午夜一二三区久久| 日本一区二区成人| 免费看黄色91| 在线观看日韩精品| 久久精品一级爱片| 日本一区中文字幕 | 国产精品色眯眯| 日韩电影网1区2区| 91年精品国产| 久久久久久久电影| 亚洲va在线va天堂| 成人h动漫精品一区二区| 欧美一级高清大全免费观看| 国产精品伦理一区二区| 免费视频一区二区| 色综合欧美在线视频区| 国产精品午夜春色av| 亚洲v精品v日韩v欧美v专区| av毛片久久久久**hd| 日韩免费视频一区二区| 亚洲精品欧美在线| 丁香婷婷深情五月亚洲| 日韩免费高清av| 三级影片在线观看欧美日韩一区二区| 成人精品视频一区二区三区| 欧美一级国产精品| 偷拍亚洲欧洲综合| 91麻豆精品视频| 欧美国产激情一区二区三区蜜月| 麻豆成人综合网| 欧美日本在线一区| 亚洲综合清纯丝袜自拍| 欧美亚洲另类激情小说| 一区二区三区在线观看视频| 成人精品视频.| 26uuu国产电影一区二区| 青青国产91久久久久久| 911精品国产一区二区在线| 亚洲一区二区在线免费观看视频| 91麻豆蜜桃一区二区三区| 亚洲欧美另类小说| 色综合天天在线| 成人欧美一区二区三区黑人麻豆| 波多野结衣的一区二区三区| 中文在线免费一区三区高中清不卡| 国内精品国产三级国产a久久| 日韩欧美成人激情| 国产一区二区电影| 久久精品人人做人人综合| 国产成人在线观看免费网站| 日本一区二区久久| 色视频一区二区| 亚洲国产美女搞黄色| 777午夜精品免费视频| 日本成人在线电影网| 精品国产免费久久| 粉嫩高潮美女一区二区三区| 国产精品美女久久久久av爽李琼 | 久久色在线视频| 成人午夜免费视频| 亚洲欧美日韩在线不卡| 欧美三级午夜理伦三级中视频| 亚洲第一主播视频| 精品粉嫩超白一线天av| 不卡av电影在线播放| 一区二区三区四区av| 精品少妇一区二区三区免费观看| 国产精品一线二线三线精华| 亚洲精品综合在线| 日韩欧美一级片| 成人av中文字幕| 日韩中文字幕1| 国产精品无圣光一区二区| 欧美视频一区在线观看| 久久爱另类一区二区小说| 国产精品午夜免费| 欧美一三区三区四区免费在线看| 成人性生交大片免费看中文| 亚洲一区自拍偷拍| 久久精品一区八戒影视| 91久久一区二区| 九九视频精品免费| 亚洲一区二区中文在线| 亚洲国产精品传媒在线观看| 91精品国产黑色紧身裤美女| 成人久久18免费网站麻豆| 奇米在线7777在线精品| 18成人在线观看| 精品成人一区二区三区| 欧美综合久久久| 成人精品高清在线| 男人的j进女人的j一区| 亚洲精品亚洲人成人网在线播放| 欧美成人官网二区| 欧美日韩国产精品自在自线| 成人久久18免费网站麻豆| 偷拍一区二区三区四区| 亚洲男女一区二区三区| 久久久99免费| 欧美一级爆毛片| 欧美三级欧美一级| 91日韩精品一区| 成人aa视频在线观看| 国产福利一区二区| 国内精品国产成人国产三级粉色 | 色婷婷久久久综合中文字幕| 国产美女视频一区| 久久成人18免费观看| 日韩高清国产一区在线| 亚洲制服丝袜一区| 亚洲美女一区二区三区| 国产精品不卡视频| 国产女同性恋一区二区| 久久婷婷成人综合色| 久久亚洲一级片| 欧美成人性福生活免费看| 欧美一区二区三区不卡| 3atv一区二区三区| 在线播放91灌醉迷j高跟美女| 在线观看亚洲精品视频| 日本韩国欧美三级| 色综合天天综合色综合av| 色偷偷久久人人79超碰人人澡| 91亚洲国产成人精品一区二三| 99精品视频一区二区| 色网综合在线观看| 欧美精品三级在线观看| 日韩午夜电影在线观看| 欧美tk丨vk视频| 国产亚洲欧洲997久久综合| 精品对白一区国产伦| 国产日产欧产精品推荐色| 国产欧美日韩久久| 亚洲欧洲韩国日本视频| 亚洲一区二区在线播放相泽 | 日欧美一区二区| 久久国产精品第一页| 久久国产精品第一页| 岛国av在线一区| 在线观看区一区二| 欧美日韩三级一区| 欧美成人伊人久久综合网| 国产性做久久久久久| 亚洲色图视频网站| 日本视频在线一区| 国产寡妇亲子伦一区二区| 91片黄在线观看| 日韩欧美国产午夜精品| 中文字幕在线视频一区| 手机精品视频在线观看| 国产成人精品免费在线| 欧美天堂一区二区三区| 2023国产精品| 亚洲自拍欧美精品| 国产精品 日产精品 欧美精品| 欧美午夜精品久久久久久孕妇| 欧美www视频| 亚洲精品午夜久久久| 精品一区二区影视| 91国产福利在线| 久久久高清一区二区三区| 亚洲日本韩国一区|