亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? csl_pcihal.h

?? mpeg2_encoder為MPEG2算法的DEMO
?? H
?? 第 1 頁 / 共 3 頁
字號:
  #define  PCI_CDSPA_OF(x)                 _VALUEOF(x)  #define PCI_CDSPA_DEFAULT (Uint32)( \     _PER_FDEFAULT(PCI,CDSPA,CDSPA) \   )#if (!(CHIP_6413 | CHIP_6418 | CHIP_6410))  #define PCI_CDSPA_RMK(cdspa)\  (Uint32)(\      _PER_FMK(PCI,CDSPA,CDSPA,cdspa)\  )      #endif    #define _PCI_CDSPA_FGET(FIELD)\    _PER_FGET(_PCI_CDSPA_ADDR,PCI,CDSPA,##FIELD)/******************************************************************************\* _____________________* |                   |* |  C P C I A        |* |___________________|** CPCIA - Current PCI Address Register** FIELDS (msb -> lsb)* (r) CPCIA*\******************************************************************************/  #define _PCI_CPCIA_OFFSET      8 #if (C64_SUPPORT)   #define _PCI_CPCIA_ADDR                0x01C00020u #else   #define _PCI_CPCIA_ADDR                0x01A40020u #endif  #define _PCI_CPCIA_CPCIA_MASK           0xFFFFFFFFu  #define _PCI_CPCIA_CPCIA_SHIFT          0x00000000u  #define  PCI_CPCIA_CPCIA_DEFAULT        0x00000000u  #define  PCI_CPCIA_CPCIA_OF(x)          _VALUEOF(x)  #define  PCI_CPCIA_OF(x)                _VALUEOF(x)  #define PCI_CPCIA_DEFAULT (Uint32)( \     _PER_FDEFAULT(PCI,CPCIA,CPCIA) \   )#if (!(CHIP_6413 | CHIP_6418 | CHIP_6410))  #define PCI_CPCIA_RMK(cpcia)\  (Uint32)(\     _PER_FMK(PCI,CPCIA,CPCIA,cpcia)\  )     #endif    #define _PCI_CPCIA_FGET(FIELD)\    _PER_FGET(_PCI_CPCIA_ADDR,PCI,CPCIA,##FIELD)/******************************************************************************\* _____________________* |                   |* |  C C N T          |* |___________________|** CCNT - Current Byte Counter Register** FIELDS (msb -> lsb)* (r)  CCNT*\******************************************************************************/  #define _PCI_CCNT_OFFSET      9 #if (C64_SUPPORT)   #define _PCI_CCNT_ADDR                 0x01C00024u #else   #define _PCI_CCNT_ADDR                 0x01A40024u #endif  #define _PCI_CCNT_CCNT_MASK             0x0000FFFFu  #define _PCI_CCNT_CCNT_SHIFT            0x00000000u  #define  PCI_CCNT_CCNT_DEFAULT          0x00000000u  #define  PCI_CCNT_CCNT_OF(x)            _VALUEOF(x)  #define  PCI_CCNT_OF(x)                 _VALUEOF(x)  #define PCI_CCNT_DEFAULT (Uint32)( \     _PER_FDEFAULT(PCI,CCNT,CCNT) \   )#if (!(CHIP_6413 | CHIP_6418 | CHIP_6410))  #define PCI_CCNT_RMK(ccnt) (Uint32)(\     _PER_FMK(PCI,CCNT,CCNT,ccnt)\  )     #endif    #define _PCI_CCNT_FGET(FIELD)\    _PER_FGET(_PCI_CCNT_ADDR,PCI,CCNT,##FIELD)/****************************************************************************\* _____________________* |                   |* |  H A L T          |* |___________________|** HALT - PCI Transfer Halt Register** FIELDS (msb -> lsb)* (rw)  HALT*\******************************************************************************/#define _PCI_HALT_OFFSET     10 #if (C64_SUPPORT)  #define _PCI_HALT_ADDR                   0x01C00028u #else  #define _PCI_HALT_ADDR                   0x01A40028u #endif #if (C64_SUPPORT)  #define _PCI_HALT_HALT_MASK              0x00000000u  #define _PCI_HALT_HALT_SHIFT             0x00000000u  #define  PCI_HALT_HALT_DEFAULT           0x00000000u  #define  PCI_HALT_HALT_OF(x)             _VALUEOF(x)#else  #define _PCI_HALT_HALT_MASK              0x00000001u  #define _PCI_HALT_HALT_SHIFT             0x00000000u  #define  PCI_HALT_HALT_DEFAULT           0x00000000u  #define  PCI_HALT_HALT_DEFAULT           0x00000000u  #define  PCI_HALT_HALT_OF(x)             _VALUEOF(x)   #define  PCI_HALT_HALT_SET              0x00000001u #endif  #define  PCI_HALT_OF(x)                  _VALUEOF(x)  #define PCI_HALT_RMK(halt)\  (Uint32)( \     _PER_FMK(PCI,HALT,HALT,halt) \   )  #define PCI_HALT_DEFAULT (Uint32)( \     _PER_FDEFAULT(PCI,HALT,HALT) \   ) #define _PCI_HALT_FGET(FIELD)\    _PER_FGET(_PCI_HALT_ADDR,PCI,HALT,##FIELD) #define _PCI_HALT_FSET(FIELD,field)\    _PER_FSET(_PCI_HALT_ADDR,PCI,HALT,##FIELD,field) #define _PCI_HALT_FSETS(FIELD,SYM)\    _PER_FSETS(_PCI_HALT_ADDR,PCI,HALT,##FIELD,##SYM)/****************************************************************************\* _____________________* |                   |* |  E E A D D        |* |___________________|** EEADD - EEPROM Address Register** FIELDS (msb -> lsb)* (rw) EEADD*\******************************************************************************/  #define _PCI_EEADD_OFFSET          0 #if (C64_SUPPORT)  #define _PCI_EEADD_ADDR	  		   0x01C20000u #else   #define _PCI_EEADD_ADDR	  		   0x01A80000u #endif  #define _PCI_EEADD_EEADD_MASK              0x000003FFu  #define _PCI_EEADD_EEADD_SHIFT             0x00000000u  #define  PCI_EEADD_EEADD_DEFAULT           0x00000000u  #define  PCI_EEADD_EEADD_OF(x)             _VALUEOF(x)  #define  PCI_EEADD_OF(x)                   _VALUEOF(x)  #define PCI_EEADD_DEFAULT (Uint32)( \     _PER_FDEFAULT(PCI,EEADD,EEADD) \   )  #define PCI_EEADD_RMK(eeadd)  \  (Uint32)( \     _PER_FMK(PCI,EEADD,EEADD,eeadd) \   )  #define _PCI_EEADD_FGET(FIELD)\    _PER_FGET(_PCI_EEADD_ADDR,PCI,EEADD,##FIELD)  #define _PCI_EEADD_FSET(FIELD,field)\    _PER_FSET(_PCI_EEADD_ADDR,PCI,EEADD,##FIELD,field)  #define _PCI_EEADD_FSETS(FIELD,SYM)\    _PER_FSETS(_PCI_EEADD_ADDR,PCI,EEADD,##FIELD,##SYM)/****************************************************************************\* _____________________* |                   |* |  E E D A T        |* |___________________|** EEDAT - EEPROM Data Register** FIELDS (msb -> lsb)* (rw) EEDAT*\*****************************************************************************/  #define _PCI_EEDAT_OFFSET          1 #if (C64_SUPPORT)   #define _PCI_EEDAT_ADDR                   0x01C20004u #else   #define _PCI_EEDAT_ADDR                  0x01A80004u #endif  #define _PCI_EEDAT_EEDAT_MASK              0x0000FFFFu  #define _PCI_EEDAT_EEDAT_SHIFT             0x00000000u  #define  PCI_EEDAT_EEDAT_DEFAULT           0x00000000u  #define  PCI_EEDAT_EEDAT_OF(x)             _VALUEOF(x)  #define  PCI_EEDAT_OF(x)                   _VALUEOF(x)  #define PCI_EEDAT_DEFAULT (Uint32)( \     _PER_FDEFAULT(PCI,EEDAT,EEDAT) \   )  #define PCI_EEDAT_RMK(eedat) \  (Uint32)( \     _PER_FMK(PCI,EEDAT,EEDAT,eedat) \   )  #define _PCI_EEDAT_FGET(FIELD)\    _PER_FGET(_PCI_EEDAT_ADDR,PCI,EEDAT,##FIELD)  #define _PCI_EEDAT_FSET(FIELD,field)\    _PER_FSET(_PCI_EEDAT_ADDR,PCI,EEDAT,##FIELD,field)  #define _PCI_EEDAT_FSETS(FIELD,SYM)\    _PER_FSETS(_PCI_EEDAT_ADDR,PCI,EEDAT,##FIELD,##SYM)/****************************************************************************\* _____________________* |                   |* |  E E C T L        |* |___________________|** EECTL - EEPROM Control Register** FIELDS (msb -> lsb)* (r)  CFGDONE* (r)  CFGERR* (r)  EEAI* (r)  EESZ* (r)  READY* (rw) EECNT*\******************************************************************************/  #define _PCI_EECTL_OFFSET         2 #if (C64_SUPPORT)   #define _PCI_EECTL_ADDR                0x01C20008u #else   #define _PCI_EECTL_ADDR                0x01A80008u #endif  #define _PCI_EECTL_CFGDONE_MASK            0x00000100u  #define _PCI_EECTL_CFGDONE_SHIFT           0x00000008u  #define  PCI_EECTL_CFGDONE_DEFAULT         0x00000000u  #define  PCI_EECTL_CFGDONE_OF(x)           _VALUEOF(x)  #define _PCI_EECTL_CFGERR_MASK             0x00000080u  #define _PCI_EECTL_CFGERR_SHIFT            0x00000007u  #define  PCI_EECTL_CFGERR_DEFAULT          0x00000000u  #define  PCI_EECTL_CFGERR_OF(x)             _VALUEOF(x)  #define _PCI_EECTL_EEAI_MASK               0x00000040u  #define _PCI_EECTL_EEAI_SHIFT              0x00000006u  #define  PCI_EECTL_EEAI_DEFAULT            0x00000000u  #define  PCI_EECTL_EEAI_OF(x)              _VALUEOF(x)  #define _PCI_EECTL_EESZ_MASK               0x00000038u  #define _PCI_EECTL_EESZ_SHIFT              0x00000003u  #define  PCI_EECTL_EESZ_DEFAULT            0x00000000u  #define  PCI_EECTL_EESZ_OF(x)              _VALUEOF(x)  #define _PCI_EECTL_READY_MASK              0x00000004u  #define _PCI_EECTL_READY_SHIFT             0x00000002u  #define  PCI_EECTL_READY_DEFAULT           0x00000000u  #define  PCI_EECTL_READY_OF(x)             _VALUEOF(x)  #define _PCI_EECTL_EECNT_MASK              0x00000003u  #define _PCI_EECTL_EECNT_SHIFT             0x00000000u  #define  PCI_EECTL_EECNT_DEFAULT           0x00000000u  #define  PCI_EECTL_EECNT_OF(x)             _VALUEOF(x)  #define  PCI_EECTL_EECNT_EWEN              0x00000000u  #define  PCI_EECTL_EECNT_ERAL              0x00000000u  #define  PCI_EECTL_EECNT_WRAL              0x00000000u  #define  PCI_EECTL_EECNT_EWDS              0x00000000u  #define  PCI_EECTL_EECNT_WRITE             0x00000001u  #define  PCI_EECTL_EECNT_READ              0x00000002u  #define  PCI_EECTL_EECNT_ERASE             0x00000003u  #define  PCI_EECTL_OF(x)                   _VALUEOF(x)  #define PCI_EECTL_DEFAULT (Uint32)( \    _PER_FDEFAULT(PCI,EECTL,CFGDONE) \   |_PER_FDEFAULT(PCI,EECTL,CFGERR) \   |_PER_FDEFAULT(PCI,EECTL,EEAI) \   |_PER_FDEFAULT(PCI,EECTL,EESZ) \   |_PER_FDEFAULT(PCI,EECTL,READY) \   |_PER_FDEFAULT(PCI,EECTL,EECNT) \   )  #define PCI_EECTL_RMK(eecnt) \  (Uint32)( \      _PER_FMK(PCI,EECTL,EECNT,eecnt) \   )  #define _PCI_EECTL_FGET(FIELD)\    _PER_FGET(_PCI_EECTL_ADDR,PCI,EECTL,##FIELD)  #define _PCI_EECTL_FSET(FIELD,field)\    _PER_FSET(_PCI_EECTL_ADDR,PCI,EECTL,##FIELD,field)  #define _PCI_EECTL_FSETS(FIELD,SYM)\    _PER_FSETS(_PCI_EECTL_ADDR,PCI,EECTL,##FIELD,##SYM)/****************************************************************************\* _____________________* |                   |* |  T R C T L        |* |___________________|** TRCTL - TR Control Register** FIELDS (msb -> lsb)* (rw) TRSTALL* (rw) PRI* (rw) PALLOC*\*****************************************************************************/#if (C64_SUPPORT)  #define _PCI_TRCTL_OFFSET          0   #define _PCI_TRCTL_ADDR                   0x01C30000u  #define _PCI_TRCTL_TRSTALL_MASK              0x00000100u  #define _PCI_TRCTL_TRSTALL_SHIFT             0x00000008u  #define  PCI_TRCTL_TRSTALL_DEFAULT           0x00000000u  #define  PCI_TRCTL_TRSTALL_OF(x)             _VALUEOF(x)  #define _PCI_TRCTL_PRI_MASK    	           0x00000030u  #define _PCI_TRCTL_PRI_SHIFT   	           0x00000004u  #define  PCI_TRCTL_PRI_DEFAULT 	           0x00000002u  #define  PCI_TRCTL_PRI_OF(x)   	           _VALUEOF(x)  #define _PCI_TRCTL_PALLOC_MASK               0x0000000Fu  #define _PCI_TRCTL_PALLOC_SHIFT              0x00000000u  #define  PCI_TRCTL_PALLOC_DEFAULT            0x00000004u  #define  PCI_TRCTL_PALLOC_OF(x)              _VALUEOF(x)  #define  PCI_TRCTL_OF(x)                   _VALUEOF(x)  #define PCI_TRCTL_DEFAULT (Uint32)( \     _PER_FDEFAULT(PCI,TRCTL,TRSTALL) \    |_PER_FDEFAULT(PCI,TRCTL,PRI) \    |_PER_FDEFAULT(PCI,TRCTL,PALLOC) \   )  #define PCI_TRCTL_RMK(trstall,pri,palloc) \  (Uint32)( \     _PER_FMK(PCI,TRCTL,TRSTALL,trctl) \    |_PER_FMK(PCI,TRCTL,PRI,pri) \    |_PER_FMK(PCI,TRCTL,PALLOC,palloc) \   )  #define _PCI_TRCTL_FGET(FIELD)\    _PER_FGET(_PCI_TRCTL_ADDR,PCI,TRCTL,##FIELD)  #define _PCI_TRCTL_FSET(FIELD,field)\    _PER_FSET(_PCI_TRCTL_ADDR,PCI,TRCTL,##FIELD,field)  #define _PCI_TRCTL_FSETS(FIELD,SYM)\    _PER_FSETS(_PCI_TRCTL_ADDR,PCI,TRCTL,##FIELD,##SYM) #endif/******************************************************************************/#endif /* PCI_SUPPORT */#endif /* _CSL_PCIHAL_H_ *//******************************************************************************\* End of pcihal.h\******************************************************************************/

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
久99久精品视频免费观看| 色综合久久久久综合体| 亚洲激情五月婷婷| 成人免费一区二区三区在线观看 | 欧美亚洲愉拍一区二区| 欧美成人欧美edvon| 亚洲一区二区av在线| 日日摸夜夜添夜夜添国产精品| 夜色激情一区二区| 成人午夜在线视频| 日韩精品在线一区| 亚洲成人中文在线| 欧美在线免费观看亚洲| 成人欧美一区二区三区1314| 国产成人精品www牛牛影视| 日韩精品一区二区在线观看| 狠狠色综合播放一区二区| 欧美午夜一区二区三区| 亚洲视频 欧洲视频| 国产99精品国产| 久久久国际精品| 国产一区二区美女诱惑| www国产亚洲精品久久麻豆| 天堂蜜桃一区二区三区| 欧美在线免费视屏| 亚洲国产色一区| 另类小说视频一区二区| 7777精品伊人久久久大香线蕉最新版| 日韩欧美成人一区| 久久国产福利国产秒拍| av一区二区三区四区| 久久久久久97三级| 国产不卡免费视频| 欧美国产丝袜视频| 成人av网在线| 亚洲女同女同女同女同女同69| 日韩成人免费电影| 欧美日韩国产成人在线免费| 亚洲国产激情av| 成人涩涩免费视频| 自拍偷拍亚洲综合| 久久精品999| 日本道在线观看一区二区| 亚洲一区在线播放| 欧美日韩国产一级| 经典三级一区二区| 欧美午夜精品一区二区蜜桃| 偷拍一区二区三区四区| 精品国产1区2区3区| 国产激情一区二区三区| 国产精品日韩精品欧美在线| 一本到不卡免费一区二区| 亚洲444eee在线观看| 欧美成人福利视频| 99国内精品久久| 日本一区二区三区国色天香| 91在线观看污| 日韩高清欧美激情| 欧美激情资源网| 国产精品综合二区| 亚洲同性gay激情无套| 欧美视频一区二| 国产精品一线二线三线| 亚洲人成在线播放网站岛国| 日韩一二三四区| 91免费看片在线观看| 久久精品99国产国产精| **欧美大码日韩| aaa欧美大片| 五月天国产精品| 日本一区二区三区在线不卡 | 欧美mv日韩mv国产网站app| 国产乱人伦偷精品视频免下载| 日韩一区二区三区电影在线观看| 亚洲h动漫在线| 欧美激情综合在线| 欧美一区日韩一区| 色综合久久66| 国产精品资源在线看| 亚洲成人久久影院| 欧美一级午夜免费电影| 99热精品一区二区| 国产精品99久久久久| 丝袜美腿成人在线| 亚洲最大的成人av| 中文无字幕一区二区三区| 6080午夜不卡| 色久综合一二码| 99久久精品国产网站| 欧美视频一区在线| 成人av免费观看| 国产乱国产乱300精品| 日本欧美一区二区三区乱码 | 欧美日韩一区三区四区| 岛国精品在线播放| 国产精品一级片| 久99久精品视频免费观看| 视频在线观看91| 亚洲va天堂va国产va久| 一区二区三区精品在线观看| 国产三区在线成人av| 日韩一级完整毛片| 欧美嫩在线观看| 欧美日韩激情一区| 欧美日韩日日夜夜| 在线观看欧美日本| 久久精品99久久久| 久久99精品一区二区三区| 奇米影视一区二区三区| 亚洲18色成人| 国产日韩欧美高清| 国产午夜精品久久久久久久 | 久久久久88色偷偷免费| 欧美mv日韩mv| 欧美在线一区二区| 欧美日韩亚洲国产综合| 国产精品一区二区久久不卡| 亚洲自拍偷拍图区| 亚洲午夜久久久久| 日韩福利电影在线| 亚洲视频狠狠干| 亚洲精品福利视频网站| 亚洲永久免费视频| 亚洲成人在线免费| 国产精品国产三级国产aⅴ无密码 国产精品国产三级国产aⅴ原创 | 久久精品99国产国产精| 狠狠色丁香九九婷婷综合五月| 一区二区久久久久| 亚洲一二三专区| 日本sm残虐另类| 亚洲色图视频网| 亚洲国产视频在线| 亚洲欧洲美洲综合色网| 日韩美女啊v在线免费观看| 91精品国产入口| 欧美亚一区二区| 成人av免费在线播放| 欧洲国内综合视频| 欧美一级xxx| 欧美日韩精品欧美日韩精品 | 丁香亚洲综合激情啪啪综合| 蜜臀久久99精品久久久久久9| 亚洲伦在线观看| 中文字幕一区在线| 国产人伦精品一区二区| 亚洲日本成人在线观看| 欧美国产精品专区| 亚洲网友自拍偷拍| 国产在线精品一区二区不卡了| 蜜臀av性久久久久蜜臀aⅴ流畅| 亚洲成在人线在线播放| 国产麻豆视频精品| 日本一区二区三区四区在线视频| 欧美色视频在线观看| 精品国产百合女同互慰| 《视频一区视频二区| 日韩电影免费在线看| 成人久久视频在线观看| 欧美一区二区人人喊爽| 91精品国产综合久久久久久| 91超碰这里只有精品国产| 国产亚洲人成网站| 亚洲电影中文字幕在线观看| 国产一区二区主播在线| 国产精品77777| 欧美三级电影网站| 国产精品免费视频观看| 六月丁香婷婷色狠狠久久| 色狠狠av一区二区三区| 在线影院国内精品| 国产亚洲精品免费| 麻豆国产91在线播放| 欧美亚洲图片小说| 亚洲欧美在线观看| 久久99在线观看| 9191精品国产综合久久久久久| 777久久久精品| 日韩精品一区二区三区在线播放 | 一本大道av伊人久久综合| 色综合久久久网| 欧美另类videos死尸| 欧美激情综合网| 国产老妇另类xxxxx| 日韩久久免费av| 亚洲一区二区三区四区五区中文| 午夜久久久久久久久久一区二区| 久久激五月天综合精品| 欧美日韩在线亚洲一区蜜芽| 亚洲精品国久久99热| 91亚洲午夜精品久久久久久| 国产区在线观看成人精品| 国产精品夜夜嗨| 久久久久久毛片| 国产美女久久久久| 2023国产精品视频| 国内精品嫩模私拍在线| 久久久久久久久久久久久女国产乱| 亚洲欧美在线aaa| 99精品视频一区二区三区| 91精品国产欧美一区二区|