亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? tms320c2812的lcd驅(qū)動
?? H
?? 第 1 頁 / 共 3 頁
字號:

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEB11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEB12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEB13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEB14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEB15:1;      // 15  Receive Channel enable bit   
}; 

union RCERB_REG {
   Uint16                all;
   struct  RCERB_BITS  bit;
};

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
成人aaaa免费全部观看| 开心九九激情九九欧美日韩精美视频电影| 国产精品久久久久国产精品日日| 精品一区二区三区影院在线午夜 | 成人ar影院免费观看视频| 国产精品天美传媒沈樵| www.亚洲人| 亚洲国产日韩一区二区| 欧美一级一区二区| 国产一区二区在线电影| 中文字幕一区日韩精品欧美| 色婷婷av一区二区三区大白胸| 婷婷激情综合网| 精品久久久久久久久久久久包黑料| 国产成人精品午夜视频免费| 亚洲免费在线观看| 日韩女优电影在线观看| 国产不卡视频一区二区三区| 亚洲另类春色国产| 精品理论电影在线观看| 99国产精品国产精品久久| 亚洲高清三级视频| 国产人伦精品一区二区| 色综合久久久网| 丝瓜av网站精品一区二区| 久久无码av三级| 欧美中文字幕一区| 国产成人精品免费在线| 日日夜夜免费精品视频| 国产女人18毛片水真多成人如厕| 在线亚洲+欧美+日本专区| 精品一区二区在线免费观看| 亚洲人成网站在线| 久久久亚洲精品一区二区三区| 在线精品视频免费观看| 国产福利91精品一区二区三区| 亚洲一区二区三区四区在线免费观看| 欧美精品一区二区三区蜜臀| 欧美日韩一本到| 成人av在线影院| 国产在线一区观看| 日韩国产在线观看| 一区二区三区免费在线观看| 国产午夜精品在线观看| 精品毛片乱码1区2区3区| 欧美色爱综合网| 99久久久无码国产精品| 精品亚洲国产成人av制服丝袜| 亚洲综合色区另类av| 久久综合九色综合久久久精品综合| 在线观看三级视频欧美| 成人av在线看| 国产精品一区久久久久| 久久av老司机精品网站导航| 亚洲午夜久久久久中文字幕久| 中文字幕av一区二区三区高| 精品国产乱码久久| 欧美刺激脚交jootjob| 91精品在线观看入口| 欧美日韩综合在线| 色吊一区二区三区| 一本在线高清不卡dvd| 成人免费高清视频在线观看| 国产一级精品在线| 狠狠久久亚洲欧美| 久色婷婷小香蕉久久| 日本美女一区二区| 日韩中文字幕1| 三级一区在线视频先锋| 亚洲18色成人| 五月综合激情婷婷六月色窝| 亚洲成人综合网站| 亚洲123区在线观看| 午夜精品久久久久久久99樱桃 | 欧美最新大片在线看| 91污片在线观看| 色婷婷精品大在线视频| 欧美自拍丝袜亚洲| 欧美日韩一区二区三区四区 | 97久久精品人人澡人人爽| 成人精品免费看| 99这里都是精品| 99re8在线精品视频免费播放| av一区二区久久| 色视频一区二区| 欧美日韩国产一区| 91麻豆精品国产无毒不卡在线观看| 4438亚洲最大| 久久久综合激的五月天| 国产精品久久久久久久第一福利| 中文字幕精品三区| 一区二区三区不卡在线观看 | 国产精品超碰97尤物18| 亚洲美女在线一区| 三级在线观看一区二区| 精品一区二区三区影院在线午夜| 国产精品538一区二区在线| 成人美女在线观看| 欧洲在线/亚洲| 日韩欧美亚洲国产另类 | 日韩一区二区三区高清免费看看| 911精品产国品一二三产区| 欧美精品一区在线观看| 国产精品久久久久久户外露出| 一区二区三区在线免费视频| 午夜视频在线观看一区二区三区| 男人的j进女人的j一区| 国产宾馆实践打屁股91| 欧美亚洲一区二区在线观看| 日韩三级中文字幕| 国产亚洲人成网站| 一区二区三区精品视频在线| 久久精品国产亚洲a| 97se亚洲国产综合自在线观| 欧美一区永久视频免费观看| 久久久久久久久久久久久女国产乱 | 国产九色sp调教91| 在线免费av一区| 国产丝袜美腿一区二区三区| 一区二区三区四区亚洲| 狠狠色2019综合网| 欧美系列在线观看| 国产视频一区二区在线观看| 亚洲国产成人av| 成人亚洲一区二区一| 337p亚洲精品色噜噜| 1区2区3区欧美| 黄色精品一二区| 欧美日韩亚洲综合一区| 国产精品国产三级国产aⅴ原创 | 亚洲桃色在线一区| 老色鬼精品视频在线观看播放| 99精品久久99久久久久| 久久久高清一区二区三区| 天堂va蜜桃一区二区三区漫画版| 不卡视频在线观看| 久久综合九色欧美综合狠狠| 午夜私人影院久久久久| 一本色道久久综合亚洲aⅴ蜜桃 | 99久久婷婷国产精品综合| 91精品国产综合久久蜜臀| 亚洲美女屁股眼交3| 成人综合在线网站| 亚洲精品一区二区精华| 日韩精品亚洲专区| 欧美三级欧美一级| 国产精品久久久久久久久久久免费看 | 欧美亚洲综合一区| 日韩美女久久久| 成人福利视频在线| 久久免费午夜影院| 国内外成人在线| 日韩一区二区在线看片| 亚洲一区二区三区自拍| 91麻豆精东视频| 亚洲精品日日夜夜| 99热精品国产| 亚洲欧美自拍偷拍色图| 成人黄色免费短视频| 亚洲国产精品av| 国产成人h网站| 中文字幕精品一区| 99久久伊人精品| 亚洲视频中文字幕| 在线观看日韩av先锋影音电影院| 亚洲欧美欧美一区二区三区| 91原创在线视频| 一级日本不卡的影视| 欧美亚一区二区| 亚洲va中文字幕| 欧美一级生活片| 精品综合免费视频观看| 欧美精品一区二区三| 国产精品一区在线观看你懂的| 久久久久青草大香线综合精品| 国产成人综合亚洲91猫咪| 国产精品萝li| 欧美日韩一级片在线观看| 日本欧美肥老太交大片| 久久先锋资源网| jizzjizzjizz欧美| 亚洲一区在线观看网站| 6080午夜不卡| 国产最新精品免费| 国产精品久久久久三级| 在线看国产一区二区| 日韩激情一区二区| 亚洲精品一区二区三区福利 | 久久欧美一区二区| 国产69精品久久777的优势| 亚洲人成网站色在线观看| 欧美日韩在线播| 精品一区二区三区在线视频| 国产精品久久久久aaaa樱花| 欧美在线不卡视频| 激情综合亚洲精品| 亚洲三级免费电影| 日韩精品专区在线影院重磅| 成人av动漫网站| 日日摸夜夜添夜夜添国产精品|