亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? at91rm9200_pdc.html

?? initial flash and sdram
?? HTML
?? 第 1 頁 / 共 2 頁
字號:
</null></table><br><table border=1 cellpadding=0 cellspacing=0 width="100%"><null><th bgcolor="#FFFFCC"><font size="-1"><b>Function</b></font></th><th bgcolor="#FFFFCC"><font size="-1"><b>Description</b></font></th><tr><td bgcolor="#FFFFCC"><font size="-1"><b><a href="lib_AT91RM9200_h.html#AT91F_PDC_SetRx">AT91F_PDC_SetRx</a></b></font></td><td><font size="-1">Set the receive transfer descriptor</font></td></tr>
<tr><td bgcolor="#FFFFCC"><font size="-1"><b><a href="lib_AT91RM9200_h.html#AT91F_PDC_EnableRx">AT91F_PDC_EnableRx</a></b></font></td><td><font size="-1">Enable receive</font></td></tr>
<tr><td bgcolor="#FFFFCC"><font size="-1"><b><a href="lib_AT91RM9200_h.html#AT91F_PDC_ReceiveFrame">AT91F_PDC_ReceiveFrame</a></b></font></td><td><font size="-1">Close PDC: disable TX and RX reset transfer descriptors</font></td></tr>
<tr><td bgcolor="#FFFFCC"><font size="-1"><b><a href="lib_AT91RM9200_h.html#AT91F_PDC_SetTx">AT91F_PDC_SetTx</a></b></font></td><td><font size="-1">Set the transmit transfer descriptor</font></td></tr>
<tr><td bgcolor="#FFFFCC"><font size="-1"><b><a href="lib_AT91RM9200_h.html#AT91F_PDC_DisableRx">AT91F_PDC_DisableRx</a></b></font></td><td><font size="-1">Disable receive</font></td></tr>
<tr><td bgcolor="#FFFFCC"><font size="-1"><b><a href="lib_AT91RM9200_h.html#AT91F_PDC_EnableTx">AT91F_PDC_EnableTx</a></b></font></td><td><font size="-1">Enable transmit</font></td></tr>
<tr><td bgcolor="#FFFFCC"><font size="-1"><b><a href="lib_AT91RM9200_h.html#AT91F_PDC_IsNextRxEmpty">AT91F_PDC_IsNextRxEmpty</a></b></font></td><td><font size="-1">Test if the next transfer descriptor has been moved to the current td</font></td></tr>
<tr><td bgcolor="#FFFFCC"><font size="-1"><b><a href="lib_AT91RM9200_h.html#AT91F_PDC_DisableTx">AT91F_PDC_DisableTx</a></b></font></td><td><font size="-1">Disable transmit</font></td></tr>
<tr><td bgcolor="#FFFFCC"><font size="-1"><b><a href="lib_AT91RM9200_h.html#AT91F_PDC_Close">AT91F_PDC_Close</a></b></font></td><td><font size="-1">Close PDC: disable TX and RX reset transfer descriptors</font></td></tr>
<tr><td bgcolor="#FFFFCC"><font size="-1"><b><a href="lib_AT91RM9200_h.html#AT91F_PDC_IsTxEmpty">AT91F_PDC_IsTxEmpty</a></b></font></td><td><font size="-1">Test if the current transfer descriptor has been sent</font></td></tr>
<tr><td bgcolor="#FFFFCC"><font size="-1"><b><a href="lib_AT91RM9200_h.html#AT91F_PDC_SetNextRx">AT91F_PDC_SetNextRx</a></b></font></td><td><font size="-1">Set the next receive transfer descriptor</font></td></tr>
<tr><td bgcolor="#FFFFCC"><font size="-1"><b><a href="lib_AT91RM9200_h.html#AT91F_PDC_SetNextTx">AT91F_PDC_SetNextTx</a></b></font></td><td><font size="-1">Set the next transmit transfer descriptor</font></td></tr>
<tr><td bgcolor="#FFFFCC"><font size="-1"><b><a href="lib_AT91RM9200_h.html#AT91F_PDC_IsNextTxEmpty">AT91F_PDC_IsNextTxEmpty</a></b></font></td><td><font size="-1">Test if the next transfer descriptor has been moved to the current td</font></td></tr>
<tr><td bgcolor="#FFFFCC"><font size="-1"><b><a href="lib_AT91RM9200_h.html#AT91F_PDC_Open">AT91F_PDC_Open</a></b></font></td><td><font size="-1">Open PDC: disable TX and RX reset transfer descriptors, re-enable RX and TX</font></td></tr>
<tr><td bgcolor="#FFFFCC"><font size="-1"><b><a href="lib_AT91RM9200_h.html#AT91F_PDC_SendFrame">AT91F_PDC_SendFrame</a></b></font></td><td><font size="-1">Close PDC: disable TX and RX reset transfer descriptors</font></td></tr>
<tr><td bgcolor="#FFFFCC"><font size="-1"><b><a href="lib_AT91RM9200_h.html#AT91F_PDC_IsRxEmpty">AT91F_PDC_IsRxEmpty</a></b></font></td><td><font size="-1">Test if the current transfer descriptor has been filled</font></td></tr>
</null></table></null><h2>PDC Register Description</h2>
<null><a name="PDC_RPR"></a><h4><a href="#PDC">PDC</a>: <i><a href="AT91RM9200_h.html#AT91_REG">AT91_REG</a></i> PDC_RPR  <i>Receive Pointer Register</i></h4><ul><null><font size="-2"><li><b>PDC_DBGU</b> <i><a href="AT91RM9200_h.html#AT91C_DBGU_RPR">AT91C_DBGU_RPR</a></i> 0xFFFFF300</font><font size="-2"><li><b>PDC_SPI</b> <i><a href="AT91RM9200_h.html#AT91C_SPI_RPR">AT91C_SPI_RPR</a></i> 0xFFFE0100</font><font size="-2"><li><b>PDC_SSC2</b> <i><a href="AT91RM9200_h.html#AT91C_SSC2_RPR">AT91C_SSC2_RPR</a></i> 0xFFFD8100</font><font size="-2"><li><b>PDC_SSC1</b> <i><a href="AT91RM9200_h.html#AT91C_SSC1_RPR">AT91C_SSC1_RPR</a></i> 0xFFFD4100</font><font size="-2"><li><b>PDC_SSC0</b> <i><a href="AT91RM9200_h.html#AT91C_SSC0_RPR">AT91C_SSC0_RPR</a></i> 0xFFFD0100</font><font size="-2"><li><b>PDC_US3</b> <i><a href="AT91RM9200_h.html#AT91C_US3_RPR">AT91C_US3_RPR</a></i> 0xFFFCC100</font><font size="-2"><li><b>PDC_US2</b> <i><a href="AT91RM9200_h.html#AT91C_US2_RPR">AT91C_US2_RPR</a></i> 0xFFFC8100</font><font size="-2"><li><b>PDC_US1</b> <i><a href="AT91RM9200_h.html#AT91C_US1_RPR">AT91C_US1_RPR</a></i> 0xFFFC4100</font><font size="-2"><li><b>PDC_US0</b> <i><a href="AT91RM9200_h.html#AT91C_US0_RPR">AT91C_US0_RPR</a></i> 0xFFFC0100</font><font size="-2"><li><b>PDC_MCI</b> <i><a href="AT91RM9200_h.html#AT91C_MCI_RPR">AT91C_MCI_RPR</a></i> 0xFFFB4100</font></null></ul><br>This register must be loaded with the address of the receive buffer<a name="PDC_RCR"></a><h4><a href="#PDC">PDC</a>: <i><a href="AT91RM9200_h.html#AT91_REG">AT91_REG</a></i> PDC_RCR  <i>Receive Counter Register</i></h4><ul><null><font size="-2"><li><b>PDC_DBGU</b> <i><a href="AT91RM9200_h.html#AT91C_DBGU_RCR">AT91C_DBGU_RCR</a></i> 0xFFFFF304</font><font size="-2"><li><b>PDC_SPI</b> <i><a href="AT91RM9200_h.html#AT91C_SPI_RCR">AT91C_SPI_RCR</a></i> 0xFFFE0104</font><font size="-2"><li><b>PDC_SSC2</b> <i><a href="AT91RM9200_h.html#AT91C_SSC2_RCR">AT91C_SSC2_RCR</a></i> 0xFFFD8104</font><font size="-2"><li><b>PDC_SSC1</b> <i><a href="AT91RM9200_h.html#AT91C_SSC1_RCR">AT91C_SSC1_RCR</a></i> 0xFFFD4104</font><font size="-2"><li><b>PDC_SSC0</b> <i><a href="AT91RM9200_h.html#AT91C_SSC0_RCR">AT91C_SSC0_RCR</a></i> 0xFFFD0104</font><font size="-2"><li><b>PDC_US3</b> <i><a href="AT91RM9200_h.html#AT91C_US3_RCR">AT91C_US3_RCR</a></i> 0xFFFCC104</font><font size="-2"><li><b>PDC_US2</b> <i><a href="AT91RM9200_h.html#AT91C_US2_RCR">AT91C_US2_RCR</a></i> 0xFFFC8104</font><font size="-2"><li><b>PDC_US1</b> <i><a href="AT91RM9200_h.html#AT91C_US1_RCR">AT91C_US1_RCR</a></i> 0xFFFC4104</font><font size="-2"><li><b>PDC_US0</b> <i><a href="AT91RM9200_h.html#AT91C_US0_RCR">AT91C_US0_RCR</a></i> 0xFFFC0104</font><font size="-2"><li><b>PDC_MCI</b> <i><a href="AT91RM9200_h.html#AT91C_MCI_RCR">AT91C_MCI_RCR</a></i> 0xFFFB4104</font></null></ul><br>This register must be loaded with the size of the receive buffer.<br>0 = Stop peripheral data transfer to the receiver<br>1 - 65535 = Start peripheral data transfer if corresponding periph_px_rdy is active<a name="PDC_TPR"></a><h4><a href="#PDC">PDC</a>: <i><a href="AT91RM9200_h.html#AT91_REG">AT91_REG</a></i> PDC_TPR  <i>Transmit Pointer Register</i></h4><ul><null><font size="-2"><li><b>PDC_DBGU</b> <i><a href="AT91RM9200_h.html#AT91C_DBGU_TPR">AT91C_DBGU_TPR</a></i> 0xFFFFF308</font><font size="-2"><li><b>PDC_SPI</b> <i><a href="AT91RM9200_h.html#AT91C_SPI_TPR">AT91C_SPI_TPR</a></i> 0xFFFE0108</font><font size="-2"><li><b>PDC_SSC2</b> <i><a href="AT91RM9200_h.html#AT91C_SSC2_TPR">AT91C_SSC2_TPR</a></i> 0xFFFD8108</font><font size="-2"><li><b>PDC_SSC1</b> <i><a href="AT91RM9200_h.html#AT91C_SSC1_TPR">AT91C_SSC1_TPR</a></i> 0xFFFD4108</font><font size="-2"><li><b>PDC_SSC0</b> <i><a href="AT91RM9200_h.html#AT91C_SSC0_TPR">AT91C_SSC0_TPR</a></i> 0xFFFD0108</font><font size="-2"><li><b>PDC_US3</b> <i><a href="AT91RM9200_h.html#AT91C_US3_TPR">AT91C_US3_TPR</a></i> 0xFFFCC108</font><font size="-2"><li><b>PDC_US2</b> <i><a href="AT91RM9200_h.html#AT91C_US2_TPR">AT91C_US2_TPR</a></i> 0xFFFC8108</font><font size="-2"><li><b>PDC_US1</b> <i><a href="AT91RM9200_h.html#AT91C_US1_TPR">AT91C_US1_TPR</a></i> 0xFFFC4108</font><font size="-2"><li><b>PDC_US0</b> <i><a href="AT91RM9200_h.html#AT91C_US0_TPR">AT91C_US0_TPR</a></i> 0xFFFC0108</font><font size="-2"><li><b>PDC_MCI</b> <i><a href="AT91RM9200_h.html#AT91C_MCI_TPR">AT91C_MCI_TPR</a></i> 0xFFFB4108</font></null></ul><br>This register must be loaded with the address of the transmit buffer<a name="PDC_TCR"></a><h4><a href="#PDC">PDC</a>: <i><a href="AT91RM9200_h.html#AT91_REG">AT91_REG</a></i> PDC_TCR  <i>Transmit Counter Register</i></h4><ul><null><font size="-2"><li><b>PDC_DBGU</b> <i><a href="AT91RM9200_h.html#AT91C_DBGU_TCR">AT91C_DBGU_TCR</a></i> 0xFFFFF30C</font><font size="-2"><li><b>PDC_SPI</b> <i><a href="AT91RM9200_h.html#AT91C_SPI_TCR">AT91C_SPI_TCR</a></i> 0xFFFE010C</font><font size="-2"><li><b>PDC_SSC2</b> <i><a href="AT91RM9200_h.html#AT91C_SSC2_TCR">AT91C_SSC2_TCR</a></i> 0xFFFD810C</font><font size="-2"><li><b>PDC_SSC1</b> <i><a href="AT91RM9200_h.html#AT91C_SSC1_TCR">AT91C_SSC1_TCR</a></i> 0xFFFD410C</font><font size="-2"><li><b>PDC_SSC0</b> <i><a href="AT91RM9200_h.html#AT91C_SSC0_TCR">AT91C_SSC0_TCR</a></i> 0xFFFD010C</font><font size="-2"><li><b>PDC_US3</b> <i><a href="AT91RM9200_h.html#AT91C_US3_TCR">AT91C_US3_TCR</a></i> 0xFFFCC10C</font><font size="-2"><li><b>PDC_US2</b> <i><a href="AT91RM9200_h.html#AT91C_US2_TCR">AT91C_US2_TCR</a></i> 0xFFFC810C</font><font size="-2"><li><b>PDC_US1</b> <i><a href="AT91RM9200_h.html#AT91C_US1_TCR">AT91C_US1_TCR</a></i> 0xFFFC410C</font><font size="-2"><li><b>PDC_US0</b> <i><a href="AT91RM9200_h.html#AT91C_US0_TCR">AT91C_US0_TCR</a></i> 0xFFFC010C</font><font size="-2"><li><b>PDC_MCI</b> <i><a href="AT91RM9200_h.html#AT91C_MCI_TCR">AT91C_MCI_TCR</a></i> 0xFFFB410C</font></null></ul><br>TXCTR must be loaded with the size of the transmit buffer.<br>0 = Stop peripheral data transfer to the transmitter<br>1- 65535 = Start peripheral data transfer if corresponding periph_tx_rdy is active<a name="PDC_RNPR"></a><h4><a href="#PDC">PDC</a>: <i><a href="AT91RM9200_h.html#AT91_REG">AT91_REG</a></i> PDC_RNPR  <i>Receive Next Pointer Register</i></h4><ul><null><font size="-2"><li><b>PDC_DBGU</b> <i><a href="AT91RM9200_h.html#AT91C_DBGU_RNPR">AT91C_DBGU_RNPR</a></i> 0xFFFFF310</font><font size="-2"><li><b>PDC_SPI</b> <i><a href="AT91RM9200_h.html#AT91C_SPI_RNPR">AT91C_SPI_RNPR</a></i> 0xFFFE0110</font><font size="-2"><li><b>PDC_SSC2</b> <i><a href="AT91RM9200_h.html#AT91C_SSC2_RNPR">AT91C_SSC2_RNPR</a></i> 0xFFFD8110</font><font size="-2"><li><b>PDC_SSC1</b> <i><a href="AT91RM9200_h.html#AT91C_SSC1_RNPR">AT91C_SSC1_RNPR</a></i> 0xFFFD4110</font><font size="-2"><li><b>PDC_SSC0</b> <i><a href="AT91RM9200_h.html#AT91C_SSC0_RNPR">AT91C_SSC0_RNPR</a></i> 0xFFFD0110</font><font size="-2"><li><b>PDC_US3</b> <i><a href="AT91RM9200_h.html#AT91C_US3_RNPR">AT91C_US3_RNPR</a></i> 0xFFFCC110</font><font size="-2"><li><b>PDC_US2</b> <i><a href="AT91RM9200_h.html#AT91C_US2_RNPR">AT91C_US2_RNPR</a></i> 0xFFFC8110</font><font size="-2"><li><b>PDC_US1</b> <i><a href="AT91RM9200_h.html#AT91C_US1_RNPR">AT91C_US1_RNPR</a></i> 0xFFFC4110</font><font size="-2"><li><b>PDC_US0</b> <i><a href="AT91RM9200_h.html#AT91C_US0_RNPR">AT91C_US0_RNPR</a></i> 0xFFFC0110</font><font size="-2"><li><b>PDC_MCI</b> <i><a href="AT91RM9200_h.html#AT91C_MCI_RNPR">AT91C_MCI_RNPR</a></i> 0xFFFB4110</font></null></ul><br>contains the address of the next buffer to fill with received data when the current one is completed.<a name="PDC_RNCR"></a><h4><a href="#PDC">PDC</a>: <i><a href="AT91RM9200_h.html#AT91_REG">AT91_REG</a></i> PDC_RNCR  <i>Receive Next Counter Register</i></h4><ul><null><font size="-2"><li><b>PDC_DBGU</b> <i><a href="AT91RM9200_h.html#AT91C_DBGU_RNCR">AT91C_DBGU_RNCR</a></i> 0xFFFFF314</font><font size="-2"><li><b>PDC_SPI</b> <i><a href="AT91RM9200_h.html#AT91C_SPI_RNCR">AT91C_SPI_RNCR</a></i> 0xFFFE0114</font><font size="-2"><li><b>PDC_SSC2</b> <i><a href="AT91RM9200_h.html#AT91C_SSC2_RNCR">AT91C_SSC2_RNCR</a></i> 0xFFFD8114</font><font size="-2"><li><b>PDC_SSC1</b> <i><a href="AT91RM9200_h.html#AT91C_SSC1_RNCR">AT91C_SSC1_RNCR</a></i> 0xFFFD4114</font><font size="-2"><li><b>PDC_SSC0</b> <i><a href="AT91RM9200_h.html#AT91C_SSC0_RNCR">AT91C_SSC0_RNCR</a></i> 0xFFFD0114</font><font size="-2"><li><b>PDC_US3</b> <i><a href="AT91RM9200_h.html#AT91C_US3_RNCR">AT91C_US3_RNCR</a></i> 0xFFFCC114</font><font size="-2"><li><b>PDC_US2</b> <i><a href="AT91RM9200_h.html#AT91C_US2_RNCR">AT91C_US2_RNCR</a></i> 0xFFFC8114</font><font size="-2"><li><b>PDC_US1</b> <i><a href="AT91RM9200_h.html#AT91C_US1_RNCR">AT91C_US1_RNCR</a></i> 0xFFFC4114</font><font size="-2"><li><b>PDC_US0</b> <i><a href="AT91RM9200_h.html#AT91C_US0_RNCR">AT91C_US0_RNCR</a></i> 0xFFFC0114</font><font size="-2"><li><b>PDC_MCI</b> <i><a href="AT91RM9200_h.html#AT91C_MCI_RNCR">AT91C_MCI_RNCR</a></i> 0xFFFB4114</font></null></ul><br>This register contains the next buffer maximum size.<a name="PDC_TNPR"></a><h4><a href="#PDC">PDC</a>: <i><a href="AT91RM9200_h.html#AT91_REG">AT91_REG</a></i> PDC_TNPR  <i>Transmit Next Pointer Register</i></h4><ul><null><font size="-2"><li><b>PDC_DBGU</b> <i><a href="AT91RM9200_h.html#AT91C_DBGU_TNPR">AT91C_DBGU_TNPR</a></i> 0xFFFFF318</font><font size="-2"><li><b>PDC_SPI</b> <i><a href="AT91RM9200_h.html#AT91C_SPI_TNPR">AT91C_SPI_TNPR</a></i> 0xFFFE0118</font><font size="-2"><li><b>PDC_SSC2</b> <i><a href="AT91RM9200_h.html#AT91C_SSC2_TNPR">AT91C_SSC2_TNPR</a></i> 0xFFFD8118</font><font size="-2"><li><b>PDC_SSC1</b> <i><a href="AT91RM9200_h.html#AT91C_SSC1_TNPR">AT91C_SSC1_TNPR</a></i> 0xFFFD4118</font><font size="-2"><li><b>PDC_SSC0</b> <i><a href="AT91RM9200_h.html#AT91C_SSC0_TNPR">AT91C_SSC0_TNPR</a></i> 0xFFFD0118</font><font size="-2"><li><b>PDC_US3</b> <i><a href="AT91RM9200_h.html#AT91C_US3_TNPR">AT91C_US3_TNPR</a></i> 0xFFFCC118</font><font size="-2"><li><b>PDC_US2</b> <i><a href="AT91RM9200_h.html#AT91C_US2_TNPR">AT91C_US2_TNPR</a></i> 0xFFFC8118</font><font size="-2"><li><b>PDC_US1</b> <i><a href="AT91RM9200_h.html#AT91C_US1_TNPR">AT91C_US1_TNPR</a></i> 0xFFFC4118</font><font size="-2"><li><b>PDC_US0</b> <i><a href="AT91RM9200_h.html#AT91C_US0_TNPR">AT91C_US0_TNPR</a></i> 0xFFFC0118</font><font size="-2"><li><b>PDC_MCI</b> <i><a href="AT91RM9200_h.html#AT91C_MCI_TNPR">AT91C_MCI_TNPR</a></i> 0xFFFB4118</font></null></ul><br>This register contains the address of the next buffer from where to read data when the current one is complete.<a name="PDC_TNCR"></a><h4><a href="#PDC">PDC</a>: <i><a href="AT91RM9200_h.html#AT91_REG">AT91_REG</a></i> PDC_TNCR  <i>Transmit Next Counter Register</i></h4><ul><null><font size="-2"><li><b>PDC_DBGU</b> <i><a href="AT91RM9200_h.html#AT91C_DBGU_TNCR">AT91C_DBGU_TNCR</a></i> 0xFFFFF31C</font><font size="-2"><li><b>PDC_SPI</b> <i><a href="AT91RM9200_h.html#AT91C_SPI_TNCR">AT91C_SPI_TNCR</a></i> 0xFFFE011C</font><font size="-2"><li><b>PDC_SSC2</b> <i><a href="AT91RM9200_h.html#AT91C_SSC2_TNCR">AT91C_SSC2_TNCR</a></i> 0xFFFD811C</font><font size="-2"><li><b>PDC_SSC1</b> <i><a href="AT91RM9200_h.html#AT91C_SSC1_TNCR">AT91C_SSC1_TNCR</a></i> 0xFFFD411C</font><font size="-2"><li><b>PDC_SSC0</b> <i><a href="AT91RM9200_h.html#AT91C_SSC0_TNCR">AT91C_SSC0_TNCR</a></i> 0xFFFD011C</font><font size="-2"><li><b>PDC_US3</b> <i><a href="AT91RM9200_h.html#AT91C_US3_TNCR">AT91C_US3_TNCR</a></i> 0xFFFCC11C</font><font size="-2"><li><b>PDC_US2</b> <i><a href="AT91RM9200_h.html#AT91C_US2_TNCR">AT91C_US2_TNCR</a></i> 0xFFFC811C</font><font size="-2"><li><b>PDC_US1</b> <i><a href="AT91RM9200_h.html#AT91C_US1_TNCR">AT91C_US1_TNCR</a></i> 0xFFFC411C</font><font size="-2"><li><b>PDC_US0</b> <i><a href="AT91RM9200_h.html#AT91C_US0_TNCR">AT91C_US0_TNCR</a></i> 0xFFFC011C</font><font size="-2"><li><b>PDC_MCI</b> <i><a href="AT91RM9200_h.html#AT91C_MCI_TNCR">AT91C_MCI_TNCR</a></i> 0xFFFB411C</font></null></ul><br>This register contains the next transmit buffer size.<a name="PDC_PTCR"></a><h4><a href="#PDC">PDC</a>: <i><a href="AT91RM9200_h.html#AT91_REG">AT91_REG</a></i> PDC_PTCR  <i>PDC Transfer Control Register</i></h4><ul><null><font size="-2"><li><b>PDC_DBGU</b> <i><a href="AT91RM9200_h.html#AT91C_DBGU_PTCR">AT91C_DBGU_PTCR</a></i> 0xFFFFF320</font><font size="-2"><li><b>PDC_SPI</b> <i><a href="AT91RM9200_h.html#AT91C_SPI_PTCR">AT91C_SPI_PTCR</a></i> 0xFFFE0120</font><font size="-2"><li><b>PDC_SSC2</b> <i><a href="AT91RM9200_h.html#AT91C_SSC2_PTCR">AT91C_SSC2_PTCR</a></i> 0xFFFD8120</font><font size="-2"><li><b>PDC_SSC1</b> <i><a href="AT91RM9200_h.html#AT91C_SSC1_PTCR">AT91C_SSC1_PTCR</a></i> 0xFFFD4120</font><font size="-2"><li><b>PDC_SSC0</b> <i><a href="AT91RM9200_h.html#AT91C_SSC0_PTCR">AT91C_SSC0_PTCR</a></i> 0xFFFD0120</font><font size="-2"><li><b>PDC_US3</b> <i><a href="AT91RM9200_h.html#AT91C_US3_PTCR">AT91C_US3_PTCR</a></i> 0xFFFCC120</font><font size="-2"><li><b>PDC_US2</b> <i><a href="AT91RM9200_h.html#AT91C_US2_PTCR">AT91C_US2_PTCR</a></i> 0xFFFC8120</font><font size="-2"><li><b>PDC_US1</b> <i><a href="AT91RM9200_h.html#AT91C_US1_PTCR">AT91C_US1_PTCR</a></i> 0xFFFC4120</font><font size="-2"><li><b>PDC_US0</b> <i><a href="AT91RM9200_h.html#AT91C_US0_PTCR">AT91C_US0_PTCR</a></i> 0xFFFC0120</font><font size="-2"><li><b>PDC_MCI</b> <i><a href="AT91RM9200_h.html#AT91C_MCI_PTCR">AT91C_MCI_PTCR</a></i> 0xFFFB4120</font></null></ul><table border=1 cellpadding=0 cellspacing=0 width="100%"><null><th bgcolor="#FFFFCC"><b>Offset</b></th><th bgcolor="#FFFFCC"><b>Name</b></th><th bgcolor="#FFFFCC"><b>Description</b></th><tr><td align="CENTER" bgcolor="#FFFFCC">0</td><td align="CENTER"><a name="PDC_RXTEN"></a><b>PDC_RXTEN</b><font size="-2"><br><a href="AT91RM9200_h.html#AT91C_PDC_RXTEN">AT91C_PDC_RXTEN</a></font></td><td><b>Receiver Transfer Enable</b><br>PDC_PTCR<br>0 = No effect.<br>1 = Enables the receiver PDC2 transfer requests if RXTDIS is not set.<br>PDC_PTSR<br>0 = Receiver PDC2 transfer requests are disabled.<br>1 = Receiver PDC2 transfer requests are enabled.</td></tr>
<tr><td align="CENTER" bgcolor="#FFFFCC">1</td><td align="CENTER"><a name="PDC_RXTDIS"></a><b>PDC_RXTDIS</b><font size="-2"><br><a href="AT91RM9200_h.html#AT91C_PDC_RXTDIS">AT91C_PDC_RXTDIS</a></font></td><td><b>Receiver Transfer Disable</b><br>0 = No effect.<br>1 = Disables the receiver PDC2 transfer requests.</td></tr>
<tr><td align="CENTER" bgcolor="#FFFFCC">8</td><td align="CENTER"><a name="PDC_TXTEN"></a><b>PDC_TXTEN</b><font size="-2"><br><a href="AT91RM9200_h.html#AT91C_PDC_TXTEN">AT91C_PDC_TXTEN</a></font></td><td><b>Transmitter Transfer Enable</b><br>PDC_PTCR<br>0 = No effect.<br>1 = Enables the transmitter PDC2 transfer requests.<br>PDC_PTSR<br>0 = Transmitter PDC2 transfer requests are disabled.<br>1 = Transmitter PDC2 transfer requests are enabled.</td></tr>
<tr><td align="CENTER" bgcolor="#FFFFCC">9</td><td align="CENTER"><a name="PDC_TXTDIS"></a><b>PDC_TXTDIS</b><font size="-2"><br><a href="AT91RM9200_h.html#AT91C_PDC_TXTDIS">AT91C_PDC_TXTDIS</a></font></td><td><b>Transmitter Transfer Disable</b><br>0 = No effect.<br>1 = Disables the transmitter PDC2 transfer requests.</td></tr>
</null></table>
<a name="PDC_PTSR"></a><h4><a href="#PDC">PDC</a>: <i><a href="AT91RM9200_h.html#AT91_REG">AT91_REG</a></i> PDC_PTSR  <i>PDC Transfer Status Register</i></h4><ul><null><font size="-2"><li><b>PDC_DBGU</b> <i><a href="AT91RM9200_h.html#AT91C_DBGU_PTSR">AT91C_DBGU_PTSR</a></i> 0xFFFFF324</font><font size="-2"><li><b>PDC_SPI</b> <i><a href="AT91RM9200_h.html#AT91C_SPI_PTSR">AT91C_SPI_PTSR</a></i> 0xFFFE0124</font><font size="-2"><li><b>PDC_SSC2</b> <i><a href="AT91RM9200_h.html#AT91C_SSC2_PTSR">AT91C_SSC2_PTSR</a></i> 0xFFFD8124</font><font size="-2"><li><b>PDC_SSC1</b> <i><a href="AT91RM9200_h.html#AT91C_SSC1_PTSR">AT91C_SSC1_PTSR</a></i> 0xFFFD4124</font><font size="-2"><li><b>PDC_SSC0</b> <i><a href="AT91RM9200_h.html#AT91C_SSC0_PTSR">AT91C_SSC0_PTSR</a></i> 0xFFFD0124</font><font size="-2"><li><b>PDC_US3</b> <i><a href="AT91RM9200_h.html#AT91C_US3_PTSR">AT91C_US3_PTSR</a></i> 0xFFFCC124</font><font size="-2"><li><b>PDC_US2</b> <i><a href="AT91RM9200_h.html#AT91C_US2_PTSR">AT91C_US2_PTSR</a></i> 0xFFFC8124</font><font size="-2"><li><b>PDC_US1</b> <i><a href="AT91RM9200_h.html#AT91C_US1_PTSR">AT91C_US1_PTSR</a></i> 0xFFFC4124</font><font size="-2"><li><b>PDC_US0</b> <i><a href="AT91RM9200_h.html#AT91C_US0_PTSR">AT91C_US0_PTSR</a></i> 0xFFFC0124</font><font size="-2"><li><b>PDC_MCI</b> <i><a href="AT91RM9200_h.html#AT91C_MCI_PTSR">AT91C_MCI_PTSR</a></i> 0xFFFB4124</font></null></ul><table border=1 cellpadding=0 cellspacing=0 width="100%"><null><th bgcolor="#FFFFCC"><b>Offset</b></th><th bgcolor="#FFFFCC"><b>Name</b></th><th bgcolor="#FFFFCC"><b>Description</b></th><tr><td align="CENTER" bgcolor="#FFFFCC">0</td><td align="CENTER"><a name="PDC_RXTEN"></a><b>PDC_RXTEN</b><font size="-2"><br><a href="AT91RM9200_h.html#AT91C_PDC_RXTEN">AT91C_PDC_RXTEN</a></font></td><td><b>Receiver Transfer Enable</b><br>PDC_PTCR<br>0 = No effect.<br>1 = Enables the receiver PDC2 transfer requests if RXTDIS is not set.<br>PDC_PTSR<br>0 = Receiver PDC2 transfer requests are disabled.<br>1 = Receiver PDC2 transfer requests are enabled.</td></tr>
<tr><td align="CENTER" bgcolor="#FFFFCC">8</td><td align="CENTER"><a name="PDC_TXTEN"></a><b>PDC_TXTEN</b><font size="-2"><br><a href="AT91RM9200_h.html#AT91C_PDC_TXTEN">AT91C_PDC_TXTEN</a></font></td><td><b>Transmitter Transfer Enable</b><br>PDC_PTCR<br>0 = No effect.<br>1 = Enables the transmitter PDC2 transfer requests.<br>PDC_PTSR<br>0 = Transmitter PDC2 transfer requests are disabled.<br>1 = Transmitter PDC2 transfer requests are enabled.</td></tr>
</null></table>
</null><hr></html>

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美性色综合网| 精品一区二区三区影院在线午夜| 99视频有精品| 亚洲色图制服诱惑 | 91麻豆精品视频| 亚洲私人影院在线观看| 色天天综合久久久久综合片| 亚洲综合图片区| 欧美一区二区美女| 国产精品1024| 亚洲欧洲成人精品av97| 欧美午夜免费电影| 奇米影视一区二区三区| 中文字幕不卡三区| 在线观看www91| 久久精品国产一区二区三区免费看| www日韩大片| www.66久久| 污片在线观看一区二区| 久久久.com| 色一情一乱一乱一91av| 亚洲成人三级小说| 国产三级欧美三级| 欧美日韩情趣电影| 国产成人无遮挡在线视频| 亚洲欧美日韩在线| 日韩欧美成人一区二区| 91在线精品一区二区三区| 五月激情综合婷婷| 久久精品这里都是精品| 在线免费精品视频| 精品一区二区成人精品| 亚洲自拍偷拍av| 欧美国产欧美综合| 欧美一级理论性理论a| 成人精品亚洲人成在线| 欧美a一区二区| 亚洲欧美另类综合偷拍| 欧美精品一区二区三区久久久 | 欧美精品一区二区三区在线播放| 99国产精品久久久久久久久久久| 日本不卡视频一二三区| 亚洲精品免费在线| 久久亚洲影视婷婷| 欧美一区二区三区系列电影| 91在线精品秘密一区二区| 国产在线一区观看| 亚洲国产视频网站| 中文字幕一区二区三区在线播放| 久久综合九色综合97_久久久| 在线亚洲+欧美+日本专区| 成人精品免费视频| 美腿丝袜亚洲色图| 午夜在线成人av| 一区二区三区中文字幕| 国产精品视频线看| 国产视频在线观看一区二区三区| 欧美一区二区三级| 欧美日韩高清一区二区三区| 91小视频在线| 99re这里只有精品6| 成人网在线免费视频| 国内精品不卡在线| 国产综合一区二区| 精品在线免费视频| 欧美aaaaaa午夜精品| 香蕉久久夜色精品国产使用方法 | 国产宾馆实践打屁股91| 久久99精品久久久久久国产越南| 男女性色大片免费观看一区二区| 亚洲成在人线在线播放| 亚洲一区二区三区在线| 亚洲另类在线视频| 一区二区三区欧美亚洲| 亚洲品质自拍视频| 亚洲精品一卡二卡| 亚洲一区二区不卡免费| 五月综合激情网| 三级精品在线观看| 看片的网站亚洲| 国产一区二区视频在线播放| 国产精品白丝jk黑袜喷水| 国产成人啪免费观看软件| 国产精品香蕉一区二区三区| 国产成人激情av| jlzzjlzz亚洲女人18| 色一情一伦一子一伦一区| 在线观看区一区二| 欧美一区二区观看视频| 精品国精品自拍自在线| 久久九九久久九九| ...中文天堂在线一区| 夜夜嗨av一区二区三区网页| 亚洲国产另类av| 美国三级日本三级久久99| 国模套图日韩精品一区二区| 国产成人亚洲综合a∨婷婷图片| 成人高清免费观看| 欧美视频在线观看一区| 日韩欧美中文一区| 中文字幕欧美激情| 一区二区三区国产精华| 喷水一区二区三区| 粉嫩aⅴ一区二区三区四区| 色偷偷久久一区二区三区| 欧美日韩大陆在线| 久久一日本道色综合| 亚洲私人影院在线观看| 蜜臀av一区二区三区| av电影在线观看一区| 欧美日韩久久久一区| 久久综合久久综合久久综合| 中文字幕一区二区三区av| 视频一区二区三区入口| 国产91精品在线观看| 欧美日韩一区二区三区在线| 久久一夜天堂av一区二区三区| 亚洲美女区一区| 激情深爱一区二区| 91高清在线观看| 久久网这里都是精品| 亚洲国产日韩精品| 国产成人三级在线观看| 欧美电影在哪看比较好| 国产精品区一区二区三区| 日韩精品国产欧美| 一本大道久久精品懂色aⅴ| 日韩精品一区二区三区视频播放| 亚洲天堂成人在线观看| 狠狠色综合日日| 欧美三级在线播放| 国产精品嫩草99a| 久久国产麻豆精品| 欧美日韩美女一区二区| 国产精品进线69影院| 美女视频黄 久久| 91精品福利视频| 欧美激情一区二区三区全黄| 麻豆精品国产91久久久久久| 色香蕉久久蜜桃| 国产精品每日更新| 国产精品99久久久久久有的能看| 欧美精品电影在线播放| 亚洲在线免费播放| 99re8在线精品视频免费播放| 久久日韩粉嫩一区二区三区| 日本在线不卡视频一二三区| 色综合久久久久| 中文字幕一区二区三区精华液| 国产一区二区三区免费观看| 91精品国产91久久久久久最新毛片| 一区二区在线观看不卡| av成人动漫在线观看| 久久精品亚洲一区二区三区浴池| 免费日本视频一区| 欧美伦理电影网| 亚洲韩国一区二区三区| 色一情一伦一子一伦一区| 亚洲天堂久久久久久久| 99久久久免费精品国产一区二区| 久久精品人人做人人综合 | 91在线免费看| 亚洲视频 欧洲视频| 99久久精品费精品国产一区二区| 国产欧美精品区一区二区三区| 国产精品中文欧美| www久久精品| 国产91清纯白嫩初高中在线观看 | 一本大道综合伊人精品热热| 亚洲蜜臀av乱码久久精品| 色婷婷综合久久| 樱花草国产18久久久久| 欧美亚洲一区三区| 香蕉成人伊视频在线观看| 欧美人牲a欧美精品| 日本亚洲一区二区| 精品精品欲导航| 国产精品影视在线| 国产精品电影一区二区| 在线观看网站黄不卡| 天天综合日日夜夜精品| 日韩久久精品一区| 国产成人av福利| 亚洲欧美福利一区二区| 在线亚洲一区二区| 蜜臀av亚洲一区中文字幕| 精品久久久久99| 9色porny自拍视频一区二区| 亚洲免费在线观看视频| 91精品久久久久久久99蜜桃| 九色综合狠狠综合久久| 欧美高清在线一区二区| 色天天综合久久久久综合片| 视频一区视频二区中文字幕| 久久综合九色综合欧美98| 白白色 亚洲乱淫| 偷拍自拍另类欧美| 久久一夜天堂av一区二区三区| 99久久精品99国产精品| 三级亚洲高清视频|