亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? csl_edmahal.h

?? evmDM642 flash測試程序
?? H
?? 第 1 頁 / 共 5 頁
字號:
  #if (!(CHIP_6418 | CHIP_6413 | CHIP_6410))     #define EDMA_PQAR1_RMK(pqa) (Uint32)(\        _PER_FMK(EDMA,PQAR1,PQA,pqa)\     )  #endif     #define EDMA_PQAR1_DEFAULT (Uint32)(\     _PER_FDEFAULT(EDMA,PQAR1,PQA)\  )  #define _EDMA_PQAR1_FGET(FIELD)\    _PER_FGET(_EDMA_PQAR1_ADDR,EDMA,PQAR1,FIELD)  #define _EDMA_PQAR1_FSET(FIELD,field)\    _PER_FSET(_EDMA_PQAR1_ADDR,EDMA,PQAR1,FIELD,field)                                                      #define _EDMA_PQAR1_FSETS(FIELD,SYM)\    _PER_FSETS(_EDMA_PQAR1_ADDR,EDMA,PQAR1,FIELD,##SYM)   #endif/******************************************************************************\* _____________________* |                   |* |  P Q A R 2        |* |___________________|** PQAR2 - priority queue allocation register 2** FIELDS (msb -> lsb)* (r) PQA*\******************************************************************************/  #if (C64_SUPPORT)  #define _EDMA_PQAR2_ADDR              0x01A0FFC8u  #define  EDMA_PQAR2                   EDMA_REG(PQAR2)  #define _EDMA_PQAR2_PQA_MASK           0x00000007u  #define _EDMA_PQAR2_PQA_SHIFT          0x00000000u  #define  EDMA_PQAR2_PQA_DEFAULT        0x00000002u  #define  EDMA_PQAR2_PQA_OF(x)          _VALUEOF(x)  #define  EDMA_PQAR2_OF(x)             _VALUEOF(x)  #define EDMA_PQAR2_DEFAULT (Uint32)(\     _PER_FDEFAULT(EDMA,PQAR2,PQA)\  )  #if (!(CHIP_6418 | CHIP_6413 | CHIP_6410))      #define EDMA_PQAR2_RMK(pqa) (Uint32)(\         _PER_FMK(EDMA,PQAR2,PQA,pqa)\      )  #endif  #define _EDMA_PQAR2_FGET(FIELD)\    _PER_FGET(_EDMA_PQAR2_ADDR,EDMA,PQAR2,FIELD)  #define _EDMA_PQAR2_FSET(FIELD,field)\    _PER_FSET(_EDMA_PQAR2_ADDR,EDMA,PQAR2,FIELD,field)                                                      #define _EDMA_PQAR2_FSETS(FIELD,SYM)\    _PER_FSETS(_EDMA_PQAR2_ADDR,EDMA,PQAR2,FIELD,##SYM)    #endif/******************************************************************************\* _____________________* |                   |* |  P Q A R 3        |* |___________________|** PQAR3 - priority queue allocation register 3** FIELDS (msb -> lsb)* (r) PQA*\******************************************************************************/  #if (C64_SUPPORT)  #define _EDMA_PQAR3_ADDR              0x01A0FFCCu  #define  EDMA_PQAR3                   EDMA_REG(PQAR3)  #define _EDMA_PQAR3_PQA_MASK           0x00000007u  #define _EDMA_PQAR3_PQA_SHIFT          0x00000000u  #define  EDMA_PQAR3_PQA_DEFAULT        0x00000006u  #define  EDMA_PQAR3_PQA_OF(x)          _VALUEOF(x)  #define  EDMA_PQAR3_OF(x)             _VALUEOF(x)  #define EDMA_PQAR3_DEFAULT (Uint32)(\     _PER_FDEFAULT(EDMA,PQAR3,PQA)\  )  #if (!(CHIP_6418 | CHIP_6413 | CHIP_6410))      #define EDMA_PQAR3_RMK(pqa) (Uint32)(\         _PER_FMK(EDMA,PQAR3,PQA,pqa)\      )  #endif  #define _EDMA_PQAR3_FGET(FIELD)\    _PER_FGET(_EDMA_PQAR3_ADDR,EDMA,PQAR3,FIELD)  #define _EDMA_PQAR3_FSET(FIELD,field)\    _PER_FSET(_EDMA_PQAR3_ADDR,EDMA,PQAR3,FIELD,field)                                                       #define _EDMA_PQAR3_FSETS(FIELD,SYM)\    _PER_FSETS(_EDMA_PQAR3_ADDR,EDMA,PQAR3,FIELD,##SYM)#endif/******************************************************************************\* _____________________* |                   |* |  C I P R          |* |___________________|** CIPR  - channel interrupt pending register** FIELDS (msb -> lsb)* (rw) CIP*\******************************************************************************/ #define _EDMA_CIPR_ADDR              0x01A0FFE4u  #define  EDMA_CIPR                   EDMA_REG(CIPR)#if (C64_SUPPORT)  #define _EDMA_CIPR_CIP_MASK          0xFFFFFFFFu  #define _EDMA_CIPR_CIP_SHIFT         0x00000000u  #define  EDMA_CIPR_CIP_DEFAULT       0x00000000u  #define  EDMA_CIPR_CIP_OF(x)         _VALUEOF(x)#else  #define _EDMA_CIPR_CIP_MASK          0x0000FFFFu  #define _EDMA_CIPR_CIP_SHIFT         0x00000000u  #define  EDMA_CIPR_CIP_DEFAULT       0x00000000u  #define  EDMA_CIPR_CIP_OF(x)         _VALUEOF(x)#endif  #define  EDMA_CIPR_OF(x)             _VALUEOF(x)  #define EDMA_CIPR_DEFAULT (Uint32)(\     _PER_FDEFAULT(EDMA,CIPR,CIP)\  )  #define EDMA_CIPR_RMK(cip) (Uint32)(\     _PER_FMK(EDMA,CIPR,CIP,cip)\  )  #define _EDMA_CIPR_FGET(FIELD)\    _PER_FGET(_EDMA_CIPR_ADDR,EDMA,CIPR,##FIELD)  #define _EDMA_CIPR_FSET(FIELD,field)\    _PER_FSET(_EDMA_CIPR_ADDR,EDMA,CIPR,##FIELD,field)  #define _EDMA_CIPR_FSETS(FIELD,SYM)\    _PER_FSETS(_EDMA_CIPR_ADDR,EDMA,CIPR,##FIELD,##SYM)/******************************************************************************\* _____________________* |                   |* |  C I P R L        |* |___________________|** CIPRL - channel interrupt pending register, low half (1)** (1) - C64x devices only** FIELDS (msb -> lsb)* (rw) CIP*\******************************************************************************/#if (C64_SUPPORT)  #define _EDMA_CIPRL_ADDR              0x01A0FFE4u  #define  EDMA_CIPRL                   EDMA_REG(CIPRL)  #define _EDMA_CIPRL_CIP_MASK          0xFFFFFFFFu  #define _EDMA_CIPRL_CIP_SHIFT         0x00000000u  #define  EDMA_CIPRL_CIP_DEFAULT       0x00000000u  #define  EDMA_CIPRL_CIP_OF(x)         _VALUEOF(x)  #define  EDMA_CIPRL_OF(x)             _VALUEOF(x)  #define EDMA_CIPRL_DEFAULT (Uint32)(\     _PER_FDEFAULT(EDMA,CIPRL,CIP)\  )  #define EDMA_CIPRL_RMK(cip) (Uint32)(\     _PER_FMK(EDMA,CIPRL,CIP,cip)\  )  #define _EDMA_CIPRL_FGET(FIELD)\    _PER_FGET(_EDMA_CIPRL_ADDR,EDMA,CIPRL,##FIELD)  #define _EDMA_CIPRL_FSET(FIELD,field)\    _PER_FSET(_EDMA_CIPRL_ADDR,EDMA,CIPRL,##FIELD,field)  #define _EDMA_CIPRL_FSETS(FIELD,SYM)\    _PER_FSETS(_EDMA_CIPRL_ADDR,EDMA,CIPRL,##FIELD,##SYM)#endif/******************************************************************************\* _____________________* |                   |* |  C I P R H        |* |___________________|** CIPRH - channel interrupt pending register, high half (1)** (1) - C64x devices only** FIELDS (msb -> lsb)* (rw) CIP*\******************************************************************************/#if (C64_SUPPORT)  #define _EDMA_CIPRH_ADDR              0x01A0FFA4u  #define  EDMA_CIPRH                   EDMA_REG(CIPRH)  #define _EDMA_CIPRH_CIP_MASK          0xFFFFFFFFu  #define _EDMA_CIPRH_CIP_SHIFT         0x00000000u  #define  EDMA_CIPRH_CIP_DEFAULT       0x00000000u  #define  EDMA_CIPRH_CIP_OF(x)         _VALUEOF(x)  #define  EDMA_CIPRH_OF(x)             _VALUEOF(x)  #define EDMA_CIPRH_DEFAULT (Uint32)(\     _PER_FDEFAULT(EDMA,CIPRH,CIP)\  )  #define EDMA_CIPRH_RMK(cip) (Uint32)(\     _PER_FMK(EDMA,CIPRH,CIP,cip)\  )  #define _EDMA_CIPRH_FGET(FIELD)\    _PER_FGET(_EDMA_CIPRH_ADDR,EDMA,CIPRH,##FIELD)  #define _EDMA_CIPRH_FSET(FIELD,field)\    _PER_FSET(_EDMA_CIPRH_ADDR,EDMA,CIPRH,##FIELD,field)  #define _EDMA_CIPRH_FSETS(FIELD,SYM)\    _PER_FSETS(_EDMA_CIPRH_ADDR,EDMA,CIPRH,##FIELD,##SYM)#endif/******************************************************************************\* _____________________* |                   |* |  C I E R          |* |___________________|** CIER - channel interrupt enable register** FIELDS (msb -> lsb)* (rw) CIE*\******************************************************************************/  #define _EDMA_CIER_ADDR              0x01A0FFE8u  #define  EDMA_CIER                   EDMA_REG(CIER)#if (C64_SUPPORT)  #define _EDMA_CIER_CIE_MASK          0xFFFFFFFFu  #define _EDMA_CIER_CIE_SHIFT         0x00000000u  #define  EDMA_CIER_CIE_DEFAULT       0x00000000u  #define  EDMA_CIER_CIE_OF(x)         _VALUEOF(x)#else  #define _EDMA_CIER_CIE_MASK          0x0000FFFFu  #define _EDMA_CIER_CIE_SHIFT         0x00000000u  #define  EDMA_CIER_CIE_DEFAULT       0x00000000u  #define  EDMA_CIER_CIE_OF(x)         _VALUEOF(x)#endif  #define  EDMA_CIER_OF(x)             _VALUEOF(x)  #define EDMA_CIER_DEFAULT (Uint32)(\     _PER_FDEFAULT(EDMA,CIER,CIE)\  )  #define EDMA_CIER_RMK(cie) (Uint32)(\     _PER_FMK(EDMA,CIER,CIE,cie)\  )  #define _EDMA_CIER_FGET(FIELD)\    _PER_FGET(_EDMA_CIER_ADDR,EDMA,CIER,##FIELD)  #define _EDMA_CIER_FSET(FIELD,field)\    _PER_FSET(_EDMA_CIER_ADDR,EDMA,CIER,##FIELD,field)  #define _EDMA_CIER_FSETS(FIELD,SYM)\    _PER_FSETS(_EDMA_CIER_ADDR,EDMA,CIER,##FIELD,##SYM)/******************************************************************************\* _____________________* |                   |* |  C I E R L        |* |___________________|** CIERL - channel interrupt enable register, low half (1)** (1) - C64x devices only** FIELDS (msb -> lsb)* (rw) CIE*\******************************************************************************/#if (C64_SUPPORT)  #define _EDMA_CIERL_ADDR              0x01A0FFE8u  #define  EDMA_CIERL                   EDMA_REG(CIERL)  #define _EDMA_CIERL_CIE_MASK          0xFFFFFFFFu  #define _EDMA_CIERL_CIE_SHIFT         0x00000000u  #define  EDMA_CIERL_CIE_DEFAULT       0x00000000u  #define  EDMA_CIERL_CIE_OF(x)         _VALUEOF(x)  #define  EDMA_CIERL_OF(x)             _VALUEOF(x)  #define EDMA_CIERL_DEFAULT (Uint32)(\     _PER_FDEFAULT(EDMA,CIERL,CIE)\  )  #define EDMA_CIERL_RMK(cie) (Uint32)(\     _PER_FMK(EDMA,CIERL,CIE,cie)\  )  #define _EDMA_CIERL_FGET(FIELD)\    _PER_FGET(_EDMA_CIERL_ADDR,EDMA,CIERL,##FIELD)  #define _EDMA_CIERL_FSET(FIELD,field)\    _PER_FSET(_EDMA_CIERL_ADDR,EDMA,CIERL,##FIELD,field)  #define _EDMA_CIERL_FSETS(FIELD,SYM)\    _PER_FSETS(_EDMA_CIERL_ADDR,EDMA,CIERL,##FIELD,##SYM)#endif/******************************************************************************\* _____________________* |                   |* |  C I E R H        |* |___________________|** CIERL - channel interrupt enable register, high half (1)** (1) - C64x devices only** FIELDS (msb -> lsb)* (rw) CIE*\******************************************************************************/#if (C64_SUPPORT)  #define _EDMA_CIERH_ADDR              0x01A0FFA8u  #define  EDMA_CIERH                   EDMA_REG(CIERH)  #define _EDMA_CIERH_CIE_MASK          0xFFFFFFFFu  #define _EDMA_CIERH_CIE_SHIFT         0x00000000u  #define  EDMA_CIERH_CIE_DEFAULT       0x00000000u  #define  EDMA_CIERH_CIE_OF(x)         _VALUEOF(x)  #define  EDMA_CIERH_OF(x)             _VALUEOF(x)  #define EDMA_CIERH_DEFAULT (Uint32)(\     _PER_FDEFAULT(EDMA,CIERH,CIE)\  )  #define EDMA_CIERH_RMK(cie) (Uint32)(\     _PER_FMK(EDMA,CIERH,CIE,cie)\  )  #define _EDMA_CIERH_FGET(FIELD)\    _PER_FGET(_EDMA_CIERH_ADDR,EDMA,CIERH,##FIELD)  #define _EDMA_CIERH_FSET(FIELD,field)\    _PER_FSET(_EDMA_CIERH_ADDR,EDMA,CIERH,##FIELD,field)  #define _EDMA_CIERH_FSETS(FIELD,SYM)\    _PER_FSETS(_EDMA_CIERH_ADDR,EDMA,CIERH,##FIELD,##SYM)#endif/******************************************************************************\* _____________________* |                   |* |  C C E R          |* |___________________|** CCER - channel chain enable register** FIELDS (msb -> lsb)* (rw) CCE*\******************************************************************************/  #define _EDMA_CCER_ADDR              0x01A0FFECu  #define  EDMA_CCER                   EDMA_REG(CCER)#if (C64_SUPPORT)  #define _EDMA_CCER_CCE_MASK          0xFFFFFFFFu  #define _EDMA_CCER_CCE_SHIFT         0x00000000u  #define  EDMA_CCER_CCE_DEFAULT       0x00000000u  #define  EDMA_CCER_CCE_OF(x)         _VALUEOF(x)#else  #define _EDMA_CCER_CCE_MASK          0x00000F00u  #define _EDMA_CCER_CCE_SHIFT         0x00000008u  #define  EDMA_CCER_CCE_DEFAULT       0x00000000u  #define  EDMA_CCER_CCE_OF(x)         _VALUEOF(x)#endif  #define  EDMA_CCER_OF(x)             _VALUEOF(x)  #define EDMA_CCER_DEFAULT (Uint32)(\     _PER_FDEFAULT(EDMA,CCER,CCE)\  )  #define EDMA_CCER_RMK(cce) (Uint32)(\     _PER_FMK(EDMA,CCER,CCE,cce)\  )  #define _EDMA_CCER_FGET(FIELD)\    _PER_FGET(_EDMA_CCER_ADDR,EDMA,CCER,##FIELD)  #define _EDMA_CCER_FSET(FIELD,field)\    _PER_FSET(_EDMA_CCER_ADDR,EDMA,CCER,##FIELD,field)  #define _EDMA_CCER_FSETS(FIELD,SYM)\    _PER_FSETS(_EDMA_CCER_ADDR,EDMA,CCER,##FIELD,##SYM)/******************************************************************************\* _____________________* |                   |* |  C C E R L        |* |___________________|*

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产精品久久久久影院亚瑟| 在线观看亚洲a| 欧美在线一区二区| 欧美一级理论片| 国产欧美精品一区二区三区四区| 亚洲欧洲日韩一区二区三区| 天天综合日日夜夜精品| 国产成a人亚洲精| 欧美日韩成人综合| 国产午夜精品久久久久久免费视 | www.亚洲在线| 欧美伦理电影网| 国产精品久久久久婷婷二区次| 丝袜脚交一区二区| 成人综合婷婷国产精品久久蜜臀| 欧洲国内综合视频| 久久免费电影网| 亚洲综合自拍偷拍| 国产一区二区电影| 欧美日本精品一区二区三区| 国产日产欧美一区二区三区| 午夜激情综合网| 成人激情av网| 欧美成人精品福利| 亚洲综合激情网| 成人精品在线视频观看| 精品国产乱子伦一区| 亚洲第一电影网| 91视视频在线直接观看在线看网页在线看 | 日韩一区二区三区四区五区六区| 中文字幕五月欧美| 国产一区在线观看视频| 欧美视频中文字幕| 中文字幕在线不卡一区二区三区| 激情小说亚洲一区| 欧美日韩国产美| 一区二区三区在线免费视频| 成人黄色小视频| 精品第一国产综合精品aⅴ| 亚洲国产另类精品专区| 成人小视频免费在线观看| 欧美成人精品福利| 香蕉久久一区二区不卡无毒影院| 91丨九色porny丨蝌蚪| 国产精品无圣光一区二区| 久久精品国产成人一区二区三区 | 午夜国产精品影院在线观看| 色激情天天射综合网| 国产精品久久久久久一区二区三区 | 成人网男人的天堂| 久久午夜老司机| 另类的小说在线视频另类成人小视频在线| 色狠狠av一区二区三区| 1024精品合集| 不卡一卡二卡三乱码免费网站| 久久一区二区三区国产精品| 极品销魂美女一区二区三区| 在线不卡一区二区| 亚洲高清久久久| 色噜噜偷拍精品综合在线| 亚洲视频一区二区在线观看| 99久久综合99久久综合网站| 日本一区二区三区免费乱视频| 激情综合网天天干| 久久综合五月天婷婷伊人| 国产成人亚洲综合a∨猫咪 | 丁香网亚洲国际| 国产亚洲欧美在线| 国产激情视频一区二区在线观看 | 岛国精品在线播放| 欧美激情一区在线| av在线不卡免费看| 中文字幕亚洲一区二区av在线| 不卡在线视频中文字幕| 亚洲日本电影在线| 91行情网站电视在线观看高清版| 亚洲女同ⅹxx女同tv| 日本韩国精品一区二区在线观看| 亚洲制服丝袜av| 欧美丰满嫩嫩电影| 欧美96一区二区免费视频| 精品久久人人做人人爰| 国产精品1024| 成人免费在线视频观看| 91久久人澡人人添人人爽欧美| 一区二区免费在线播放| 欧美日韩国产高清一区二区| 日本成人在线电影网| 精品国产免费一区二区三区香蕉| 国产精品亚洲成人| 亚洲视频在线一区二区| 欧美人成免费网站| 久久99最新地址| 国产精品久久久久久亚洲伦| 91丨porny丨中文| 日韩精品电影一区亚洲| 久久久久久久久99精品| aa级大片欧美| 五月天婷婷综合| 亚洲精品一区二区三区蜜桃下载| 成人黄色a**站在线观看| 一区二区三区四区五区视频在线观看 | 久久久不卡网国产精品一区| 99免费精品视频| 丝袜美腿亚洲色图| 久久久久久久久伊人| 91精品91久久久中77777| 久久黄色级2电影| 国产目拍亚洲精品99久久精品 | 日本中文在线一区| 久久久国产精华| 欧美亚洲国产一区二区三区va | 日本一区二区三区在线观看| 日本乱码高清不卡字幕| 另类欧美日韩国产在线| 亚洲视频香蕉人妖| 欧美成人a∨高清免费观看| 成人av网站在线| 秋霞电影网一区二区| 中文字幕亚洲欧美在线不卡| 日韩一二三区视频| 99精品热视频| 久久不见久久见中文字幕免费| 国产精品久久久久9999吃药| 91精品国产手机| 不卡的电视剧免费网站有什么| 视频一区视频二区在线观看| 中文字幕乱码日本亚洲一区二区| 欧美精品自拍偷拍| 成人app网站| 久久精品国产亚洲高清剧情介绍 | 91蝌蚪porny成人天涯| 麻豆91在线观看| 有坂深雪av一区二区精品| 久久久影视传媒| 在线综合视频播放| 91在线观看美女| 精品在线观看视频| 亚洲国产美国国产综合一区二区| 国产亚洲一本大道中文在线| 欧美日韩高清影院| 91免费观看在线| 国产成人综合自拍| 在线看日本不卡| 韩国午夜理伦三级不卡影院| 亚洲va欧美va国产va天堂影院| 欧美激情一区二区三区全黄 | 国产一区 二区| 视频一区二区三区中文字幕| 亚洲欧美偷拍三级| 国产欧美日韩不卡免费| 日韩精品一区二区三区视频 | 麻豆一区二区在线| 亚洲综合色婷婷| 国产精品久久久久久户外露出| 久久久久国色av免费看影院| 欧美一区二区高清| 欧美日韩一区二区三区四区五区| av一区二区三区在线| 国产suv一区二区三区88区| 久久国产精品露脸对白| 日韩中文字幕91| 婷婷中文字幕综合| 亚洲尤物在线视频观看| 亚洲乱码一区二区三区在线观看| 中文字幕高清一区| 国产日产欧美一区二区视频| 精品国产一区二区三区久久久蜜月| 欧美日韩aaaaaa| 欧美精品 国产精品| 欧美日韩一二区| 欧美日韩在线播放三区四区| 欧美无人高清视频在线观看| 欧美色网站导航| 欧美手机在线视频| 欧美日韩一级二级三级| 欧美精品三级在线观看| 欧美日韩国产另类一区| 欧美久久一区二区| 91精品国产手机| 欧美成人官网二区| www国产精品av| 久久久国产午夜精品| 国产免费观看久久| 中文字幕视频一区二区三区久| 亚洲欧洲美洲综合色网| 亚洲美女偷拍久久| 亚洲国产综合在线| 男女激情视频一区| 国产一区欧美一区| 风流少妇一区二区| 99这里只有精品| 91九色02白丝porn| 91精品婷婷国产综合久久性色 | 国产乱码字幕精品高清av| 国产高清精品在线| 成人av综合在线| 色噜噜狠狠色综合中国| 欧美理论电影在线| 26uuu欧美日本|