亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來(lái)到蟲(chóng)蟲(chóng)下載站! | ?? 資源下載 ?? 資源專(zhuān)輯 ?? 關(guān)于我們
? 蟲(chóng)蟲(chóng)下載站

?? csl_pllhal.h

?? evmDM642 flash測(cè)試程序
?? H
?? 第 1 頁(yè) / 共 2 頁(yè)
字號(hào):
/****************************************************************************\*           Copyright (C) 2001 Texas Instruments Incorporated.*                           All Rights Reserved *------------------------------------------------------------------------------* MODULE NAME... PLL* FILENAME...... csl_pllhal.h * DATE CREATED.. Tue 10-30-2001 at 9:08:46a* DATE MODIFIED. Fri 04-16-2004 Modified PID field default values(CLASS,TYPE).*------------------------------------------------------------------------------* HISTORY:*------------------------------------------------------------------------------* DESCRIPTION: (HAL interface file for the PLL module) ** REGISTERS  *   *   PID        -   "PLL Controller Peripheral Identification Register"*   PLLCSR     -   "Control Status register"                                       *   PLLM       -   "Multiplier Control register"   (PLLM)*   PLLDIV0    -   "PLL Divider 0 register"  *   PLLDIV1    -   "PLL Divider 1 register"  *   PLLDIV2    -   "PLL Divider 2 register"  *   PLLDIV3    -   "PLL Divider 3 register"  *   OSCDIV1    -   "Oscillator Divider 1 register"  *\***************************************************************************/#ifndef  _CSL_PLLHAL_H_  #define  _CSL_PLLHAL_H_  /*****************************\*   Include files        \*****************************/#include <csl_stdinc.h> #include <csl_chip.h> #if (PLL_SUPPORT) /************************************************************\*    Misc. Declarations          \************************************************************/ #define   _PLL_BASE_ADDR  0x01B7C000u/************************************************************\*    Module level register/field access macros          \************************************************************/  /* ------------------- */  /* FIELD MAKE MACROS   */  /* ------------------- */  #define PLL_FMK(REG,FIELD,x)\   _PER_FMK(PLL,##REG,##FIELD,x)  #define PLL_FMKS(REG,FIELD,SYM)\   _PER_FMKS(PLL,##REG,##FIELD,##SYM)  /* ---------------------------------- */  /* RAW REGISTER/FIELD ACCESS MACROS   */  /* ---------------------------------- */  #define PLL_REG(REG)  (*(volatile Uint32*) (_PLL_##REG##_ADDR))   #define PLL_ADDR(REG)\   _PLL_##REG##_ADDR   #define PLL_RGET(REG)\   _PER_RGET(_PLL_##REG##_ADDR,PLL,##REG)  #define PLL_RSET(REG,x)\   _PER_RSET(_PLL_##REG##_ADDR,PLL,##REG,x)  #define PLL_FGET(REG,FIELD)\   _PLL_##REG##_FGET(##FIELD)   #define PLL_FSET(REG,FIELD,x)\   _PLL_##REG##_FSET(##FIELD,x)   #define PLL_FSETS(REG,FIELD,SYM)\   _PLL_##REG##_FSETS(##FIELD,##SYM)  /* -------------------------------------------- */  /* ADDRESS BASED REGISTER/FIELD ACCESS MACROS   */  /* -------------------------------------------- */  #define PLL_RGETA(addr,REG)\   _PER_RGET(addr,PLL,##REG)   #define PLL_RSETA(addr,REG,x)\   _PER_RSET(addr,PLL,##REG,x)  #define PLL_FGETA(addr,REG,FIELD)\   _PER_FGET(addr,PLL,##REG,##FIELD)  #define PLL_FSETA(addr,REG,FIELD,x)\   _PER_FSET(addr,PLL,##REG,##FIELD,x)  #define PLL_FSETSA(addr,REG,FIELD,SYM)\   _PER_FSETS(addr,PLL,##REG,##FIELD,##SYM) /*******************************************************************\*        *  ________________  * |                |  * |  PID           |* |________________| **       PID   -    "Peripheral Identification register"  ** FIELDS (msb -> lsb)*   (r) TYPE*   (r) CLASS*   (r) REV*\*******************************************************************/   #define _PLL_PID_OFFSET       0   #define _PLL_PID_ADDR         0x01B7C000u   #define  PLL_PID              PLL_REG(PID)         #define _PLL_PID_TYPE_MASK             0x00FF0000u   #define _PLL_PID_TYPE_SHIFT            0x00000010u   #define  PLL_PID_TYPE_DEFAULT          0x00000001u   #define  PLL_PID_TYPE_OF(x)            _VALUEOF(x)   #define _PLL_PID_CLASS_MASK             0x0000FF00u   #define _PLL_PID_CLASS_SHIFT            0x00000008u   #define  PLL_PID_CLASS_DEFAULT          0x00000008u   #define  PLL_PID_CLASS_OF(x)            _VALUEOF(x)   #define _PLL_PID_REV_MASK             0x000000FFu   #define _PLL_PID_REV_SHIFT            0x00000000u   #define  PLL_PID_REV_DEFAULT          0x00000001u   #define  PLL_PID_REV_OF(x)            _VALUEOF(x)   /*=============   Register DEFAULT macro ==============*/    #define  PLL_PID_DEFAULT  (Uint32) (\      _PER_FDEFAULT(PLL,PID,TYPE) \     |_PER_FDEFAULT(PLL,PID,CLASS) \     |_PER_FDEFAULT(PLL,PID,REV) \   )   /*=============   Register MAKE _RMK macro ==============*/    /*=============   Register Access macros ==============*/    #define _PLL_PID_FGET(FIELD)\     _PER_FGET(_PLL_PID_ADDR,PLL,PID,##FIELD)   #define _PLL_PID_FSET(FIELD,field)\     _PER_FSET(_PLL_PID_ADDR,PLL,PID,##FIELD,field)   #define _PLL_PID_FSETS(FIELD,SYM)\     _PER_FSETS(_PLL_PID_ADDR,PLL,PID,##FIELD,##SYM)/*******************************************************************\*        *  ________________  * |                |  * |  PLLCSR        |* |________________| **       PLLCSR   -    "Control Status register"  ** FIELDS (msb -> lsb)*   (r)  STABLE*   (rw) PLLRST*   (rw) PLLPWRDN*   (rw) PLLEN*\*******************************************************************/   #define _PLL_PLLCSR_OFFSET       64   #define _PLL_PLLCSR_ADDR         (_PLL_BASE_ADDR + 0x100u)   #define  PLL_PLLCSR              PLL_REG(PLLCSR)         #define _PLL_PLLCSR_STABLE_MASK             0x00000040u   #define _PLL_PLLCSR_STABLE_SHIFT            0x00000006u   #define  PLL_PLLCSR_STABLE_DEFAULT          0x00000001u   #define  PLL_PLLCSR_STABLE_OF(x)            _VALUEOF(x)   #define _PLL_PLLCSR_PLLRST_MASK             0x00000008u   #define _PLL_PLLCSR_PLLRST_SHIFT            0x00000003u   #define  PLL_PLLCSR_PLLRST_DEFAULT          0x00000001u   #define  PLL_PLLCSR_PLLRST_OF(x)            _VALUEOF(x)   #define  PLL_PLLCSR_PLLRST_1                0x00000001u   #define  PLL_PLLCSR_PLLRST_0                0x00000000u   #define _PLL_PLLCSR_PLLPWRDN_MASK             0x00000002u   #define _PLL_PLLCSR_PLLPWRDN_SHIFT            0x00000001u   #define  PLL_PLLCSR_PLLPWRDN_DEFAULT          0x00000000u   #define  PLL_PLLCSR_PLLPWRDN_OF(x)            _VALUEOF(x)   #define  PLL_PLLCSR_PLLPWRDN_YES             0x00000001u   #define  PLL_PLLCSR_PLLPWRDN_NO             0x00000000u   #define _PLL_PLLCSR_PLLEN_MASK             0x00000001u   #define _PLL_PLLCSR_PLLEN_SHIFT            0x00000000u   #define  PLL_PLLCSR_PLLEN_DEFAULT          0x00000000u   #define  PLL_PLLCSR_PLLEN_OF(x)            _VALUEOF(x)   #define  PLL_PLLCSR_PLLEN_ENABLE             0x00000001u   #define  PLL_PLLCSR_PLLEN_BYPASS             0x00000000u   /*=============   Register DEFAULT macro ==============*/    #define  PLL_PLLCSR_DEFAULT  (Uint32) (\      _PER_FDEFAULT(PLL,PLLCSR,STABLE) \     |_PER_FDEFAULT(PLL,PLLCSR,PLLRST) \     |_PER_FDEFAULT(PLL,PLLCSR,PLLPWRDN) \     |_PER_FDEFAULT(PLL,PLLCSR,PLLEN) \   )   /*=============   Register MAKE _RMK macro ==============*/    #define  PLL_PLLCSR_RMK(pllrst,pllpwrdn,pllen) \ (Uint32) (\      _PER_FMK(PLL,PLLCSR,PLLRST,pllrst) \     |_PER_FMK(PLL,PLLCSR,PLLPWRDN,pllpwrdn) \     |_PER_FMK(PLL,PLLCSR,PLLEN,pllen) \   )   /*=============   Register Access macros ==============*/    #define _PLL_PLLCSR_FGET(FIELD)\     _PER_FGET(_PLL_PLLCSR_ADDR,PLL,PLLCSR,##FIELD)   #define _PLL_PLLCSR_FSET(FIELD,field)\     _PER_FSET(_PLL_PLLCSR_ADDR,PLL,PLLCSR,##FIELD,field)   #define _PLL_PLLCSR_FSETS(FIELD,SYM)\     _PER_FSETS(_PLL_PLLCSR_ADDR,PLL,PLLCSR,##FIELD,##SYM)/*******************************************************************\*        *  ________________  * |                |  *   PLLM   * |________________| **       PLLM   -    "Multiplier Control register"  ** FIELDS (msb -> lsb)*   (rw) PLLM*\*******************************************************************/   #define _PLL_PLLM_OFFSET       68   #define _PLL_PLLM_ADDR         (_PLL_BASE_ADDR + 0x110u)    #define  PLL_PLLM              PLL_REG(PLLM)         #define _PLL_PLLM_PLLM_MASK             0x0000001Fu   #define _PLL_PLLM_PLLM_SHIFT            0x00000000u   #define  PLL_PLLM_PLLM_DEFAULT          0x00000007u   #define  PLL_PLLM_PLLM_OF(x)            _VALUEOF(x)   /*=============   Register DEFAULT macro ==============*/    #define  PLL_PLLM_DEFAULT  (Uint32) (\     _PER_FDEFAULT(PLL,PLLM,PLLM) \   )   /*=============   Register MAKE _RMK macro ==============*/    #define  PLL_PLLM_RMK(pllm) \ (Uint32) (\      _PER_FMK(PLL,PLLM,PLLM,pllm) \   )   /*=============   Register Access macros ==============*/    #define _PLL_PLLM_FGET(FIELD)\     _PER_FGET(_PLL_PLLM_ADDR,PLL,PLLM,##FIELD)   #define _PLL_PLLM_FSET(FIELD,field)\     _PER_FSET(_PLL_PLLM_ADDR,PLL,PLLM,##FIELD,field)   #define _PLL_PLLM_FSETS(FIELD,SYM)\     _PER_FSETS(_PLL_PLLM_ADDR,PLL,PLLM,##FIELD,##SYM)/*******************************************************************\*        *  ________________  * |                |  * | PLLDIV0        |* |________________| **       PLLDIV0   -    "PLL Divider 0 register"  ** FIELDS (msb -> lsb)*   (rw) D0EN*   (rw) RATIO*\*******************************************************************/   #define _PLL_PLLDIV0_OFFSET       69   #define _PLL_PLLDIV0_ADDR         (_PLL_BASE_ADDR + 0x114u)    #define  PLL_PLLDIV0              PLL_REG(PLLDIV0)         #define _PLL_PLLDIV0_D0EN_MASK             0x00008000u   #define _PLL_PLLDIV0_D0EN_SHIFT            0x0000000Fu   #define  PLL_PLLDIV0_D0EN_DEFAULT          0x00000001u   #define  PLL_PLLDIV0_D0EN_OF(x)            _VALUEOF(x)   #define  PLL_PLLDIV0_D0EN_ENABLE             0x00000001u   #define  PLL_PLLDIV0_D0EN_DISABLE             0x00000000u   #define _PLL_PLLDIV0_RATIO_MASK             0x0000001Fu   #define _PLL_PLLDIV0_RATIO_SHIFT            0x00000000u   #define  PLL_PLLDIV0_RATIO_DEFAULT          0x00000000u   #define  PLL_PLLDIV0_RATIO_OF(x)            _VALUEOF(x)   /*=============   Register DEFAULT macro ==============*/    #define  PLL_PLLDIV0_DEFAULT  (Uint32) (\      _PER_FDEFAULT(PLL,PLLDIV0,D0EN) \     |_PER_FDEFAULT(PLL,PLLDIV0,RATIO) \   )   /*=============   Register MAKE _RMK macro ==============*/    #define  PLL_PLLDIV0_RMK(d0en,ratio) \ (Uint32) (\      _PER_FMK(PLL,PLLDIV0,D0EN,d0en) \     |_PER_FMK(PLL,PLLDIV0,RATIO,ratio) \   )   /*=============   Register Access macros ==============*/    #define _PLL_PLLDIV0_FGET(FIELD)\     _PER_FGET(_PLL_PLLDIV0_ADDR,PLL,PLLDIV0,##FIELD)   #define _PLL_PLLDIV0_FSET(FIELD,field)\     _PER_FSET(_PLL_PLLDIV0_ADDR,PLL,PLLDIV0,##FIELD,field)   #define _PLL_PLLDIV0_FSETS(FIELD,SYM)\     _PER_FSETS(_PLL_PLLDIV0_ADDR,PLL,PLLDIV0,##FIELD,##SYM)/*******************************************************************\*        

?? 快捷鍵說(shuō)明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国v精品久久久网| 成人午夜又粗又硬又大| 久久精品水蜜桃av综合天堂| 99久久婷婷国产综合精品电影| 亚洲大片一区二区三区| 国产嫩草影院久久久久| 91精品国产综合久久香蕉的特点| 成人激情午夜影院| 免费国产亚洲视频| 一区二区三区在线视频观看58| 久久精品免费在线观看| 欧美日韩国产综合一区二区三区| 国产91精品一区二区麻豆网站| 日本女人一区二区三区| 一区二区三区四区在线播放| 中文字幕第一页久久| 日韩精品一区二区三区swag | 午夜在线电影亚洲一区| 国产日韩精品一区二区三区 | 五月天激情综合| 国产精品女同一区二区三区| 精品国产人成亚洲区| 欧美日韩国产高清一区| 91高清视频在线| 91老司机福利 在线| 成人听书哪个软件好| 国产一区二区三区免费| 性做久久久久久免费观看| 亚洲狠狠丁香婷婷综合久久久| 国产精品久久久久影院亚瑟| 欧美国产97人人爽人人喊| 日韩欧美高清一区| 91精品黄色片免费大全| 欧美精品日韩一区| 欧美人狂配大交3d怪物一区| 欧美亚洲国产怡红院影院| 色爱区综合激月婷婷| 色婷婷亚洲婷婷| 色综合色狠狠天天综合色| 91麻豆国产自产在线观看| 色婷婷av久久久久久久| 色系网站成人免费| 欧洲生活片亚洲生活在线观看| 欧美午夜免费电影| 欧美性大战久久久久久久| 欧美偷拍一区二区| 欧美剧在线免费观看网站| 欧美精品粉嫩高潮一区二区| 91精品国产aⅴ一区二区| 欧美一区二区三区小说| 欧美v日韩v国产v| 久久人人超碰精品| 中文字幕不卡的av| 亚洲欧美激情一区二区| 亚洲电影一级黄| 麻豆精品视频在线观看视频| 国产一区91精品张津瑜| 从欧美一区二区三区| 91亚洲男人天堂| 欧美视频精品在线| 欧美日韩精品一区视频| 精品国产欧美一区二区| 国产精品视频看| 亚洲女同女同女同女同女同69| 亚洲18女电影在线观看| 精品在线一区二区| 成人免费观看男女羞羞视频| 色综合av在线| 欧美一区二区三区啪啪| 久久精品欧美一区二区三区麻豆 | 日韩高清不卡一区二区| 久久99精品视频| 99这里只有精品| 欧美日本一区二区| 国产日韩精品一区| 亚洲h精品动漫在线观看| 韩国v欧美v日本v亚洲v| 91首页免费视频| 日韩精品一区二区三区swag| 最新中文字幕一区二区三区 | 国产欧美日韩精品在线| 一区二区三区av电影| 老汉av免费一区二区三区| 波多野结衣一区二区三区| 欧美日韩午夜影院| 国产午夜精品久久久久久免费视| 亚洲一区二区三区爽爽爽爽爽| 国产精品一卡二| 欧美色国产精品| 欧美激情一区不卡| 天天影视涩香欲综合网| 高清不卡在线观看av| 欧美一区二区视频在线观看2020| 欧美经典一区二区| 日韩精品一卡二卡三卡四卡无卡| 高清beeg欧美| 日韩精品一区二区三区蜜臀| 亚洲激情图片qvod| 国产激情视频一区二区三区欧美| 欧美日韩国产乱码电影| 国产精品女人毛片| 久久国产精品第一页| 欧美少妇bbb| 日韩一区中文字幕| 国产成人夜色高潮福利影视| 欧美精品在欧美一区二区少妇| 国产精品久久久久久久久动漫| 九九热在线视频观看这里只有精品| 色婷婷一区二区三区四区| 欧美国产精品专区| 国产米奇在线777精品观看| 欧美日韩国产美| 一区二区三区波多野结衣在线观看| 成人精品在线视频观看| 精品理论电影在线| 日韩精品91亚洲二区在线观看| 欧亚洲嫩模精品一区三区| 中文字幕av资源一区| 国产一区二区91| 欧美va日韩va| 日韩成人dvd| 欧美三级三级三级爽爽爽| 亚洲男同性视频| 91一区二区三区在线观看| 国产精品污www在线观看| 国产资源在线一区| 欧美mv和日韩mv的网站| 日韩不卡一区二区| 欧美日韩在线免费视频| 亚洲国产成人高清精品| 欧美日韩亚洲综合一区| 亚洲一本大道在线| 欧美天天综合网| 亚洲成国产人片在线观看| 在线观看av一区二区| 亚洲图片欧美视频| 欧美日韩中文字幕一区二区| 亚洲一区二区欧美| 欧美性色综合网| 亚洲成人在线免费| 欧美日韩国产系列| 免费观看日韩电影| 欧美精品一区在线观看| 国内成+人亚洲+欧美+综合在线| 日韩美女一区二区三区四区| 精品一区二区三区视频| 久久久亚洲精品一区二区三区| 国产电影一区在线| 亚洲欧洲精品一区二区三区| 在线视频亚洲一区| 丝袜美腿亚洲色图| 日韩一区二区三区观看| 国产永久精品大片wwwapp | 国产精品情趣视频| 99久久er热在这里只有精品66| 亚洲欧洲中文日韩久久av乱码| 91在线看国产| 亚洲chinese男男1069| 欧美电视剧在线看免费| 国产成人午夜精品影院观看视频 | 国产精品美女久久久久久久久| 不卡高清视频专区| 一区二区三区在线观看网站| 欧美优质美女网站| 日本伊人精品一区二区三区观看方式| 日韩午夜在线播放| 国产69精品久久久久毛片| 亚洲精品欧美专区| 日韩一区二区精品在线观看| 国产不卡一区视频| 亚洲精品视频一区二区| 欧美一级高清片| 国产成人午夜电影网| 亚洲精品国产无套在线观| 91精品国产一区二区三区| 国产精品18久久久久| 亚洲柠檬福利资源导航| 欧美mv和日韩mv的网站| 色先锋资源久久综合| 激情国产一区二区 | 日本伊人午夜精品| 国产精品久久久久久久久免费丝袜| 欧美三级电影在线看| 国产精品一区二区果冻传媒| 亚洲电影第三页| 亚洲国产精品99久久久久久久久 | 欧美一区二区福利视频| 成人黄色777网| 日韩二区三区在线观看| 亚洲色图欧美在线| 欧美本精品男人aⅴ天堂| 在线观看亚洲一区| 国产成人午夜视频| 日本在线不卡视频| 亚洲精品久久久久久国产精华液| 日韩久久精品一区| 欧美中文字幕久久| 成人免费黄色大片| 韩国毛片一区二区三区| 亚洲成人高清在线|