亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? csl_pllhal.h

?? evmDM642 flash測試程序
?? H
?? 第 1 頁 / 共 2 頁
字號:
/****************************************************************************\*           Copyright (C) 2001 Texas Instruments Incorporated.*                           All Rights Reserved *------------------------------------------------------------------------------* MODULE NAME... PLL* FILENAME...... csl_pllhal.h * DATE CREATED.. Tue 10-30-2001 at 9:08:46a* DATE MODIFIED. Fri 04-16-2004 Modified PID field default values(CLASS,TYPE).*------------------------------------------------------------------------------* HISTORY:*------------------------------------------------------------------------------* DESCRIPTION: (HAL interface file for the PLL module) ** REGISTERS  *   *   PID        -   "PLL Controller Peripheral Identification Register"*   PLLCSR     -   "Control Status register"                                       *   PLLM       -   "Multiplier Control register"   (PLLM)*   PLLDIV0    -   "PLL Divider 0 register"  *   PLLDIV1    -   "PLL Divider 1 register"  *   PLLDIV2    -   "PLL Divider 2 register"  *   PLLDIV3    -   "PLL Divider 3 register"  *   OSCDIV1    -   "Oscillator Divider 1 register"  *\***************************************************************************/#ifndef  _CSL_PLLHAL_H_  #define  _CSL_PLLHAL_H_  /*****************************\*   Include files        \*****************************/#include <csl_stdinc.h> #include <csl_chip.h> #if (PLL_SUPPORT) /************************************************************\*    Misc. Declarations          \************************************************************/ #define   _PLL_BASE_ADDR  0x01B7C000u/************************************************************\*    Module level register/field access macros          \************************************************************/  /* ------------------- */  /* FIELD MAKE MACROS   */  /* ------------------- */  #define PLL_FMK(REG,FIELD,x)\   _PER_FMK(PLL,##REG,##FIELD,x)  #define PLL_FMKS(REG,FIELD,SYM)\   _PER_FMKS(PLL,##REG,##FIELD,##SYM)  /* ---------------------------------- */  /* RAW REGISTER/FIELD ACCESS MACROS   */  /* ---------------------------------- */  #define PLL_REG(REG)  (*(volatile Uint32*) (_PLL_##REG##_ADDR))   #define PLL_ADDR(REG)\   _PLL_##REG##_ADDR   #define PLL_RGET(REG)\   _PER_RGET(_PLL_##REG##_ADDR,PLL,##REG)  #define PLL_RSET(REG,x)\   _PER_RSET(_PLL_##REG##_ADDR,PLL,##REG,x)  #define PLL_FGET(REG,FIELD)\   _PLL_##REG##_FGET(##FIELD)   #define PLL_FSET(REG,FIELD,x)\   _PLL_##REG##_FSET(##FIELD,x)   #define PLL_FSETS(REG,FIELD,SYM)\   _PLL_##REG##_FSETS(##FIELD,##SYM)  /* -------------------------------------------- */  /* ADDRESS BASED REGISTER/FIELD ACCESS MACROS   */  /* -------------------------------------------- */  #define PLL_RGETA(addr,REG)\   _PER_RGET(addr,PLL,##REG)   #define PLL_RSETA(addr,REG,x)\   _PER_RSET(addr,PLL,##REG,x)  #define PLL_FGETA(addr,REG,FIELD)\   _PER_FGET(addr,PLL,##REG,##FIELD)  #define PLL_FSETA(addr,REG,FIELD,x)\   _PER_FSET(addr,PLL,##REG,##FIELD,x)  #define PLL_FSETSA(addr,REG,FIELD,SYM)\   _PER_FSETS(addr,PLL,##REG,##FIELD,##SYM) /*******************************************************************\*        *  ________________  * |                |  * |  PID           |* |________________| **       PID   -    "Peripheral Identification register"  ** FIELDS (msb -> lsb)*   (r) TYPE*   (r) CLASS*   (r) REV*\*******************************************************************/   #define _PLL_PID_OFFSET       0   #define _PLL_PID_ADDR         0x01B7C000u   #define  PLL_PID              PLL_REG(PID)         #define _PLL_PID_TYPE_MASK             0x00FF0000u   #define _PLL_PID_TYPE_SHIFT            0x00000010u   #define  PLL_PID_TYPE_DEFAULT          0x00000001u   #define  PLL_PID_TYPE_OF(x)            _VALUEOF(x)   #define _PLL_PID_CLASS_MASK             0x0000FF00u   #define _PLL_PID_CLASS_SHIFT            0x00000008u   #define  PLL_PID_CLASS_DEFAULT          0x00000008u   #define  PLL_PID_CLASS_OF(x)            _VALUEOF(x)   #define _PLL_PID_REV_MASK             0x000000FFu   #define _PLL_PID_REV_SHIFT            0x00000000u   #define  PLL_PID_REV_DEFAULT          0x00000001u   #define  PLL_PID_REV_OF(x)            _VALUEOF(x)   /*=============   Register DEFAULT macro ==============*/    #define  PLL_PID_DEFAULT  (Uint32) (\      _PER_FDEFAULT(PLL,PID,TYPE) \     |_PER_FDEFAULT(PLL,PID,CLASS) \     |_PER_FDEFAULT(PLL,PID,REV) \   )   /*=============   Register MAKE _RMK macro ==============*/    /*=============   Register Access macros ==============*/    #define _PLL_PID_FGET(FIELD)\     _PER_FGET(_PLL_PID_ADDR,PLL,PID,##FIELD)   #define _PLL_PID_FSET(FIELD,field)\     _PER_FSET(_PLL_PID_ADDR,PLL,PID,##FIELD,field)   #define _PLL_PID_FSETS(FIELD,SYM)\     _PER_FSETS(_PLL_PID_ADDR,PLL,PID,##FIELD,##SYM)/*******************************************************************\*        *  ________________  * |                |  * |  PLLCSR        |* |________________| **       PLLCSR   -    "Control Status register"  ** FIELDS (msb -> lsb)*   (r)  STABLE*   (rw) PLLRST*   (rw) PLLPWRDN*   (rw) PLLEN*\*******************************************************************/   #define _PLL_PLLCSR_OFFSET       64   #define _PLL_PLLCSR_ADDR         (_PLL_BASE_ADDR + 0x100u)   #define  PLL_PLLCSR              PLL_REG(PLLCSR)         #define _PLL_PLLCSR_STABLE_MASK             0x00000040u   #define _PLL_PLLCSR_STABLE_SHIFT            0x00000006u   #define  PLL_PLLCSR_STABLE_DEFAULT          0x00000001u   #define  PLL_PLLCSR_STABLE_OF(x)            _VALUEOF(x)   #define _PLL_PLLCSR_PLLRST_MASK             0x00000008u   #define _PLL_PLLCSR_PLLRST_SHIFT            0x00000003u   #define  PLL_PLLCSR_PLLRST_DEFAULT          0x00000001u   #define  PLL_PLLCSR_PLLRST_OF(x)            _VALUEOF(x)   #define  PLL_PLLCSR_PLLRST_1                0x00000001u   #define  PLL_PLLCSR_PLLRST_0                0x00000000u   #define _PLL_PLLCSR_PLLPWRDN_MASK             0x00000002u   #define _PLL_PLLCSR_PLLPWRDN_SHIFT            0x00000001u   #define  PLL_PLLCSR_PLLPWRDN_DEFAULT          0x00000000u   #define  PLL_PLLCSR_PLLPWRDN_OF(x)            _VALUEOF(x)   #define  PLL_PLLCSR_PLLPWRDN_YES             0x00000001u   #define  PLL_PLLCSR_PLLPWRDN_NO             0x00000000u   #define _PLL_PLLCSR_PLLEN_MASK             0x00000001u   #define _PLL_PLLCSR_PLLEN_SHIFT            0x00000000u   #define  PLL_PLLCSR_PLLEN_DEFAULT          0x00000000u   #define  PLL_PLLCSR_PLLEN_OF(x)            _VALUEOF(x)   #define  PLL_PLLCSR_PLLEN_ENABLE             0x00000001u   #define  PLL_PLLCSR_PLLEN_BYPASS             0x00000000u   /*=============   Register DEFAULT macro ==============*/    #define  PLL_PLLCSR_DEFAULT  (Uint32) (\      _PER_FDEFAULT(PLL,PLLCSR,STABLE) \     |_PER_FDEFAULT(PLL,PLLCSR,PLLRST) \     |_PER_FDEFAULT(PLL,PLLCSR,PLLPWRDN) \     |_PER_FDEFAULT(PLL,PLLCSR,PLLEN) \   )   /*=============   Register MAKE _RMK macro ==============*/    #define  PLL_PLLCSR_RMK(pllrst,pllpwrdn,pllen) \ (Uint32) (\      _PER_FMK(PLL,PLLCSR,PLLRST,pllrst) \     |_PER_FMK(PLL,PLLCSR,PLLPWRDN,pllpwrdn) \     |_PER_FMK(PLL,PLLCSR,PLLEN,pllen) \   )   /*=============   Register Access macros ==============*/    #define _PLL_PLLCSR_FGET(FIELD)\     _PER_FGET(_PLL_PLLCSR_ADDR,PLL,PLLCSR,##FIELD)   #define _PLL_PLLCSR_FSET(FIELD,field)\     _PER_FSET(_PLL_PLLCSR_ADDR,PLL,PLLCSR,##FIELD,field)   #define _PLL_PLLCSR_FSETS(FIELD,SYM)\     _PER_FSETS(_PLL_PLLCSR_ADDR,PLL,PLLCSR,##FIELD,##SYM)/*******************************************************************\*        *  ________________  * |                |  *   PLLM   * |________________| **       PLLM   -    "Multiplier Control register"  ** FIELDS (msb -> lsb)*   (rw) PLLM*\*******************************************************************/   #define _PLL_PLLM_OFFSET       68   #define _PLL_PLLM_ADDR         (_PLL_BASE_ADDR + 0x110u)    #define  PLL_PLLM              PLL_REG(PLLM)         #define _PLL_PLLM_PLLM_MASK             0x0000001Fu   #define _PLL_PLLM_PLLM_SHIFT            0x00000000u   #define  PLL_PLLM_PLLM_DEFAULT          0x00000007u   #define  PLL_PLLM_PLLM_OF(x)            _VALUEOF(x)   /*=============   Register DEFAULT macro ==============*/    #define  PLL_PLLM_DEFAULT  (Uint32) (\     _PER_FDEFAULT(PLL,PLLM,PLLM) \   )   /*=============   Register MAKE _RMK macro ==============*/    #define  PLL_PLLM_RMK(pllm) \ (Uint32) (\      _PER_FMK(PLL,PLLM,PLLM,pllm) \   )   /*=============   Register Access macros ==============*/    #define _PLL_PLLM_FGET(FIELD)\     _PER_FGET(_PLL_PLLM_ADDR,PLL,PLLM,##FIELD)   #define _PLL_PLLM_FSET(FIELD,field)\     _PER_FSET(_PLL_PLLM_ADDR,PLL,PLLM,##FIELD,field)   #define _PLL_PLLM_FSETS(FIELD,SYM)\     _PER_FSETS(_PLL_PLLM_ADDR,PLL,PLLM,##FIELD,##SYM)/*******************************************************************\*        *  ________________  * |                |  * | PLLDIV0        |* |________________| **       PLLDIV0   -    "PLL Divider 0 register"  ** FIELDS (msb -> lsb)*   (rw) D0EN*   (rw) RATIO*\*******************************************************************/   #define _PLL_PLLDIV0_OFFSET       69   #define _PLL_PLLDIV0_ADDR         (_PLL_BASE_ADDR + 0x114u)    #define  PLL_PLLDIV0              PLL_REG(PLLDIV0)         #define _PLL_PLLDIV0_D0EN_MASK             0x00008000u   #define _PLL_PLLDIV0_D0EN_SHIFT            0x0000000Fu   #define  PLL_PLLDIV0_D0EN_DEFAULT          0x00000001u   #define  PLL_PLLDIV0_D0EN_OF(x)            _VALUEOF(x)   #define  PLL_PLLDIV0_D0EN_ENABLE             0x00000001u   #define  PLL_PLLDIV0_D0EN_DISABLE             0x00000000u   #define _PLL_PLLDIV0_RATIO_MASK             0x0000001Fu   #define _PLL_PLLDIV0_RATIO_SHIFT            0x00000000u   #define  PLL_PLLDIV0_RATIO_DEFAULT          0x00000000u   #define  PLL_PLLDIV0_RATIO_OF(x)            _VALUEOF(x)   /*=============   Register DEFAULT macro ==============*/    #define  PLL_PLLDIV0_DEFAULT  (Uint32) (\      _PER_FDEFAULT(PLL,PLLDIV0,D0EN) \     |_PER_FDEFAULT(PLL,PLLDIV0,RATIO) \   )   /*=============   Register MAKE _RMK macro ==============*/    #define  PLL_PLLDIV0_RMK(d0en,ratio) \ (Uint32) (\      _PER_FMK(PLL,PLLDIV0,D0EN,d0en) \     |_PER_FMK(PLL,PLLDIV0,RATIO,ratio) \   )   /*=============   Register Access macros ==============*/    #define _PLL_PLLDIV0_FGET(FIELD)\     _PER_FGET(_PLL_PLLDIV0_ADDR,PLL,PLLDIV0,##FIELD)   #define _PLL_PLLDIV0_FSET(FIELD,field)\     _PER_FSET(_PLL_PLLDIV0_ADDR,PLL,PLLDIV0,##FIELD,field)   #define _PLL_PLLDIV0_FSETS(FIELD,SYM)\     _PER_FSETS(_PLL_PLLDIV0_ADDR,PLL,PLLDIV0,##FIELD,##SYM)/*******************************************************************\*        

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产主播一区二区| 色综合天天综合| 日韩三级视频在线观看| 亚洲图片欧美色图| 色综合亚洲欧洲| 国产婷婷色一区二区三区 | 麻豆91在线看| 欧美一区二区三区男人的天堂| 久久综合九色综合欧美亚洲| 五月天中文字幕一区二区| 色哟哟亚洲精品| 国产女人aaa级久久久级| 国产一区二区三区四区五区美女| 欧美一卡二卡在线| 亚洲午夜久久久久久久久电影院| 91官网在线免费观看| 亚洲一区国产视频| 色网综合在线观看| 国产校园另类小说区| 菠萝蜜视频在线观看一区| 国产精品国产三级国产有无不卡 | 亚洲精品国产第一综合99久久| 黄色日韩三级电影| 久久色.com| eeuss鲁片一区二区三区在线观看 eeuss鲁片一区二区三区在线看 | 国产精品久99| 色94色欧美sute亚洲线路一久| 亚洲综合色在线| 日韩午夜小视频| 国产精品亚洲一区二区三区在线| 国产拍欧美日韩视频二区| 91香蕉视频在线| 成人免费在线视频观看| 欧洲av一区二区嗯嗯嗯啊| 亚洲成av人片| 久久一区二区三区国产精品| jlzzjlzz欧美大全| 亚洲国产欧美一区二区三区丁香婷| 91精品国产91久久综合桃花| 老司机精品视频导航| 国产精品成人网| 欧美伦理影视网| 丁香婷婷综合色啪| 亚洲中国最大av网站| 精品国产伦一区二区三区免费| 成人免费视频caoporn| 国产欧美精品日韩区二区麻豆天美| 久久91精品国产91久久小草| 欧美日本在线一区| 美女视频黄a大片欧美| 国产精品欧美极品| 欧美日韩国产免费一区二区| 国产成人精品网址| 日本欧美韩国一区三区| 国产欧美日本一区二区三区| 在线欧美小视频| 国产精品亚洲专一区二区三区| 一区二区激情视频| 久久久午夜电影| 一本高清dvd不卡在线观看| 精品午夜久久福利影院| 1024精品合集| 国产亚洲午夜高清国产拍精品| 欧美日韩亚洲丝袜制服| 国产91富婆露脸刺激对白| 亚洲一区二区视频在线| 欧美一级片在线看| 国产成人丝袜美腿| 亚洲丰满少妇videoshd| 中文字幕一区在线观看| 日韩精品中文字幕一区| 欧美亚洲自拍偷拍| 久久精品二区亚洲w码| 中文字幕一区av| 日韩免费看网站| 欧美精品一级二级三级| 91美女精品福利| av亚洲产国偷v产偷v自拍| 日本在线不卡视频| 亚洲成人精品一区| 亚洲四区在线观看| 中文字幕在线观看不卡| 国产欧美日韩综合| 日韩欧美高清一区| 欧美一三区三区四区免费在线看| 色婷婷精品大在线视频| 精品一区二区久久| 亚洲成av人片在线观看无码| 亚洲一区二区三区四区五区中文| 国产欧美一区二区三区网站| 欧美va亚洲va| 欧美一级免费大片| 欧美综合一区二区| 国产制服丝袜一区| 日韩成人精品在线| 国产精品麻豆久久久| 26uuu亚洲综合色| 久久久亚洲欧洲日产国码αv| 欧洲视频一区二区| 欧美日韩国产一级片| 欧美日韩一区二区欧美激情 | 秋霞国产午夜精品免费视频| 亚洲一区二区三区中文字幕在线| 国产精品久久久久久久久搜平片| 欧美国产精品一区| 精品日韩在线观看| 精品99一区二区三区| 欧美不卡一区二区| 久久久久久久久99精品| 精品欧美乱码久久久久久1区2区| 91精品国产免费| 色域天天综合网| 色欧美88888久久久久久影院| 成人app在线观看| 国产精品白丝jk白祙喷水网站| 日本女人一区二区三区| 亚洲成人免费在线| 激情深爱一区二区| 国产 欧美在线| 91福利在线播放| 欧美一区二区日韩一区二区| 精品日韩av一区二区| 久久婷婷综合激情| 欧美va在线播放| 国产亚洲一区二区在线观看| 国产精品美女久久福利网站| 国产精品久久久久精k8| 亚洲精品一卡二卡| 免费成人av资源网| 欧美中文字幕一区二区三区亚洲| 欧美军同video69gay| 欧美mv日韩mv国产网站app| 中文字幕在线一区免费| 亚洲成人av中文| 国产精品88888| 欧美日韩高清一区| 国产午夜精品久久久久久免费视 | 久久日一线二线三线suv| 亚洲欧洲精品一区二区三区不卡| 亚洲精品国产精品乱码不99| 天天av天天翘天天综合网| 精品亚洲aⅴ乱码一区二区三区| 成人国产精品免费观看| 91精品国产高清一区二区三区| 久久精品亚洲精品国产欧美| 亚洲一区免费在线观看| 国产成人免费视频网站| 欧美剧情电影在线观看完整版免费励志电影 | 日本不卡视频在线观看| 成人亚洲精品久久久久软件| 在线成人av网站| 国产精品成人一区二区三区夜夜夜| 日韩精品乱码av一区二区| 91麻豆高清视频| 久久综合色天天久久综合图片| 亚洲午夜在线电影| 岛国精品在线观看| 欧美日韩的一区二区| 国产精品天美传媒沈樵| 日本在线不卡视频| 欧美综合一区二区三区| 久久久精品影视| 麻豆久久一区二区| 欧美日韩大陆一区二区| 亚洲欧美另类小说视频| 国产福利精品导航| 久久综合久久鬼色中文字| 日韩高清在线观看| 欧美日韩国产在线观看| 一区二区三区四区亚洲| 一本色道久久综合亚洲91| 一区二区三区日韩在线观看| 色婷婷av一区二区| 亚洲一级二级三级| 欧美群妇大交群中文字幕| 丝袜a∨在线一区二区三区不卡| 884aa四虎影成人精品一区| 日韩精品视频网| 精品久久人人做人人爽| 国产一区二区三区免费看| 中文字幕高清不卡| 91丨porny丨中文| 亚洲成人自拍偷拍| 欧美一区二区三区日韩| 国产精品一二三区在线| 亚洲欧美一区二区视频| 欧美色综合影院| 麻豆一区二区99久久久久| 久久精品一区二区三区四区| av亚洲精华国产精华精| 午夜日韩在线观看| 欧美精品一区二区三区很污很色的| 国产美女视频91| 亚洲人午夜精品天堂一二香蕉| 在线观看三级视频欧美| 蜜桃一区二区三区在线观看| 国产欧美日本一区视频| 欧美在线|欧美| 国产原创一区二区| 亚洲综合在线视频|