亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來(lái)到蟲(chóng)蟲(chóng)下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲(chóng)蟲(chóng)下載站

?? csl_pcihal.h

?? evmDM642 flash測(cè)試程序
?? H
?? 第 1 頁(yè) / 共 3 頁(yè)
字號(hào):
  #define  PCI_CDSPA_CDSPA_OF(x)           _VALUEOF(x)  #define  PCI_CDSPA_OF(x)                 _VALUEOF(x)  #define PCI_CDSPA_DEFAULT (Uint32)( \     _PER_FDEFAULT(PCI,CDSPA,CDSPA) \   )#if (!(CHIP_6418 || CHIP_6413 || CHIP_6410))  #define PCI_CDSPA_RMK(cdspa)\  (Uint32)(\      _PER_FMK(PCI,CDSPA,CDSPA,cdspa)\  )      #endif    #define _PCI_CDSPA_FGET(FIELD)\    _PER_FGET(_PCI_CDSPA_ADDR,PCI,CDSPA,##FIELD)/******************************************************************************\* _____________________* |                   |* |  C P C I A        |* |___________________|** CPCIA - Current PCI Address Register** FIELDS (msb -> lsb)* (r) CPCIA*\******************************************************************************/  #define _PCI_CPCIA_OFFSET      8 #if (C64_SUPPORT)   #define _PCI_CPCIA_ADDR                0x01C00020u #else   #define _PCI_CPCIA_ADDR                0x01A40020u #endif  #define _PCI_CPCIA_CPCIA_MASK           0xFFFFFFFFu  #define _PCI_CPCIA_CPCIA_SHIFT          0x00000000u  #define  PCI_CPCIA_CPCIA_DEFAULT        0x00000000u  #define  PCI_CPCIA_CPCIA_OF(x)          _VALUEOF(x)  #define  PCI_CPCIA_OF(x)                _VALUEOF(x)  #define PCI_CPCIA_DEFAULT (Uint32)( \     _PER_FDEFAULT(PCI,CPCIA,CPCIA) \   )#if (!(CHIP_6418 || CHIP_6413 || CHIP_6410))  #define PCI_CPCIA_RMK(cpcia)\  (Uint32)(\     _PER_FMK(PCI,CPCIA,CPCIA,cpcia)\  )     #endif    #define _PCI_CPCIA_FGET(FIELD)\    _PER_FGET(_PCI_CPCIA_ADDR,PCI,CPCIA,##FIELD)/******************************************************************************\* _____________________* |                   |* |  C C N T          |* |___________________|** CCNT - Current Byte Counter Register** FIELDS (msb -> lsb)* (r)  CCNT*\******************************************************************************/  #define _PCI_CCNT_OFFSET      9 #if (C64_SUPPORT)   #define _PCI_CCNT_ADDR                 0x01C00024u #else   #define _PCI_CCNT_ADDR                 0x01A40024u #endif  #define _PCI_CCNT_CCNT_MASK             0x0000FFFFu  #define _PCI_CCNT_CCNT_SHIFT            0x00000000u  #define  PCI_CCNT_CCNT_DEFAULT          0x00000000u  #define  PCI_CCNT_CCNT_OF(x)            _VALUEOF(x)  #define  PCI_CCNT_OF(x)                 _VALUEOF(x)  #define PCI_CCNT_DEFAULT (Uint32)( \     _PER_FDEFAULT(PCI,CCNT,CCNT) \   )#if (!(CHIP_6418 || CHIP_6413 || CHIP_6410))  #define PCI_CCNT_RMK(ccnt) (Uint32)(\     _PER_FMK(PCI,CCNT,CCNT,ccnt)\  )     #endif    #define _PCI_CCNT_FGET(FIELD)\    _PER_FGET(_PCI_CCNT_ADDR,PCI,CCNT,##FIELD)/****************************************************************************\* _____________________* |                   |* |  H A L T          |* |___________________|** HALT - PCI Transfer Halt Register** FIELDS (msb -> lsb)* (rw)  HALT*\******************************************************************************/#define _PCI_HALT_OFFSET     10 #if (C64_SUPPORT)  #define _PCI_HALT_ADDR                   0x01C00028u #else  #define _PCI_HALT_ADDR                   0x01A40028u #endif #if (C64_SUPPORT)  #define _PCI_HALT_HALT_MASK              0x00000000u  #define _PCI_HALT_HALT_SHIFT             0x00000000u  #define  PCI_HALT_HALT_DEFAULT           0x00000000u  #define  PCI_HALT_HALT_OF(x)             _VALUEOF(x)#else  #define _PCI_HALT_HALT_MASK              0x00000001u  #define _PCI_HALT_HALT_SHIFT             0x00000000u  #define  PCI_HALT_HALT_DEFAULT           0x00000000u  #define  PCI_HALT_HALT_DEFAULT           0x00000000u  #define  PCI_HALT_HALT_OF(x)             _VALUEOF(x)   #define  PCI_HALT_HALT_SET              0x00000001u #endif  #define  PCI_HALT_OF(x)                  _VALUEOF(x)  #define PCI_HALT_RMK(halt)\  (Uint32)( \     _PER_FMK(PCI,HALT,HALT,halt) \   )  #define PCI_HALT_DEFAULT (Uint32)( \     _PER_FDEFAULT(PCI,HALT,HALT) \   ) #define _PCI_HALT_FGET(FIELD)\    _PER_FGET(_PCI_HALT_ADDR,PCI,HALT,##FIELD) #define _PCI_HALT_FSET(FIELD,field)\    _PER_FSET(_PCI_HALT_ADDR,PCI,HALT,##FIELD,field) #define _PCI_HALT_FSETS(FIELD,SYM)\    _PER_FSETS(_PCI_HALT_ADDR,PCI,HALT,##FIELD,##SYM)/****************************************************************************\* _____________________* |                   |* |  E E A D D        |* |___________________|** EEADD - EEPROM Address Register** FIELDS (msb -> lsb)* (rw) EEADD*\******************************************************************************/  #define _PCI_EEADD_OFFSET          0 #if (C64_SUPPORT)  #define _PCI_EEADD_ADDR	  		   0x01C20000u #else   #define _PCI_EEADD_ADDR	  		   0x01A80000u #endif  #define _PCI_EEADD_EEADD_MASK              0x000003FFu  #define _PCI_EEADD_EEADD_SHIFT             0x00000000u  #define  PCI_EEADD_EEADD_DEFAULT           0x00000000u  #define  PCI_EEADD_EEADD_OF(x)             _VALUEOF(x)  #define  PCI_EEADD_OF(x)                   _VALUEOF(x)  #define PCI_EEADD_DEFAULT (Uint32)( \     _PER_FDEFAULT(PCI,EEADD,EEADD) \   )  #define PCI_EEADD_RMK(eeadd)  \  (Uint32)( \     _PER_FMK(PCI,EEADD,EEADD,eeadd) \   )  #define _PCI_EEADD_FGET(FIELD)\    _PER_FGET(_PCI_EEADD_ADDR,PCI,EEADD,##FIELD)  #define _PCI_EEADD_FSET(FIELD,field)\    _PER_FSET(_PCI_EEADD_ADDR,PCI,EEADD,##FIELD,field)  #define _PCI_EEADD_FSETS(FIELD,SYM)\    _PER_FSETS(_PCI_EEADD_ADDR,PCI,EEADD,##FIELD,##SYM)/****************************************************************************\* _____________________* |                   |* |  E E D A T        |* |___________________|** EEDAT - EEPROM Data Register** FIELDS (msb -> lsb)* (rw) EEDAT*\*****************************************************************************/  #define _PCI_EEDAT_OFFSET          1 #if (C64_SUPPORT)   #define _PCI_EEDAT_ADDR                   0x01C20004u #else   #define _PCI_EEDAT_ADDR                  0x01A80004u #endif  #define _PCI_EEDAT_EEDAT_MASK              0x0000FFFFu  #define _PCI_EEDAT_EEDAT_SHIFT             0x00000000u  #define  PCI_EEDAT_EEDAT_DEFAULT           0x00000000u  #define  PCI_EEDAT_EEDAT_OF(x)             _VALUEOF(x)  #define  PCI_EEDAT_OF(x)                   _VALUEOF(x)  #define PCI_EEDAT_DEFAULT (Uint32)( \     _PER_FDEFAULT(PCI,EEDAT,EEDAT) \   )  #define PCI_EEDAT_RMK(eedat) \  (Uint32)( \     _PER_FMK(PCI,EEDAT,EEDAT,eedat) \   )  #define _PCI_EEDAT_FGET(FIELD)\    _PER_FGET(_PCI_EEDAT_ADDR,PCI,EEDAT,##FIELD)  #define _PCI_EEDAT_FSET(FIELD,field)\    _PER_FSET(_PCI_EEDAT_ADDR,PCI,EEDAT,##FIELD,field)  #define _PCI_EEDAT_FSETS(FIELD,SYM)\    _PER_FSETS(_PCI_EEDAT_ADDR,PCI,EEDAT,##FIELD,##SYM)/****************************************************************************\* _____________________* |                   |* |  E E C T L        |* |___________________|** EECTL - EEPROM Control Register** FIELDS (msb -> lsb)* (r)  CFGDONE* (r)  CFGERR* (r)  EEAI* (r)  EESZ* (r)  READY* (rw) EECNT*\******************************************************************************/  #define _PCI_EECTL_OFFSET         2 #if (C64_SUPPORT)   #define _PCI_EECTL_ADDR                0x01C20008u #else   #define _PCI_EECTL_ADDR                0x01A80008u #endif  #define _PCI_EECTL_CFGDONE_MASK            0x00000100u  #define _PCI_EECTL_CFGDONE_SHIFT           0x00000008u  #define  PCI_EECTL_CFGDONE_DEFAULT         0x00000000u  #define  PCI_EECTL_CFGDONE_OF(x)           _VALUEOF(x)  #define _PCI_EECTL_CFGERR_MASK             0x00000080u  #define _PCI_EECTL_CFGERR_SHIFT            0x00000007u  #define  PCI_EECTL_CFGERR_DEFAULT          0x00000000u  #define  PCI_EECTL_CFGERR_OF(x)             _VALUEOF(x)  #define _PCI_EECTL_EEAI_MASK               0x00000040u  #define _PCI_EECTL_EEAI_SHIFT              0x00000006u  #define  PCI_EECTL_EEAI_DEFAULT            0x00000000u  #define  PCI_EECTL_EEAI_OF(x)              _VALUEOF(x)  #define _PCI_EECTL_EESZ_MASK               0x00000038u  #define _PCI_EECTL_EESZ_SHIFT              0x00000003u  #define  PCI_EECTL_EESZ_DEFAULT            0x00000000u  #define  PCI_EECTL_EESZ_OF(x)              _VALUEOF(x)  #define _PCI_EECTL_READY_MASK              0x00000004u  #define _PCI_EECTL_READY_SHIFT             0x00000002u  #define  PCI_EECTL_READY_DEFAULT           0x00000000u  #define  PCI_EECTL_READY_OF(x)             _VALUEOF(x)  #define _PCI_EECTL_EECNT_MASK              0x00000003u  #define _PCI_EECTL_EECNT_SHIFT             0x00000000u  #define  PCI_EECTL_EECNT_DEFAULT           0x00000000u  #define  PCI_EECTL_EECNT_OF(x)             _VALUEOF(x)  #define  PCI_EECTL_EECNT_EWEN              0x00000000u  #define  PCI_EECTL_EECNT_ERAL              0x00000000u  #define  PCI_EECTL_EECNT_WRAL              0x00000000u  #define  PCI_EECTL_EECNT_EWDS              0x00000000u  #define  PCI_EECTL_EECNT_WRITE             0x00000001u  #define  PCI_EECTL_EECNT_READ              0x00000002u  #define  PCI_EECTL_EECNT_ERASE             0x00000003u  #define  PCI_EECTL_OF(x)                   _VALUEOF(x)  #define PCI_EECTL_DEFAULT (Uint32)( \    _PER_FDEFAULT(PCI,EECTL,CFGDONE) \   |_PER_FDEFAULT(PCI,EECTL,CFGERR) \   |_PER_FDEFAULT(PCI,EECTL,EEAI) \   |_PER_FDEFAULT(PCI,EECTL,EESZ) \   |_PER_FDEFAULT(PCI,EECTL,READY) \   |_PER_FDEFAULT(PCI,EECTL,EECNT) \   )  #define PCI_EECTL_RMK(eecnt) \  (Uint32)( \      _PER_FMK(PCI,EECTL,EECNT,eecnt) \   )  #define _PCI_EECTL_FGET(FIELD)\    _PER_FGET(_PCI_EECTL_ADDR,PCI,EECTL,##FIELD)  #define _PCI_EECTL_FSET(FIELD,field)\    _PER_FSET(_PCI_EECTL_ADDR,PCI,EECTL,##FIELD,field)  #define _PCI_EECTL_FSETS(FIELD,SYM)\    _PER_FSETS(_PCI_EECTL_ADDR,PCI,EECTL,##FIELD,##SYM)/****************************************************************************\* _____________________* |                   |* |  T R C T L        |* |___________________|** TRCTL - TR Control Register** FIELDS (msb -> lsb)* (rw) TRSTALL* (rw) PRI* (rw) PALLOC*\*****************************************************************************/#if (C64_SUPPORT)  #define _PCI_TRCTL_OFFSET          0   #define _PCI_TRCTL_ADDR                   0x01C30000u  #define _PCI_TRCTL_TRSTALL_MASK              0x00000100u  #define _PCI_TRCTL_TRSTALL_SHIFT             0x00000008u  #define  PCI_TRCTL_TRSTALL_DEFAULT           0x00000000u  #define  PCI_TRCTL_TRSTALL_OF(x)             _VALUEOF(x)  #define _PCI_TRCTL_PRI_MASK    	           0x00000030u  #define _PCI_TRCTL_PRI_SHIFT   	           0x00000004u  #define  PCI_TRCTL_PRI_DEFAULT 	           0x00000002u  #define  PCI_TRCTL_PRI_OF(x)   	           _VALUEOF(x)  #define _PCI_TRCTL_PALLOC_MASK               0x0000000Fu  #define _PCI_TRCTL_PALLOC_SHIFT              0x00000000u  #define  PCI_TRCTL_PALLOC_DEFAULT            0x00000004u  #define  PCI_TRCTL_PALLOC_OF(x)              _VALUEOF(x)  #define  PCI_TRCTL_OF(x)                   _VALUEOF(x)  #define PCI_TRCTL_DEFAULT (Uint32)( \     _PER_FDEFAULT(PCI,TRCTL,TRSTALL) \    |_PER_FDEFAULT(PCI,TRCTL,PRI) \    |_PER_FDEFAULT(PCI,TRCTL,PALLOC) \   )  #define PCI_TRCTL_RMK(trstall,pri,palloc) \  (Uint32)( \     _PER_FMK(PCI,TRCTL,TRSTALL,trctl) \    |_PER_FMK(PCI,TRCTL,PRI,pri) \    |_PER_FMK(PCI,TRCTL,PALLOC,palloc) \   )  #define _PCI_TRCTL_FGET(FIELD)\    _PER_FGET(_PCI_TRCTL_ADDR,PCI,TRCTL,##FIELD)  #define _PCI_TRCTL_FSET(FIELD,field)\    _PER_FSET(_PCI_TRCTL_ADDR,PCI,TRCTL,##FIELD,field)  #define _PCI_TRCTL_FSETS(FIELD,SYM)\    _PER_FSETS(_PCI_TRCTL_ADDR,PCI,TRCTL,##FIELD,##SYM) #endif/******************************************************************************/#endif /* PCI_SUPPORT */#endif /* _CSL_PCIHAL_H_ *//******************************************************************************\* End of pcihal.h\******************************************************************************/

?? 快捷鍵說(shuō)明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
毛片基地黄久久久久久天堂| 亚洲成人精品一区| 欧美日韩一区视频| 欧美日韩激情一区二区| 国内精品伊人久久久久av一坑 | 久久女同精品一区二区| 色婷婷av一区| 97久久精品人人澡人人爽| 蜜臀av性久久久久蜜臀aⅴ四虎| 最近日韩中文字幕| 久久精品视频网| 日韩一级黄色大片| 欧美久久久久久久久| 欧美日韩一二三| 一本一本大道香蕉久在线精品 | 国产成人丝袜美腿| 韩日av一区二区| 国产美女精品人人做人人爽 | 久久久久一区二区三区四区| 亚洲一区二区精品视频| 亚洲欧美日韩久久| 亚洲视频精选在线| 亚洲午夜久久久| 天堂蜜桃91精品| 国内一区二区在线| 岛国精品在线观看| 在线一区二区三区四区| 欧美性猛交xxxx乱大交退制版| 在线精品视频免费播放| 欧美videos大乳护士334| 国产欧美日韩综合| 视频一区欧美日韩| 成人性生交大片免费看中文| 欧美日韩免费不卡视频一区二区三区| 欧美不卡一区二区三区| 一色桃子久久精品亚洲| 天天综合网天天综合色| 国产一区二区免费视频| 国产日韩欧美一区二区三区乱码 | 亚洲美女一区二区三区| 亚洲丝袜制服诱惑| 国产·精品毛片| 日韩精品一区二区三区蜜臀| 亚洲精品成人少妇| 成人精品一区二区三区四区 | 国产裸体歌舞团一区二区| 精品视频123区在线观看| 国产精品免费观看视频| 美女视频黄久久| 51精品秘密在线观看| 亚洲精选视频在线| 国产激情精品久久久第一区二区| 欧美一区二区网站| 亚洲国产sm捆绑调教视频| 色综合夜色一区| 亚洲欧美电影院| 国产成人免费在线视频| www久久精品| 看国产成人h片视频| 91精品国产一区二区三区| 亚洲在线免费播放| 一区二区三区在线高清| av中文字幕一区| 精品国产免费人成在线观看| 色综合视频在线观看| 日韩一级片网站| 亚洲成人av免费| 亚洲精品在线一区二区| 国产一区二区剧情av在线| 精品国产一区二区三区忘忧草| 日本中文字幕一区二区视频| 日韩欧美中文字幕精品| 久久成人18免费观看| 日韩一二三区不卡| 国产乱码精品一区二区三区av | 亚洲一区二区三区美女| 欧美狂野另类xxxxoooo| 美腿丝袜在线亚洲一区| 久久久三级国产网站| 99久久精品国产毛片| 亚洲精品国产精华液| 91精品国产欧美一区二区成人| 日日夜夜精品视频天天综合网| 26uuu亚洲| 精品视频一区三区九区| 国产一区二区毛片| 国产精品三级在线观看| 欧美日韩在线免费视频| 国产精品1区二区.| 国产精品视频观看| 91精品欧美一区二区三区综合在| 国产盗摄精品一区二区三区在线| 亚洲国产一区二区视频| 久久久五月婷婷| 欧美日韩久久不卡| 国模套图日韩精品一区二区| 亚洲精品久久嫩草网站秘色| 久久久久亚洲综合| 欧美日本在线播放| 97精品久久久午夜一区二区三区| 国产一区二区三区精品视频| 天天做天天摸天天爽国产一区| 久久免费国产精品| 4438x亚洲最大成人网| 色婷婷综合久久久中文字幕| 99久久免费视频.com| aaa欧美大片| 99久久婷婷国产精品综合| 91麻豆蜜桃一区二区三区| 色综合中文综合网| 亚洲人吸女人奶水| www.66久久| 成人免费毛片app| 国产精品夜夜嗨| 91亚洲精品乱码久久久久久蜜桃 | 欧美亚洲一区二区在线| 宅男在线国产精品| 国产三级久久久| 亚洲成人av中文| 风流少妇一区二区| 欧亚洲嫩模精品一区三区| 91超碰这里只有精品国产| 精品国产污污免费网站入口| 久久亚洲免费视频| 亚洲免费av在线| 裸体一区二区三区| 成人小视频在线观看| 欧美中文字幕一区二区三区亚洲 | 国产日产欧美精品一区二区三区| 自拍偷在线精品自拍偷无码专区| 亚洲综合一二区| 国产成人亚洲综合a∨婷婷| 91啦中文在线观看| 精品国产露脸精彩对白| 亚洲欧美另类小说视频| 国内精品伊人久久久久av影院| eeuss鲁片一区二区三区在线观看 eeuss鲁片一区二区三区在线看 | 亚洲综合色自拍一区| 久久精品国产精品青草| 在线亚洲欧美专区二区| 久久久99免费| 亚洲国产三级在线| 亚洲综合视频在线观看| 国产精品正在播放| 欧美老女人在线| 亚洲另类一区二区| 99九九99九九九视频精品| wwwwww.欧美系列| 奇米色一区二区三区四区| 欧美色图免费看| 亚洲一二三区不卡| 色综合久久久久网| 国产精品国产三级国产三级人妇| 狠狠色丁香婷婷综合久久片| 欧美一区二区三区在线| 丝袜亚洲精品中文字幕一区| 欧美日韩国产一级二级| 亚洲电影在线播放| 欧美老肥妇做.爰bbww| 亚洲成国产人片在线观看| 91精品福利在线| 亚洲国产精品一区二区久久| 91亚洲精品久久久蜜桃| 亚洲蜜臀av乱码久久精品| 欧洲色大大久久| 午夜精品视频一区| 日韩三级中文字幕| 男女视频一区二区| 日韩一区二区三区av| 国产一区二区三区高清播放| 国产精品青草综合久久久久99| 国产大片一区二区| 一区二区三区小说| 日韩精品一区二区三区中文不卡 | 日韩写真欧美这视频| 一本到不卡精品视频在线观看| 亚洲日本中文字幕区| 精品久久久久久最新网址| 色婷婷狠狠综合| 国产麻豆午夜三级精品| 视频一区二区三区中文字幕| 国产精品中文欧美| 亚洲h在线观看| 亚洲欧美偷拍卡通变态| 久久久一区二区三区捆绑**| 国产宾馆实践打屁股91| 中文乱码免费一区二区| 欧美午夜片在线看| 裸体在线国模精品偷拍| 中文字幕在线观看一区| 欧美特级限制片免费在线观看| 精品一区二区国语对白| 亚洲免费观看高清完整版在线| 欧美三级三级三级爽爽爽| 国产精一区二区三区| 亚洲综合激情另类小说区| 久久久久久久综合| 99re热这里只有精品免费视频| 亚洲精选视频免费看| 777精品伊人久久久久大香线蕉|