亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? startup.s

?? lpc2148-keil環(huán)境下的各個功能模塊的例程
?? S
字號:
/***********************************************************************/
/*  This file is part of the uVision/ARM development tools             */
/*  Copyright KEIL ELEKTRONIK GmbH 2002-2005                           */
/***********************************************************************/
/*                                                                     */
/*  STARTUP.S:  Startup file for Philips LPC2000 device series         */
/*                                                                     */
/***********************************************************************/


/* 
//*** <<< Use Configuration Wizard in Context Menu >>> *** 
*/


/*
 *  The STARTUP.S code is executed after CPU Reset. This file may be 
 *  translated with the following SET symbols. In uVision these SET 
 *  symbols are entered under Options - ASM - Set.
 *
 *  REMAP: when set the startup code initializes the register MEMMAP 
 *  which overwrites the settings of the CPU configuration pins. The 
 *  startup and interrupt vectors are remapped from:
 *     0x00000000  default setting (not remapped)
 *     0x80000000  when EXTMEM_MODE is used
 *     0x40000000  when RAM_MODE is used
 *
 *  EXTMEM_MODE: when set the device is configured for code execution
 *  from external memory starting at address 0x80000000. The startup
 *  vectors are located to 0x80000000.
 *
 *  RAM_MODE: when set the device is configured for code execution
 *  from on-chip RAM starting at address 0x40000000. The startup
 *  vectors are located to 0x40000000.
 */


// Standard definitions of Mode bits and Interrupt (I & F) flags in PSRs

        Mode_USR  EQU      0x10
        Mode_FIQ  EQU      0x11
        Mode_IRQ  EQU      0x12
        Mode_SVC  EQU      0x13
        Mode_ABT  EQU      0x17
        Mode_UND  EQU      0x1B
        Mode_SYS  EQU      0x1F

        I_Bit     EQU      0x80    /* when I bit is set, IRQ is disabled */
        F_Bit     EQU      0x40    /* when F bit is set, FIQ is disabled */


/*
// <h> Stack Configuration (Stack Sizes in Bytes)
//   <o0> Undefined Mode      <0x0-0xFFFFFFFF:4>
//   <o1> Supervisor Mode     <0x0-0xFFFFFFFF:4>
//   <o2> Abort Mode          <0x0-0xFFFFFFFF:4>
//   <o3> Fast Interrupt Mode <0x0-0xFFFFFFFF:4>
//   <o4> Interrupt Mode      <0x0-0xFFFFFFFF:4>
//   <o5> User/System Mode    <0x0-0xFFFFFFFF:4>
// </h>
*/
        UND_Stack_Size  EQU     0x00000004
        SVC_Stack_Size  EQU     0x00000004
        ABT_Stack_Size  EQU     0x00000004
        FIQ_Stack_Size  EQU     0x00000004
        IRQ_Stack_Size  EQU     0x00000080
        USR_Stack_Size  EQU     0x00000400

AREA   STACK, DATA, READWRITE, ALIGN=2
        DS   (USR_Stack_Size+3)&~3  ; Stack for User/System Mode 
        DS   (SVC_Stack_Size+3)&~3  ; Stack for Supervisor Mode
        DS   (IRQ_Stack_Size+3)&~3  ; Stack for Interrupt Mode
        DS   (FIQ_Stack_Size+3)&~3  ; Stack for Fast Interrupt Mode 
        DS   (ABT_Stack_Size+3)&~3  ; Stack for Abort Mode
        DS   (UND_Stack_Size+3)&~3  ; Stack for Undefined Mode
Top_Stack:


// VPBDIV definitions
        VPBDIV          EQU     0xE01FC100  /* VPBDIV Address */

/*
// <e> VPBDIV Setup
// <i> Peripheral Bus Clock Rate
//   <o1.0..1>   VPBDIV: VPB Clock
//               <0=> VPB Clock = CPU Clock / 4
//               <1=> VPB Clock = CPU Clock
//               <2=> VPB Clock = CPU Clock / 2
//   <o1.4..5>   XCLKDIV: XCLK Pin
//               <0=> XCLK Pin = CPU Clock / 4
//               <1=> XCLK Pin = CPU Clock
//               <2=> XCLK Pin = CPU Clock / 2
// </e>
*/
        VPBDIV_SETUP    EQU     1
        VPBDIV_Val      EQU     0x00000000


// Phase Locked Loop (PLL) definitions
        PLL_BASE        EQU     0xE01FC080  /* PLL Base Address */
        PLLCON_OFS      EQU     0x00        /* PLL Control Offset*/
        PLLCFG_OFS      EQU     0x04        /* PLL Configuration Offset */
        PLLSTAT_OFS     EQU     0x08        /* PLL Status Offset */
        PLLFEED_OFS     EQU     0x0C        /* PLL Feed Offset */
        PLLCON_PLLE     EQU     (1<<0)      /* PLL Enable */
        PLLCON_PLLC     EQU     (1<<1)      /* PLL Connect */
        PLLCFG_MSEL     EQU     (0x1F<<0)   /* PLL Multiplier */
        PLLCFG_PSEL     EQU     (0x03<<5)   /* PLL Divider */
        PLLSTAT_PLOCK   EQU     (1<<10)     /* PLL Lock Status */

/*
// <e> PLL Setup
// <i> Phase Locked Loop
// <i> CCLK - Processor Clock
// <i> Fcco - PLL Oscillator
//   <o1.0..4>   MSEL: PLL Multiplier Selection
//               <1-32><#-1>
//               <i> PLL Multiplier "M" Value
//               <i> CCLK = M * Fosc
//   <o1.5..6>   PSEL: PLL Divider Selection
//               <0=> 1   <1=> 2   <2=> 4   <3=> 8
//               <i> PLL Divider "P" Value
//               <i> Fcco = CCLK * 2 * P
//               <i> 156MHz <= Fcco <= 320MHz
// </e>
*/
        PLL_SETUP       EQU     1
        PLLCFG_Val      EQU     0x00000024


// Memory Accelerator Module (MAM) definitions
        MAM_BASE        EQU     0xE01FC000  /* MAM Base Address */
        MAMCR_OFS       EQU     0x00        /* MAM Control Offset*/
        MAMTIM_OFS      EQU     0x04        /* MAM Timing Offset */

/*
// <e> MAM Setup
// <i> Memory Accelerator Module
//   <o1.0..1>   MAM Control
//               <0=> Disabled
//               <1=> Partially Enabled
//               <2=> Fully Enabled
//               <i> Mode
//   <o2.0..2>   MAM Timing
//               <0=> Reserved  <1=> 1   <2=> 2   <3=> 3
//               <4=> 4         <5=> 5   <6=> 6   <7=> 7
//               <i> Fetch Cycles
// </e>
*/
        MAM_SETUP       EQU     1
        MAMCR_Val       EQU     0x00000002
        MAMTIM_Val      EQU     0x00000004


// Starupt Code must be linked first at Address at which it expects to run.

$IF     (EXTMEM_MODE)
        CODE_BASE       EQU     0x80000000
$ELSEIF (RAM_MODE)
        CODE_BASE       EQU     0x40000000
$ELSE
        CODE_BASE       EQU     0x00000000
$ENDIF

AREA   STARTUPCODE, CODE, AT CODE_BASE   // READONLY, ALIGN=4
       PUBLIC  __startup

       EXTERN  CODE32 (?C?INIT)

__startup       PROC    CODE32

// Pre-defined interrupt handlers that may be directly 
// overwritten by C interrupt functions
EXTERN CODE32 (Undef_Handler?A)
EXTERN CODE32 (SWI_Handler?A)
EXTERN CODE32 (PAbt_Handler?A)
EXTERN CODE32 (DAbt_Handler?A)
EXTERN CODE32 (IRQ_Handler?A)
EXTERN CODE32 (FIQ_Handler?A)

// Exception Vectors
// Mapped to Address 0.
// Absolute addressing mode must be used.

Vectors:        LDR     PC,Reset_Addr         
                LDR     PC,Undef_Addr
                LDR     PC,SWI_Addr
                LDR     PC,PAbt_Addr
                LDR     PC,DAbt_Addr
                NOP                            /* Reserved Vector */
;               LDR     PC,IRQ_Addr
                LDR     PC,[PC, #-0x0FF0]      /* Vector from VicVectAddr */
                LDR     PC,FIQ_Addr

Reset_Addr:     DD      Reset_Handler
Undef_Addr:     DD      Undef_Handler?A
SWI_Addr:       DD      SWI_Handler?A
PAbt_Addr:      DD      PAbt_Handler?A
DAbt_Addr:      DD      DAbt_Handler?A
                DD      0                      /* Reserved Address */
IRQ_Addr:       DD      IRQ_Handler?A
FIQ_Addr:       DD      FIQ_Handler?A


// Reset Handler

Reset_Handler:  


IF (VPBDIV_SETUP != 0)
                LDR     R0, =VPBDIV
                LDR     R1, =VPBDIV_Val
                STR     R1, [R0]
ENDIF


IF (PLL_SETUP != 0)
                LDR     R0, =PLL_BASE
                MOV     R1, #0xAA
                MOV     R2, #0x55

// Configure and Enable PLL
                MOV     R3, #PLLCFG_Val
                STR     R3, [R0, #PLLCFG_OFS] 
                MOV     R3, #PLLCON_PLLE
                STR     R3, [R0, #PLLCON_OFS]
                STR     R1, [R0, #PLLFEED_OFS]
                STR     R2, [R0, #PLLFEED_OFS]

// Wait until PLL Locked
PLL_Loop:       LDR     R3, [R0, #PLLSTAT_OFS]
                ANDS    R3, R3, #PLLSTAT_PLOCK
                BEQ     PLL_Loop

// Switch to PLL Clock
                MOV     R3, #(PLLCON_PLLE | PLLCON_PLLC)
                STR     R3, [R0, #PLLCON_OFS]
                STR     R1, [R0, #PLLFEED_OFS]
                STR     R2, [R0, #PLLFEED_OFS]
ENDIF


IF (MAM_SETUP != 0)
                LDR     R0, =MAM_BASE
                MOV     R1, #MAMTIM_Val
                STR     R1, [R0, #MAMTIM_OFS] 
                MOV     R1, #MAMCR_Val
                STR     R1, [R0, #MAMCR_OFS] 
ENDIF


// Memory Mapping
                MEMMAP  EQU  0xE01FC040  /* Memory Mapping Control */

$IF (REMAP)
                LDR     R0, =MEMMAP
$IF     (EXTMEM_MODE)                
                MOV     R1, #3
$ELSEIF (RAM_MODE)                
                MOV     R1, #2
$ELSE
                MOV     R1, #1
$ENDIF                
                STR     R1, [R0]
$ENDIF


// Setup Stack for each mode
                LDR     R0, =Top_Stack

// Enter Undefined Instruction Mode and set its Stack Pointer
                MSR     CPSR_c, #Mode_UND|I_Bit|F_Bit
                MOV     SP, R0
                SUB     R0, R0, #UND_Stack_Size

// Enter Abort Mode and set its Stack Pointer
                MSR     CPSR_c, #Mode_ABT|I_Bit|F_Bit
                MOV     SP, R0
                SUB     R0, R0, #ABT_Stack_Size

// Enter FIQ Mode and set its Stack Pointer
                MSR     CPSR_c, #Mode_FIQ|I_Bit|F_Bit
                MOV     SP, R0
                SUB     R0, R0, #FIQ_Stack_Size

// Enter IRQ Mode and set its Stack Pointer
                MSR     CPSR_c, #Mode_IRQ|I_Bit|F_Bit
                MOV     SP, R0
                SUB     R0, R0, #IRQ_Stack_Size

// Enter Supervisor Mode and set its Stack Pointer
                MSR     CPSR_c, #Mode_SVC|I_Bit|F_Bit
                MOV     SP, R0
                SUB     R0, R0, #SVC_Stack_Size

// Enter User Mode and set its Stack Pointer
                MSR     CPSR_c, #Mode_USR
                MOV     SP, R0

// Enter the C code
                LDR     R0,=?C?INIT
                TST     R0,#1       ; Bit-0 set: INIT is Thumb
                LDREQ   LR,=exit?A  ; ARM Mode
                LDRNE   LR,=exit?T  ; Thumb Mode
                BX      R0
                ENDP

PUBLIC exit?A
exit?A          PROC    CODE32
                B       exit?A
                ENDP

PUBLIC exit?T
exit?T          PROC    CODE16
exit:           B       exit?T
                ENDP


                END

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
日韩在线卡一卡二| 国产一区二区三区日韩| 精品国产91乱码一区二区三区 | 亚洲电影第三页| 国产午夜精品在线观看| 欧美伦理视频网站| 97精品视频在线观看自产线路二| 免费观看在线色综合| 一区二区在线观看视频在线观看| 久久综合九色综合97婷婷女人 | 国产无一区二区| 日韩一区二区三区三四区视频在线观看| 成人污污视频在线观看| 蜜臀a∨国产成人精品| 亚洲午夜久久久久久久久久久| 日本一二三四高清不卡| 欧美大胆人体bbbb| 717成人午夜免费福利电影| 色妞www精品视频| 成人免费三级在线| 国产成人精品一区二区三区网站观看| 日日骚欧美日韩| 亚洲国产婷婷综合在线精品| 日韩毛片视频在线看| 国产欧美一区二区在线观看| 日韩欧美中文字幕一区| 欧美精品在线一区二区三区| 色综合网色综合| 色综合视频在线观看| 99久久伊人久久99| 成人avav影音| 99精品国产视频| 91视频免费观看| 91论坛在线播放| 99精品国产99久久久久久白柏| www.一区二区| 一本色道久久加勒比精品 | 91极品视觉盛宴| 欧美亚洲高清一区| 欧洲亚洲国产日韩| 欧美视频一区二区三区四区| 欧美性xxxxx极品少妇| 欧美专区在线观看一区| 在线观看免费一区| 欧美日本精品一区二区三区| 6080午夜不卡| 亚洲精品一区二区在线观看| 久久这里只有精品首页| 久久久久久久综合日本| 国产欧美久久久精品影院 | 另类小说一区二区三区| 国产又黄又大久久| 成人性视频网站| 91麻豆成人久久精品二区三区| 欧美性色黄大片| 欧美一区二区三区免费大片| 2017欧美狠狠色| 中文字幕一区日韩精品欧美| 一区二区成人在线| 麻豆精品视频在线观看免费 | 99久久久国产精品免费蜜臀| 色综合久久久久网| 欧美精品xxxxbbbb| 26uuu精品一区二区三区四区在线| 国产欧美精品日韩区二区麻豆天美| 国产精品日韩精品欧美在线| 亚洲尤物在线视频观看| 日韩av一区二区三区| 国产夫妻精品视频| 日本韩国精品在线| 日韩欧美在线1卡| 国产精品女主播av| 亚洲成av人片www| 国产精品影视网| 欧美性猛交xxxx黑人交| 久久久一区二区三区| 亚洲欧洲综合另类在线| 麻豆国产欧美一区二区三区| av电影天堂一区二区在线观看| 欧美日韩精品系列| 国产精品日韩精品欧美在线| 婷婷开心激情综合| 成人性生交大片免费看中文网站| 欧美日韩美少妇| 国产日产亚洲精品系列| 亚洲成人免费在线观看| 国产精品一二三| 在线91免费看| 日韩理论电影院| 国产最新精品免费| 欧美日韩精品电影| 中文字幕一区二区在线观看| 日本美女一区二区三区视频| 成人免费观看男女羞羞视频| 日韩视频一区二区三区| 亚洲视频一二三| 国内国产精品久久| 欧美二区三区的天堂| 国产精品不卡在线| 国产一区啦啦啦在线观看| 欧美无砖砖区免费| 日韩伦理电影网| 高清在线观看日韩| 精品久久久久久亚洲综合网| 亚洲成av人片www| 91久久国产最好的精华液| 国产偷国产偷亚洲高清人白洁| 日韩精品一级二级| 91福利在线观看| 亚洲欧美中日韩| 国产精品一区在线观看你懂的| 91精品国产色综合久久ai换脸| 亚洲精品国产品国语在线app| 国产精品一二三四五| 精品国产1区二区| 美女视频黄 久久| 91.com在线观看| 视频一区二区国产| 欧美性感一类影片在线播放| 亚洲精品午夜久久久| 91在线播放网址| 亚洲视频资源在线| 91在线视频网址| 亚洲天堂福利av| 91视频一区二区| 亚洲欧美日本在线| 99久久精品免费看国产 | 久久精品久久精品| 欧美一卡在线观看| 免费观看在线色综合| 日韩一级视频免费观看在线| 日韩激情在线观看| 91精品久久久久久久久99蜜臂| 天天色天天操综合| 欧美一区午夜精品| 久久精品久久99精品久久| 日韩女优av电影在线观看| 久久精品国产一区二区三区免费看| 3d成人h动漫网站入口| 青青草原综合久久大伊人精品| 3d动漫精品啪啪| 久久99久久久欧美国产| 国产亚洲欧美日韩在线一区| 粉嫩aⅴ一区二区三区四区五区| 国产欧美一区二区精品忘忧草| 高清久久久久久| 国产精品久久久99| 日本精品视频一区二区| 午夜精品福利在线| 精品三级在线看| 粉嫩av一区二区三区在线播放| 国产精品久久午夜夜伦鲁鲁| 91在线视频网址| 亚洲第一成人在线| 欧美大度的电影原声| 国产激情精品久久久第一区二区| 国产精品久久久久影院| 日本乱码高清不卡字幕| 日韩黄色一级片| 久久久久久久久久久久电影| 成人精品视频一区| 亚洲成人免费看| 精品理论电影在线观看| 成人avav影音| 偷拍一区二区三区四区| 久久色.com| 色综合天天在线| 免费的成人av| 国产亚洲精品超碰| 欧美在线免费视屏| 韩国中文字幕2020精品| 亚洲免费三区一区二区| 欧美一区二区久久| 成人动漫视频在线| 日韩精品高清不卡| 国产精品伦理一区二区| 7777精品伊人久久久大香线蕉的 | 欧美丰满少妇xxxbbb| 国产成人综合精品三级| 亚洲综合色成人| www国产成人| 欧美视频日韩视频| 丰满少妇久久久久久久| 亚洲电影一级黄| 国产精品入口麻豆原神| 欧美一区2区视频在线观看| 99久久精品久久久久久清纯| 蜜臀av国产精品久久久久| 亚洲欧美色图小说| 久久综合久久99| 欧美精三区欧美精三区| 91丨九色丨蝌蚪丨老版| 久久成人久久鬼色| 一区二区欧美精品| 国产精品视频麻豆| 精品国产污污免费网站入口 | 蜜臀久久99精品久久久久久9| 亚洲免费在线看| 国产欧美日韩另类视频免费观看| 欧美浪妇xxxx高跟鞋交|