亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? emac.h

?? lpc2368-keil環境下的網絡應用
?? H
?? 第 1 頁 / 共 2 頁
字號:
/*----------------------------------------------------------------------------
 *      LPC2378 Ethernet Definitions
 *----------------------------------------------------------------------------
 *      Name:    EMAC.H
 *      Purpose: Philips LPC2378 EMAC hardware definitions
 *----------------------------------------------------------------------------
 *      Copyright (c) 2006 KEIL - An ARM Company. All rights reserved.
 *---------------------------------------------------------------------------*/

#ifndef __EMAC_H
#define __EMAC_H

#define MYMAC_1         0x00            /* our ethernet (MAC) address        */
#define MYMAC_2         0x30            /* (MUST be unique in LAN!)          */
#define MYMAC_3         0x6C
#define MYMAC_4         0x00
#define MYMAC_5         0x00
#define MYMAC_6         0x02

/* EMAC Memory Buffer configuration for 16K Ethernet RAM. */
#define NUM_RX_FRAG         4           /* Num.of RX Fragments 4*1536= 6.0kB */
#define NUM_TX_FRAG         3           /* Num.of TX Fragments 3*1536= 4.6kB */
#define ETH_FRAG_SIZE       1536        /* Packet Fragment size 1536 Bytes   */

#define ETH_MAX_FLEN        1536        /* Max. Ethernet Frame Size          */

/* EMAC variables located in 16K Ethernet SRAM */
#define RX_DESC_BASE        0x7FE00000
#define RX_STAT_BASE        (RX_DESC_BASE + NUM_RX_FRAG*8)
#define TX_DESC_BASE        (RX_STAT_BASE + NUM_RX_FRAG*8)
#define TX_STAT_BASE        (TX_DESC_BASE + NUM_TX_FRAG*8)
#define RX_BUF_BASE         (TX_STAT_BASE + NUM_TX_FRAG*4)
#define TX_BUF_BASE         (RX_BUF_BASE  + NUM_RX_FRAG*ETH_FRAG_SIZE)

/* RX and TX descriptor and status definitions. */
#define RX_DESC_PACKET(i)   (*(unsigned int *)(RX_DESC_BASE   + 8*i))
#define RX_DESC_CTRL(i)     (*(unsigned int *)(RX_DESC_BASE+4 + 8*i))
#define RX_STAT_INFO(i)     (*(unsigned int *)(RX_STAT_BASE   + 8*i))
#define RX_STAT_HASHCRC(i)  (*(unsigned int *)(RX_STAT_BASE+4 + 8*i))
#define TX_DESC_PACKET(i)   (*(unsigned int *)(TX_DESC_BASE   + 8*i))
#define TX_DESC_CTRL(i)     (*(unsigned int *)(TX_DESC_BASE+4 + 8*i))
#define TX_STAT_INFO(i)     (*(unsigned int *)(TX_STAT_BASE   + 4*i))
#define RX_BUF(i)           (RX_BUF_BASE + ETH_FRAG_SIZE*i)
#define TX_BUF(i)           (TX_BUF_BASE + ETH_FRAG_SIZE*i)

/* MAC Configuration Register 1 */
#define MAC1_REC_EN         0x00000001  /* Receive Enable                    */
#define MAC1_PASS_ALL       0x00000002  /* Pass All Receive Frames           */
#define MAC1_RX_FLOWC       0x00000004  /* RX Flow Control                   */
#define MAC1_TX_FLOWC       0x00000008  /* TX Flow Control                   */
#define MAC1_LOOPB          0x00000010  /* Loop Back Mode                    */
#define MAC1_RES_TX         0x00000100  /* Reset TX Logic                    */
#define MAC1_RES_MCS_TX     0x00000200  /* Reset MAC TX Control Sublayer     */
#define MAC1_RES_RX         0x00000400  /* Reset RX Logic                    */
#define MAC1_RES_MCS_RX     0x00000800  /* Reset MAC RX Control Sublayer     */
#define MAC1_SIM_RES        0x00004000  /* Simulation Reset                  */
#define MAC1_SOFT_RES       0x00008000  /* Soft Reset MAC                    */

/* MAC Configuration Register 2 */
#define MAC2_FULL_DUP       0x00000001  /* Full Duplex Mode                  */
#define MAC2_FRM_LEN_CHK    0x00000002  /* Frame Length Checking             */
#define MAC2_HUGE_FRM_EN    0x00000004  /* Huge Frame Enable                 */
#define MAC2_DLY_CRC        0x00000008  /* Delayed CRC Mode                  */
#define MAC2_CRC_EN         0x00000010  /* Append CRC to every Frame         */
#define MAC2_PAD_EN         0x00000020  /* Pad all Short Frames              */
#define MAC2_VLAN_PAD_EN    0x00000040  /* VLAN Pad Enable                   */
#define MAC2_ADET_PAD_EN    0x00000080  /* Auto Detect Pad Enable            */
#define MAC2_PPREAM_ENF     0x00000100  /* Pure Preamble Enforcement         */
#define MAC2_LPREAM_ENF     0x00000200  /* Long Preamble Enforcement         */
#define MAC2_NO_BACKOFF     0x00001000  /* No Backoff Algorithm              */
#define MAC2_BACK_PRESSURE  0x00002000  /* Backoff Presurre / No Backoff     */
#define MAC2_EXCESS_DEF     0x00004000  /* Excess Defer                      */

/* Back-to-Back Inter-Packet-Gap Register */
#define IPGT_FULL_DUP       0x00000015  /* Recommended value for Full Duplex */
#define IPGT_HALF_DUP       0x00000012  /* Recommended value for Half Duplex */

/* Non Back-to-Back Inter-Packet-Gap Register */
#define IPGR_DEF            0x00000012  /* Recommended value                 */

/* Collision Window/Retry Register */
#define CLRT_DEF            0x0000370F  /* Default value                     */

/* PHY Support Register */
#define SUPP_SPEED          0x00000100  /* Reduced MII Logic Current Speed   */
#define SUPP_RES_RMII       0x00000800  /* Reset Reduced MII Logic           */

/* Test Register */
#define TEST_SHCUT_PQUANTA  0x00000001  /* Shortcut Pause Quanta             */
#define TEST_TST_PAUSE      0x00000002  /* Test Pause                        */
#define TEST_TST_BACKP      0x00000004  /* Test Back Pressure                */

/* MII Management Configuration Register */
#define MCFG_SCAN_INC       0x00000001  /* Scan Increment PHY Address        */
#define MCFG_SUPP_PREAM     0x00000002  /* Suppress Preamble                 */
#define MCFG_CLK_SEL        0x0000001C  /* Clock Select Mask                 */
#define MCFG_RES_MII        0x00008000  /* Reset MII Management Hardware     */

/* MII Management Command Register */
#define MCMD_READ           0x00000001  /* MII Read                          */
#define MCMD_SCAN           0x00000002  /* MII Scan continuously             */

#define MII_WR_TOUT         0x00050000  /* MII Write timeout count           */
#define MII_RD_TOUT         0x00050000  /* MII Read timeout count            */

/* MII Management Address Register */
#define MADR_REG_ADR        0x0000001F  /* MII Register Address Mask         */
#define MADR_PHY_ADR        0x00001F00  /* PHY Address Mask                  */

/* MII Management Indicators Register */
#define MIND_BUSY           0x00000001  /* MII is Busy                       */
#define MIND_SCAN           0x00000002  /* MII Scanning in Progress          */
#define MIND_NOT_VAL        0x00000004  /* MII Read Data not valid           */
#define MIND_MII_LINK_FAIL  0x00000008  /* MII Link Failed                   */

/* Command Register */
#define CR_RX_EN            0x00000001  /* Enable Receive                    */
#define CR_TX_EN            0x00000002  /* Enable Transmit                   */
#define CR_REG_RES          0x00000008  /* Reset Host Registers              */
#define CR_TX_RES           0x00000010  /* Reset Transmit Datapath           */
#define CR_RX_RES           0x00000020  /* Reset Receive Datapath            */
#define CR_PASS_RUNT_FRM    0x00000040  /* Pass Runt Frames                  */
#define CR_PASS_RX_FILT     0x00000080  /* Pass RX Filter                    */
#define CR_TX_FLOW_CTRL     0x00000100  /* TX Flow Control                   */
#define CR_RMII             0x00000200  /* Reduced MII Interface             */
#define CR_FULL_DUP         0x00000400  /* Full Duplex                       */

/* Status Register */
#define SR_RX_EN            0x00000001  /* Enable Receive                    */
#define SR_TX_EN            0x00000002  /* Enable Transmit                   */

/* Transmit Status Vector 0 Register */
#define TSV0_CRC_ERR        0x00000001  /* CRC error                         */
#define TSV0_LEN_CHKERR     0x00000002  /* Length Check Error                */
#define TSV0_LEN_OUTRNG     0x00000004  /* Length Out of Range               */
#define TSV0_DONE           0x00000008  /* Tramsmission Completed            */
#define TSV0_MCAST          0x00000010  /* Multicast Destination             */
#define TSV0_BCAST          0x00000020  /* Broadcast Destination             */
#define TSV0_PKT_DEFER      0x00000040  /* Packet Deferred                   */
#define TSV0_EXC_DEFER      0x00000080  /* Excessive Packet Deferral         */
#define TSV0_EXC_COLL       0x00000100  /* Excessive Collision               */
#define TSV0_LATE_COLL      0x00000200  /* Late Collision Occured            */
#define TSV0_GIANT          0x00000400  /* Giant Frame                       */
#define TSV0_UNDERRUN       0x00000800  /* Buffer Underrun                   */
#define TSV0_BYTES          0x0FFFF000  /* Total Bytes Transferred           */
#define TSV0_CTRL_FRAME     0x10000000  /* Control Frame                     */
#define TSV0_PAUSE          0x20000000  /* Pause Frame                       */
#define TSV0_BACK_PRESS     0x40000000  /* Backpressure Method Applied       */
#define TSV0_VLAN           0x80000000  /* VLAN Frame                        */

/* Transmit Status Vector 1 Register */
#define TSV1_BYTE_CNT       0x0000FFFF  /* Transmit Byte Count               */
#define TSV1_COLL_CNT       0x000F0000  /* Transmit Collision Count          */

/* Receive Status Vector Register */
#define RSV_BYTE_CNT        0x0000FFFF  /* Receive Byte Count                */
#define RSV_PKT_IGNORED     0x00010000  /* Packet Previously Ignored         */

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美一区二区三区免费| av一区二区三区黑人| 在线播放91灌醉迷j高跟美女| 亚洲午夜私人影院| 欧美一区永久视频免费观看| 久久精品99国产精品| 久久久美女艺术照精彩视频福利播放 | 丝袜美腿成人在线| 制服.丝袜.亚洲.另类.中文| 婷婷久久综合九色综合绿巨人| 91精品国产乱| 国产一区二区精品在线观看| 日本一区二区不卡视频| 91成人免费网站| 日本伊人色综合网| 国产亚洲欧洲997久久综合| 成人av网站免费观看| 夜夜精品视频一区二区| 日韩一区二区三区视频在线 | 2021中文字幕一区亚洲| 成人精品国产福利| 亚洲国产精品久久久久婷婷884| 欧美一区二区免费| av中文字幕在线不卡| 午夜视频一区在线观看| 久久久久久久av麻豆果冻| 色婷婷国产精品| 加勒比av一区二区| 亚洲精品视频观看| 精品国产乱码久久久久久老虎| 色综合久久综合网97色综合| 奇米影视7777精品一区二区| 日本一区二区成人| 91精品国产一区二区| 成人av电影免费在线播放| 日本视频一区二区三区| 日韩一区日韩二区| 久久综合999| 欧美日韩高清在线播放| 成人小视频在线观看| 蜜臀av性久久久久av蜜臀妖精| 国产精品视频线看| 日韩欧美视频一区| 在线免费观看一区| 成人av在线影院| 激情综合色播激情啊| 亚洲3atv精品一区二区三区| 日本一二三四高清不卡| 91精品国产欧美一区二区| 色婷婷亚洲综合| 波多野结衣中文字幕一区二区三区 | 国模一区二区三区白浆| 亚洲第一av色| 一区二区三区在线免费播放| 国产精品久久福利| 久久嫩草精品久久久精品 | 精品三级在线观看| 欧美视频日韩视频| 日本高清视频一区二区| jlzzjlzz欧美大全| 国产成人福利片| 精品一区二区日韩| 老司机精品视频在线| 无吗不卡中文字幕| 亚洲一区日韩精品中文字幕| 亚洲欧洲精品一区二区三区不卡 | 日韩欧美在线123| 欧美色中文字幕| 日本韩国一区二区三区| 色综合天天做天天爱| 97久久超碰国产精品电影| av激情成人网| 91在线云播放| 在线精品视频免费观看| 欧美在线影院一区二区| 欧美午夜理伦三级在线观看| 91福利在线导航| 精品视频一区三区九区| 欧美视频一区二区三区四区 | 成人欧美一区二区三区1314| 国产色产综合色产在线视频| 国产丝袜美腿一区二区三区| 国产视频一区二区三区在线观看 | 国产精品88888| 成人性视频免费网站| 不卡av在线免费观看| 色综合久久精品| 一本色道久久综合亚洲aⅴ蜜桃| 成人高清av在线| 91国偷自产一区二区三区观看| 欧美视频一区二区三区| 欧美一区二区三区免费观看视频 | 欧美喷水一区二区| 91精品国产高清一区二区三区| 日韩视频不卡中文| 欧美精品一区二区三| 国产欧美一区二区三区鸳鸯浴| 国产清纯美女被跳蛋高潮一区二区久久w| 久久久久亚洲蜜桃| 国产精品女主播av| 伊人一区二区三区| 青青草精品视频| 国产成人精品一区二区三区四区| 成人免费福利片| 欧美色偷偷大香| 久久久久久久久一| 亚洲精品国产一区二区精华液| 亚洲大片精品永久免费| 蜜臀99久久精品久久久久久软件| 成人一区二区视频| 欧美少妇性性性| 26uuu精品一区二区在线观看| 亚洲日本中文字幕区| 日韩精品一级中文字幕精品视频免费观看 | 亚洲视频一区二区在线| 日日欢夜夜爽一区| 成人涩涩免费视频| 7777精品伊人久久久大香线蕉最新版| 久久久久久亚洲综合影院红桃| 中文字幕一区二区日韩精品绯色| 亚洲va国产va欧美va观看| 国产高清不卡一区二区| 欧美丝袜自拍制服另类| 国产亚洲综合性久久久影院| 一区二区欧美精品| 国产精品伊人色| 欧美精选在线播放| 中文字幕在线观看不卡| 久久99精品久久久久| 91福利在线播放| 国产午夜精品久久| 蜜臀av性久久久久蜜臀av麻豆 | 91久久奴性调教| 久久久久久久综合色一本| 亚洲va在线va天堂| 一道本成人在线| 中文在线一区二区| 精品一区二区日韩| 制服丝袜中文字幕一区| 亚洲理论在线观看| 成人一区二区三区在线观看| 精品国产免费视频| 婷婷综合在线观看| 色欧美片视频在线观看 | 一本色道综合亚洲| 国产日韩欧美电影| 狠狠色丁香婷婷综合久久片| 欧美日韩和欧美的一区二区| 亚洲靠逼com| 一道本成人在线| ...xxx性欧美| 成人小视频免费观看| 精品播放一区二区| 精品一区二区三区欧美| 欧美一级日韩免费不卡| 五月天久久比比资源色| 欧美色区777第一页| 亚洲综合在线电影| 日本精品免费观看高清观看| 亚洲欧美综合色| www.在线成人| 国产精品久久久久影院亚瑟| 国产精品18久久久久久久网站| 久久嫩草精品久久久精品 | 成人深夜在线观看| 中文字幕高清不卡| 成人av影院在线| 1000精品久久久久久久久| av电影在线观看一区| 亚洲国产精品av| 99精品国产99久久久久久白柏| 最新高清无码专区| 一本一本大道香蕉久在线精品 | 色婷婷激情综合| 亚洲综合在线电影| 欧美精品 国产精品| 日韩精品色哟哟| www亚洲一区| 成人黄色a**站在线观看| 日韩美女久久久| 欧美日韩成人一区| 麻豆一区二区三区| 2020国产精品自拍| 高清国产一区二区| 亚洲老妇xxxxxx| 在线播放国产精品二区一二区四区 | 91欧美一区二区| 亚洲精品国产第一综合99久久 | 国产午夜精品一区二区三区四区| 精品一区二区三区在线观看| 日韩精品一区国产麻豆| 国产成人av福利| 亚洲乱码国产乱码精品精的特点| 欧美日韩黄色一区二区| 精彩视频一区二区三区| 日本一区二区电影| 精品婷婷伊人一区三区三| 国内成人精品2018免费看| 亚洲欧美自拍偷拍色图| 91精品国产综合久久久久久漫画 |