亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來(lái)到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? lpc2300.s

?? lpc2368-keil環(huán)境下的網(wǎng)絡(luò)應(yīng)用
?? S
?? 第 1 頁(yè) / 共 2 頁(yè)
字號(hào):
;/*****************************************************************************/
;/* LPC2300.S: Startup file for Philips LPC2300 device series                 */
;/*****************************************************************************/
;/* <<< Use Configuration Wizard in Context Menu >>>                          */
;/*****************************************************************************/
;/* This file is part of the uVision/ARM development tools.                   */
;/* Copyright (c) 2006 Keil - An ARM Company. All rights reserved.            */
;/* This software may only be used under the terms of a valid, current,       */
;/* end user licence from KEIL for a compatible version of KEIL software      */
;/* development tools. Nothing else gives you the right to use this software. */
;/*****************************************************************************/


;/*
; *  The LPC2300.S code is executed after CPU Reset. This file may be 
; *  translated with the following SET symbols. In uVision these SET 
; *  symbols are entered under Options - ASM - Define.
; *
; *  REMAP: when set the startup code initializes the register MEMMAP 
; *  which overwrites the settings of the CPU configuration pins. The 
; *  startup and interrupt vectors are remapped from:
; *     0x00000000  default setting (not remapped)
; *     0x40000000  when RAM_MODE is used
; *
; *  RAM_MODE: when set the device is configured for code execution
; *  from on-chip RAM starting at address 0x40000000. 
; */


; Standard definitions of Mode bits and Interrupt (I & F) flags in PSRs

Mode_USR        EQU     0x10
Mode_FIQ        EQU     0x11
Mode_IRQ        EQU     0x12
Mode_SVC        EQU     0x13
Mode_ABT        EQU     0x17
Mode_UND        EQU     0x1B
Mode_SYS        EQU     0x1F

I_Bit           EQU     0x80            ; when I bit is set, IRQ is disabled
F_Bit           EQU     0x40            ; when F bit is set, FIQ is disabled


;// <h> Stack Configuration (Stack Sizes in Bytes)
;//   <o0> Undefined Mode      <0x0-0xFFFFFFFF:8>
;//   <o1> Supervisor Mode     <0x0-0xFFFFFFFF:8>
;//   <o2> Abort Mode          <0x0-0xFFFFFFFF:8>
;//   <o3> Fast Interrupt Mode <0x0-0xFFFFFFFF:8>
;//   <o4> Interrupt Mode      <0x0-0xFFFFFFFF:8>
;//   <o5> User/System Mode    <0x0-0xFFFFFFFF:8>
;// </h>

UND_Stack_Size  EQU     0x00000000
SVC_Stack_Size  EQU     0x00000008
ABT_Stack_Size  EQU     0x00000000
FIQ_Stack_Size  EQU     0x00000000
IRQ_Stack_Size  EQU     0x00000100
USR_Stack_Size  EQU     0x00000400

Stack_Size      EQU     (UND_Stack_Size + SVC_Stack_Size + ABT_Stack_Size + \
                         FIQ_Stack_Size + IRQ_Stack_Size + USR_Stack_Size)

                AREA    STACK, NOINIT, READWRITE, ALIGN=3
Stack_Mem       SPACE   Stack_Size

Stack_Top       EQU     Stack_Mem + Stack_Size


;// <h> Heap Configuration
;//   <o>  Heap Size (in Bytes) <0x0-0xFFFFFFFF>
;// </h>

Heap_Size       EQU     0x00000000

                AREA    HEAP, NOINIT, READWRITE, ALIGN=3
Heap_Mem        SPACE   Heap_Size


; System Control Block (SCB) Module Definitions
SCB_BASE        EQU     0xE01FC000      ; SCB Base Address
PLLCON_OFS      EQU     0x80            ; PLL Control Offset
PLLCFG_OFS      EQU     0x84            ; PLL Configuration Offset
PLLSTAT_OFS     EQU     0x88            ; PLL Status Offset
PLLFEED_OFS     EQU     0x8C            ; PLL Feed Offset
CCLKCFG_OFS     EQU     0x104           ; CPU Clock Divider Reg Offset
USBCLKCFG_OFS   EQU     0x108           ; USB Clock Divider Reg Offset
CLKSRCSEL_OFS   EQU     0x10C           ; Clock Source Sel Reg Offset
SCS_OFS         EQU     0x1A0           ; Sys Control and Status Reg Offset
PCLKSEL0_OFS    EQU     0x1A8           ; Periph Clock Sel Reg 0 Offset
PCLKSEL1_OFS    EQU     0x1AC           ; Periph Clock Sel Reg 0 Offset

; Constants
OSCRANGE        EQU     (1<<4)          ; Oscillator Range Select
OSCEN           EQU     (1<<5)          ; Main oscillator Enable
OSCSTAT         EQU     (1<<6)          ; Main Oscillator Status
PLLCON_PLLE     EQU     (1<<0)          ; PLL Enable
PLLCON_PLLC     EQU     (1<<1)          ; PLL Connect
PLLSTAT_M       EQU     (0x7FFF<<0)     ; PLL M Value
PLLSTAT_N       EQU     (0xFF<<16)      ; PLL N Value
PLLSTAT_PLOCK   EQU     (1<<26)         ; PLL Lock Status

;// <e> Clock Setup
;//   <h> System Controls and Status Register (SYS)
;//     <o1.4>    OSCRANGE: Main Oscillator Range Select
;//                     <0=>  1 MHz to 20 MHz
;//                     <1=> 15 MHz to 24 MHz
;//     <e1.5>       OSCEN: Main Oscillator Enable
;//     </e>
;//   </h>
;//
;//   <h> PLL Clock Source Select Register (CLKSRCSEL)
;//     <o2.0..1>   CLKSRC: PLL Clock Source Selection
;//                     <0=> Internal RC oscillator
;//                     <1=> Main oscillator
;//                     <1=> RTC oscillator
;//   </h>
;//
;//   <h> PLL Configuration Register (PLLCFG)
;//                     <i> PLL_clk = (2* M * PLL_clk_src) / N
;//     <o3.0..14>    MSEL: PLL Multiplier Selection
;//                     <1-32768><#-1>
;//                     <i> M Value
;//     <o3.16..23>   NSEL: PLL Divider Selection
;//                     <1-256><#-1>
;//                     <i> N Value
;//   </h>
;//
;//   <h> CPU Clock Configuration Register (CCLKCFG)
;//     <o4.0..7>  CCLKSEL: Divide Value for CPU Clock from PLL
;//                     <1-256><#-1>
;//   </h>
;//
;//   <h> USB Clock Configuration Register (USBCLKCFG)
;//     <o5.0..3>   USBSEL: Divide Value for USB Clock from PLL
;//                     <1-16><#-1>
;//   </h>
;//
;//   <h> Peripheral Clock Selection Register 0 (PCLKSEL0)
;//     <o6.0..1>      PCLK_WDT: Peripheral Clock Selection for WDT
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.2..3>   PCLK_TIMER0: Peripheral Clock Selection for TIMER0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.4..5>   PCLK_TIMER1: Peripheral Clock Selection for TIMER1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.6..7>    PCLK_UART0: Peripheral Clock Selection for UART0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.8..9>    PCLK_UART1: Peripheral Clock Selection for UART1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.10..11>   PCLK_PWM0: Peripheral Clock Selection for PWM0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.12..13>   PCLK_PWM1: Peripheral Clock Selection for PWM1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.14..15>   PCLK_I2C0: Peripheral Clock Selection for I2C0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.16..17>    PCLK_SPI: Peripheral Clock Selection for SPI
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.18..19>    PCLK_RTC: Peripheral Clock Selection for RTC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.20..21>   PCLK_SSP1: Peripheral Clock Selection for SSP1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.22..23>    PCLK_DAC: Peripheral Clock Selection for DAC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.24..25>    PCLK_ADC: Peripheral Clock Selection for ADC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.26..27>   PCLK_CAN1: Peripheral Clock Selection for CAN1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//     <o6.28..29>   PCLK_CAN2: Peripheral Clock Selection for CAN2
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//     <o6.30..31>    PCLK_ACF: Peripheral Clock Selection for ACF
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//   </h>
;//
;//   <h> Peripheral Clock Selection Register 1 (PCLKSEL1)
;//     <o7.0..1>  PCLK_BAT_RAM: Peripheral Clock Selection for the Battery Supported RAM
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.2..3>     PCLK_GPIO: Peripheral Clock Selection for GPIOs
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.4..5>      PCLK_PCB: Peripheral Clock Selection for Pin Connect Block
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.6..7>     PCLK_I2C1: Peripheral Clock Selection for I2C1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.10..11>   PCLK_SSP0: Peripheral Clock Selection for SSP0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.12..13> PCLK_TIMER2: Peripheral Clock Selection for TIMER2
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.14..15> PCLK_TIMER3: Peripheral Clock Selection for TIMER3
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2

?? 快捷鍵說(shuō)明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美性高清videossexo| 日韩一级精品视频在线观看| 欧美色大人视频| 精品电影一区二区| 亚洲第一久久影院| 在线亚洲免费视频| 国产亚洲精品免费| 调教+趴+乳夹+国产+精品| av一区二区不卡| 日韩午夜中文字幕| 亚洲成年人影院| 色偷偷88欧美精品久久久| 国产网站一区二区| 经典一区二区三区| 91精品蜜臀在线一区尤物| 一级精品视频在线观看宜春院 | 欧美精品一区二区三区在线 | 国产精品久久久一区麻豆最新章节| 日韩和欧美的一区| 欧美综合视频在线观看| 亚洲视频在线观看一区| 丁香婷婷综合五月| 欧美激情一区二区三区四区| 国产精品一区二区三区乱码| 日韩午夜在线观看| 麻豆国产欧美日韩综合精品二区| 欧美另类一区二区三区| 亚洲国产人成综合网站| 日本久久一区二区| 亚洲精品国产一区二区精华液 | 国产麻豆午夜三级精品| 欧美一区二区二区| 免费观看在线综合| 精品国产一区二区三区不卡| 久久精品国产精品青草| 日韩一卡二卡三卡国产欧美| 美女精品自拍一二三四| 久久综合色一综合色88| 国模一区二区三区白浆| 久久九九全国免费| 成人精品免费看| 亚洲四区在线观看| 欧洲精品一区二区三区在线观看| 亚洲一线二线三线视频| 欧美二区三区91| 免费看欧美美女黄的网站| www国产精品av| 丰满少妇久久久久久久| 亚洲欧美成aⅴ人在线观看| 欧美性受极品xxxx喷水| 日韩影院在线观看| 久久综合九色综合久久久精品综合| 国产69精品久久777的优势| 日韩一区日韩二区| 欧美性做爰猛烈叫床潮| 久久精品二区亚洲w码| 国产清纯白嫩初高生在线观看91| 99r国产精品| 无码av免费一区二区三区试看| 日韩欧美国产1| 波多野结衣在线一区| 亚洲小说春色综合另类电影| 日韩女同互慰一区二区| 成人av在线观| 日韩欧美成人午夜| 91一区二区在线| 日韩电影在线免费看| 中文字幕不卡在线观看| 国产91在线观看丝袜| 国产精品卡一卡二卡三| 欧美在线综合视频| 日本特黄久久久高潮| 国产精品水嫩水嫩| 欧美嫩在线观看| 精品伊人久久久久7777人| 国产成人午夜视频| 亚洲地区一二三色| 在线观看一区二区视频| 亚洲成人你懂的| 精品国产乱码久久久久久图片| 国产精品一品二品| 国产精品女上位| 欧美日韩一区二区三区四区五区 | 国产91清纯白嫩初高中在线观看| 亚洲国产欧美在线| 日本一区二区三区四区| 国产亚洲美州欧州综合国| 欧美肥大bbwbbw高潮| 色综合天天综合色综合av| 国产精品资源网| 日韩精品欧美精品| 亚洲色图视频免费播放| 欧美国产欧美综合| 26uuuu精品一区二区| 91精品国产综合久久国产大片| 91美女蜜桃在线| 粉嫩高潮美女一区二区三区| 久久机这里只有精品| 亚洲大尺度视频在线观看| 亚洲视频综合在线| 亚洲国产成人私人影院tom| 精品国产一二三| 欧美一区二区大片| 欧美一三区三区四区免费在线看| 在线观看欧美精品| 日本福利一区二区| 色欧美日韩亚洲| 91亚洲精品久久久蜜桃网站| 国产91丝袜在线18| 成人毛片在线观看| 粉嫩av一区二区三区粉嫩| 国产老肥熟一区二区三区| 九九视频精品免费| 经典一区二区三区| 国产乱淫av一区二区三区| 黄页网站大全一区二区| 国模套图日韩精品一区二区| 精品一区二区三区视频| 九九久久精品视频| 国产成人精品一区二| 国产成人h网站| 成人va在线观看| 一本到不卡精品视频在线观看| a级高清视频欧美日韩| 91在线视频播放| 在线观看日韩av先锋影音电影院| 欧美日韩一级片网站| 欧美一区二区三区在| 日韩视频免费观看高清完整版在线观看 | 91麻豆免费观看| 在线免费观看日本欧美| 欧美日韩你懂的| 日韩精品一区二区三区四区 | 国产精品99久久久久久久vr| 国产成人免费在线观看不卡| 成人av免费观看| 在线视频一区二区三| 欧美一卡二卡三卡| 久久综合久久久久88| 最新高清无码专区| 亚洲国产日日夜夜| 久久se这里有精品| 国产成人午夜电影网| 欧美综合色免费| 精品国产欧美一区二区| 国产精品婷婷午夜在线观看| 亚洲高清不卡在线| 国产乱码精品一区二区三区五月婷| 不卡的av中国片| 欧美日韩亚洲综合| www一区二区| 亚洲小说欧美激情另类| 国模冰冰炮一区二区| 在线观看日韩毛片| 久久综合狠狠综合久久综合88| 亚洲乱码国产乱码精品精98午夜| 五月综合激情网| 成人精品电影在线观看| 欧美一卡二卡在线| 亚洲欧美在线aaa| 国内不卡的二区三区中文字幕 | 亚洲成人av电影| 国产成人小视频| 884aa四虎影成人精品一区| 国产精品欧美综合在线| 奇米影视7777精品一区二区| av电影一区二区| 精品蜜桃在线看| 亚洲线精品一区二区三区| 国产69精品久久99不卡| 欧美一区二区二区| 一区二区三区国产精品| 国产白丝网站精品污在线入口| 在线不卡一区二区| 亚洲视频一二三| 国产成人夜色高潮福利影视| 欧美一个色资源| 亚洲国产综合91精品麻豆| 成人免费高清视频在线观看| 日韩久久久精品| 婷婷夜色潮精品综合在线| 色综合久久久久久久久| 欧美国产丝袜视频| 国产一区二区久久| 日韩午夜在线影院| 午夜不卡在线视频| 欧美系列一区二区| 一区二区在线观看视频| 成人aa视频在线观看| 国产女主播视频一区二区| 精品一区精品二区高清| 欧美va亚洲va在线观看蝴蝶网| 亚洲老妇xxxxxx| 99re这里只有精品6| 国产精品毛片a∨一区二区三区| 国产酒店精品激情| 久久精品在这里| 国产成人综合在线播放| 欧美—级在线免费片| 懂色av噜噜一区二区三区av|