亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? stm32f10x_dma.c

?? LED循環(huán)點亮
?? C
?? 第 1 頁 / 共 3 頁
字號:
/******************** (C) COPYRIGHT 2008 STMicroelectronics ********************
* File Name          : stm32f10x_dma.c
* Author             : MCD Application Team
* Version            : V2.0.3
* Date               : 09/22/2008
* Description        : This file provides all the DMA firmware functions.
********************************************************************************
* THE PRESENT FIRMWARE WHICH IS FOR GUIDANCE ONLY AIMS AT PROVIDING CUSTOMERS
* WITH CODING INFORMATION REGARDING THEIR PRODUCTS IN ORDER FOR THEM TO SAVE TIME.
* AS A RESULT, STMICROELECTRONICS SHALL NOT BE HELD LIABLE FOR ANY DIRECT,
* INDIRECT OR CONSEQUENTIAL DAMAGES WITH RESPECT TO ANY CLAIMS ARISING FROM THE
* CONTENT OF SUCH FIRMWARE AND/OR THE USE MADE BY CUSTOMERS OF THE CODING
* INFORMATION CONTAINED HEREIN IN CONNECTION WITH THEIR PRODUCTS.
*******************************************************************************/

/* Includes ------------------------------------------------------------------*/
#include "stm32f10x_dma.h"
#include "stm32f10x_rcc.h"

/* Private typedef -----------------------------------------------------------*/
/* Private define ------------------------------------------------------------*/
/* DMA ENABLE mask */
#define CCR_ENABLE_Set          ((u32)0x00000001)
#define CCR_ENABLE_Reset        ((u32)0xFFFFFFFE)

/* DMA1 Channelx interrupt pending bit masks */
#define DMA1_Channel1_IT_Mask    ((u32)0x0000000F)
#define DMA1_Channel2_IT_Mask    ((u32)0x000000F0)
#define DMA1_Channel3_IT_Mask    ((u32)0x00000F00)
#define DMA1_Channel4_IT_Mask    ((u32)0x0000F000)
#define DMA1_Channel5_IT_Mask    ((u32)0x000F0000)
#define DMA1_Channel6_IT_Mask    ((u32)0x00F00000)
#define DMA1_Channel7_IT_Mask    ((u32)0x0F000000)

/* DMA2 Channelx interrupt pending bit masks */
#define DMA2_Channel1_IT_Mask    ((u32)0x0000000F)
#define DMA2_Channel2_IT_Mask    ((u32)0x000000F0)
#define DMA2_Channel3_IT_Mask    ((u32)0x00000F00)
#define DMA2_Channel4_IT_Mask    ((u32)0x0000F000)
#define DMA2_Channel5_IT_Mask    ((u32)0x000F0000)

/* DMA2 FLAG mask */
#define FLAG_Mask                ((u32)0x10000000)

/* DMA registers Masks */
#define CCR_CLEAR_Mask           ((u32)0xFFFF800F)

/* Private macro -------------------------------------------------------------*/
/* Private variables ---------------------------------------------------------*/
/* Private function prototypes -----------------------------------------------*/
/* Private functions ---------------------------------------------------------*/

/*******************************************************************************
* Function Name  : DMA_DeInit
* Description    : Deinitializes the DMAy Channelx registers to their default reset
*                  values.
* Input          : - DMAy_Channelx: where y can be 1 or 2 to select the DMA and
*                    x can be 1 to 7 for DMA1 and 1 to 5 for DMA2 to select the 
*                    DMA Channel.
* Output         : None
* Return         : None
*******************************************************************************/
void DMA_DeInit(DMA_Channel_TypeDef* DMAy_Channelx)
{
  /* Check the parameters */
  assert_param(IS_DMA_ALL_PERIPH(DMAy_Channelx));

  /* Disable the selected DMAy Channelx */
  DMAy_Channelx->CCR &= CCR_ENABLE_Reset;

  /* Reset DMAy Channelx control register */
  DMAy_Channelx->CCR  = 0;
  
  /* Reset DMAy Channelx remaining bytes register */
  DMAy_Channelx->CNDTR = 0;
  
  /* Reset DMAy Channelx peripheral address register */
  DMAy_Channelx->CPAR  = 0;
  
  /* Reset DMAy Channelx memory address register */
  DMAy_Channelx->CMAR = 0;

  switch (*(u32*)&DMAy_Channelx)
  {
    case DMA1_Channel1_BASE:
      /* Reset interrupt pending bits for DMA1 Channel1 */
      DMA1->IFCR |= DMA1_Channel1_IT_Mask;
      break;

    case DMA1_Channel2_BASE:
      /* Reset interrupt pending bits for DMA1 Channel2 */
      DMA1->IFCR |= DMA1_Channel2_IT_Mask;
      break;

    case DMA1_Channel3_BASE:
      /* Reset interrupt pending bits for DMA1 Channel3 */
      DMA1->IFCR |= DMA1_Channel3_IT_Mask;
      break;

    case DMA1_Channel4_BASE:
      /* Reset interrupt pending bits for DMA1 Channel4 */
      DMA1->IFCR |= DMA1_Channel4_IT_Mask;
      break;

    case DMA1_Channel5_BASE:
      /* Reset interrupt pending bits for DMA1 Channel5 */
      DMA1->IFCR |= DMA1_Channel5_IT_Mask;
      break;

    case DMA1_Channel6_BASE:
      /* Reset interrupt pending bits for DMA1 Channel6 */
      DMA1->IFCR |= DMA1_Channel6_IT_Mask;
      break;

    case DMA1_Channel7_BASE:
      /* Reset interrupt pending bits for DMA1 Channel7 */
      DMA1->IFCR |= DMA1_Channel7_IT_Mask;
      break;

    case DMA2_Channel1_BASE:
      /* Reset interrupt pending bits for DMA2 Channel1 */
      DMA2->IFCR |= DMA2_Channel1_IT_Mask;
      break;

    case DMA2_Channel2_BASE:
      /* Reset interrupt pending bits for DMA2 Channel2 */
      DMA2->IFCR |= DMA2_Channel2_IT_Mask;
      break;

    case DMA2_Channel3_BASE:
      /* Reset interrupt pending bits for DMA2 Channel3 */
      DMA2->IFCR |= DMA2_Channel3_IT_Mask;
      break;

    case DMA2_Channel4_BASE:
      /* Reset interrupt pending bits for DMA2 Channel4 */
      DMA2->IFCR |= DMA2_Channel4_IT_Mask;
      break;

    case DMA2_Channel5_BASE:
      /* Reset interrupt pending bits for DMA2 Channel5 */
      DMA2->IFCR |= DMA2_Channel5_IT_Mask;
      break;
      
    default:
      break;
  }
}

/*******************************************************************************
* Function Name  : DMA_Init
* Description    : Initializes the DMAy Channelx according to the specified
*                  parameters in the DMA_InitStruct.
* Input          : - DMAy_Channelx: where y can be 1 or 2 to select the DMA and 
*                    x can be 1 to 7 for DMA1 and 1 to 5 for DMA2 to select the 
*                    DMA Channel.
*                  - DMA_InitStruct: pointer to a DMA_InitTypeDef structure that
*                    contains the configuration information for the specified
*                    DMA Channel.
* Output         : None
* Return         : None
******************************************************************************/
void DMA_Init(DMA_Channel_TypeDef* DMAy_Channelx, DMA_InitTypeDef* DMA_InitStruct)
{
  u32 tmpreg = 0;

  /* Check the parameters */
  assert_param(IS_DMA_ALL_PERIPH(DMAy_Channelx));
  assert_param(IS_DMA_DIR(DMA_InitStruct->DMA_DIR));
  assert_param(IS_DMA_BUFFER_SIZE(DMA_InitStruct->DMA_BufferSize));
  assert_param(IS_DMA_PERIPHERAL_INC_STATE(DMA_InitStruct->DMA_PeripheralInc));
  assert_param(IS_DMA_MEMORY_INC_STATE(DMA_InitStruct->DMA_MemoryInc));   
  assert_param(IS_DMA_PERIPHERAL_DATA_SIZE(DMA_InitStruct->DMA_PeripheralDataSize));
  assert_param(IS_DMA_MEMORY_DATA_SIZE(DMA_InitStruct->DMA_MemoryDataSize));
  assert_param(IS_DMA_MODE(DMA_InitStruct->DMA_Mode));
  assert_param(IS_DMA_PRIORITY(DMA_InitStruct->DMA_Priority));
  assert_param(IS_DMA_M2M_STATE(DMA_InitStruct->DMA_M2M));

/*--------------------------- DMAy Channelx CCR Configuration -----------------*/
  /* Get the DMAy_Channelx CCR value */
  tmpreg = DMAy_Channelx->CCR;
  /* Clear MEM2MEM, PL, MSIZE, PSIZE, MINC, PINC, CIRC and DIR bits */
  tmpreg &= CCR_CLEAR_Mask;
  /* Configure DMAy Channelx: data transfer, data size, priority level and mode */
  /* Set DIR bit according to DMA_DIR value */
  /* Set CIRC bit according to DMA_Mode value */
  /* Set PINC bit according to DMA_PeripheralInc value */
  /* Set MINC bit according to DMA_MemoryInc value */
  /* Set PSIZE bits according to DMA_PeripheralDataSize value */
  /* Set MSIZE bits according to DMA_MemoryDataSize value */
  /* Set PL bits according to DMA_Priority value */
  /* Set the MEM2MEM bit according to DMA_M2M value */
  tmpreg |= DMA_InitStruct->DMA_DIR | DMA_InitStruct->DMA_Mode |
            DMA_InitStruct->DMA_PeripheralInc | DMA_InitStruct->DMA_MemoryInc |
            DMA_InitStruct->DMA_PeripheralDataSize | DMA_InitStruct->DMA_MemoryDataSize |
            DMA_InitStruct->DMA_Priority | DMA_InitStruct->DMA_M2M;
  /* Write to DMAy Channelx CCR */
  DMAy_Channelx->CCR = tmpreg;

/*--------------------------- DMAy Channelx CNDTR Configuration ---------------*/
  /* Write to DMAy Channelx CNDTR */
  DMAy_Channelx->CNDTR = DMA_InitStruct->DMA_BufferSize;

/*--------------------------- DMAy Channelx CPAR Configuration ----------------*/
  /* Write to DMAy Channelx CPAR */
  DMAy_Channelx->CPAR = DMA_InitStruct->DMA_PeripheralBaseAddr;

/*--------------------------- DMAy Channelx CMAR Configuration ----------------*/
  /* Write to DMAy Channelx CMAR */
  DMAy_Channelx->CMAR = DMA_InitStruct->DMA_MemoryBaseAddr;
}

/*******************************************************************************
* Function Name  : DMA_StructInit
* Description    : Fills each DMA_InitStruct member with its default value.
* Input          : - DMA_InitStruct : pointer to a DMA_InitTypeDef structure
*                    which will be initialized.
* Output         : None
* Return         : None
*******************************************************************************/
void DMA_StructInit(DMA_InitTypeDef* DMA_InitStruct)
{
/*-------------- Reset DMA init structure parameters values ------------------*/
  /* Initialize the DMA_PeripheralBaseAddr member */
  DMA_InitStruct->DMA_PeripheralBaseAddr = 0;

  /* Initialize the DMA_MemoryBaseAddr member */

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美精品一二三| 色吧成人激情小说| 精品国免费一区二区三区| 美女尤物国产一区| 久久久久久一级片| 99久久99久久综合| 一区二区三区在线视频观看 | 91视频免费看| 一区二区三区在线观看欧美| 欧美精品 国产精品| 日本女优在线视频一区二区| 2014亚洲片线观看视频免费| av日韩在线网站| 午夜精品久久久久影视| 久久先锋影音av鲁色资源 | 99久久国产免费看| 亚洲成人自拍网| 欧美成人猛片aaaaaaa| 成a人片亚洲日本久久| 亚洲高清免费观看| 精品日韩99亚洲| av一区二区三区| 青娱乐精品在线视频| 中文字幕一区av| 欧美视频中文字幕| 国产精品影视网| 亚洲一区影音先锋| 国产婷婷色一区二区三区四区 | 国产亚洲一区二区三区四区| 91久久久免费一区二区| 久久成人免费电影| 亚洲蜜臀av乱码久久精品| 日韩亚洲欧美高清| 91在线视频免费91| 国产专区综合网| 亚洲大片一区二区三区| 久久精品男人的天堂| 欧美视频你懂的| 国产精品影视网| 日韩va欧美va亚洲va久久| 国产精品毛片久久久久久久| 日韩欧美色电影| 在线亚洲人成电影网站色www| 国产一区二三区好的| 亚洲成人黄色小说| 亚洲人成精品久久久久| 国产视频一区二区在线| 日韩一二三四区| 欧美日韩综合色| 色综合一个色综合亚洲| 国产福利一区二区三区| 日本亚洲一区二区| 午夜视频在线观看一区| 亚洲精品成人精品456| 欧美激情综合五月色丁香小说| 制服丝袜亚洲播放| 欧美图区在线视频| 在线中文字幕一区二区| 91在线porny国产在线看| 国产福利一区二区三区| 激情av综合网| 青青草97国产精品免费观看无弹窗版| 一区二区三区不卡在线观看| 国产精品久久99| 中文字幕免费不卡| 亚洲国产精品精华液ab| 久久精品亚洲一区二区三区浴池| 欧美一区二区女人| 69堂成人精品免费视频| 6080日韩午夜伦伦午夜伦| 欧美影院一区二区| 欧美日韩中文精品| 在线成人小视频| 91麻豆精品国产91久久久资源速度| 色婷婷亚洲精品| 91农村精品一区二区在线| 91丨porny丨户外露出| 97久久超碰国产精品| 91老师片黄在线观看| 色综合色狠狠综合色| 91免费小视频| 在线观看国产精品网站| 在线观看亚洲精品| 欧美日韩免费观看一区二区三区| 欧美日韩一区二区在线观看视频 | 欧美区在线观看| 91精品欧美久久久久久动漫| 日韩免费成人网| 久久亚洲捆绑美女| 日本一区二区三区免费乱视频| 中文字幕电影一区| 一卡二卡三卡日韩欧美| 亚洲成av人在线观看| 麻豆精品视频在线观看| 国产乱码字幕精品高清av| 成人少妇影院yyyy| 91黄色免费版| 欧美一级免费观看| 国产女人aaa级久久久级| 国产精品久久久一本精品 | 国产精品 日产精品 欧美精品| 国产91精品在线观看| 在线免费观看日韩欧美| 欧美疯狂做受xxxx富婆| 精品国一区二区三区| 国产精品夫妻自拍| 午夜激情综合网| 国产一区免费电影| 色综合久久88色综合天天免费| 欧美群妇大交群的观看方式| 久久久高清一区二区三区| 伊人开心综合网| 精品亚洲porn| 暴力调教一区二区三区| 69久久99精品久久久久婷婷 | 亚洲电影中文字幕在线观看| 青青草91视频| 91看片淫黄大片一级| 91麻豆精品国产91久久久使用方法| 久久精品亚洲麻豆av一区二区| 亚洲欧美日韩综合aⅴ视频| 美女视频黄 久久| 99国产精品久久久久| 欧美一区二区三级| 亚洲人成网站在线| 国模套图日韩精品一区二区| 在线观看视频一区二区欧美日韩| 久久久www成人免费无遮挡大片| 亚洲国产毛片aaaaa无费看 | 一区二区不卡在线播放 | 亚洲国产精品成人综合| 午夜精品一区二区三区免费视频 | 在线成人午夜影院| 亚洲欧美日韩国产一区二区三区 | 国产在线精品一区二区夜色| 欧洲av在线精品| 中文一区二区完整视频在线观看| 天天综合色天天综合色h| 色综合网站在线| 国产拍欧美日韩视频二区| 美腿丝袜一区二区三区| 欧美日韩性生活| 一区二区免费在线播放| 99精品黄色片免费大全| 国产欧美一区二区精品婷婷| 蜜乳av一区二区| 欧美人狂配大交3d怪物一区| 亚洲综合激情另类小说区| av亚洲精华国产精华精| 中文字幕 久热精品 视频在线| 精品一区二区三区的国产在线播放| 欧美日本高清视频在线观看| 亚洲乱码国产乱码精品精98午夜| 床上的激情91.| 欧美韩日一区二区三区四区| 国产毛片精品国产一区二区三区| 日韩午夜中文字幕| 免费观看在线综合| 欧美精品第1页| 亚洲成av人片在www色猫咪| 欧美写真视频网站| 亚洲一区二区三区四区五区中文| 色噜噜狠狠成人中文综合| 一区二区三区在线免费观看| 色哟哟国产精品免费观看| 一区二区三区在线视频免费观看| 色综合天天综合网国产成人综合天 | 欧美精品一区二区蜜臀亚洲| 麻豆精品在线视频| 久久综合久久综合九色| 国产又黄又大久久| 26uuu久久综合| 国产精品1区2区| 国产精品久久午夜夜伦鲁鲁| 99国产欧美另类久久久精品 | 国产精品毛片久久久久久| 国产高清精品在线| 国产精品二三区| 91美女视频网站| 亚洲图片有声小说| 91麻豆精品国产91久久久使用方法 | 精品在线一区二区| 国产日韩成人精品| 色综合久久久网| 亚洲成av人片一区二区梦乃| 欧美电影免费观看高清完整版| 国产自产高清不卡| 亚洲欧洲av在线| 欧美性感一类影片在线播放| 蜜桃视频在线观看一区二区| 久久在线免费观看| 91色婷婷久久久久合中文| 亚洲成av人片在www色猫咪| 久久综合狠狠综合久久激情| 不卡高清视频专区| 日韩电影免费在线| 亚洲国产成人午夜在线一区| 欧美亚洲综合另类| 国产精品77777竹菊影视小说| 一区二区在线免费|