亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? TMS320F2812控制電機PWM程序
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
蜜臀av性久久久久av蜜臀妖精| 欧美不卡视频一区| 日本道免费精品一区二区三区| 欧美精品tushy高清| 久久久99久久| 午夜精品一区在线观看| 福利一区福利二区| 日韩午夜激情免费电影| 亚洲精品乱码久久久久久| 国产精品资源站在线| 中文字幕字幕中文在线中不卡视频| 精品久久久久久久久久久久久久久久久| 欧美精品日日鲁夜夜添| 亚洲精品国产一区二区三区四区在线| 国产一区 二区| 欧美一区二区精品| 亚洲成人免费影院| 97久久精品人人爽人人爽蜜臀| 久久久99精品免费观看| 麻豆一区二区99久久久久| 欧美私人免费视频| 亚洲欧洲综合另类| eeuss影院一区二区三区| 国产日韩精品视频一区| 久久福利资源站| 欧美一区二区三区视频免费| 亚洲18影院在线观看| 在线观看国产精品网站| 亚洲精品写真福利| 91免费版pro下载短视频| 国产精品免费丝袜| 粉嫩久久99精品久久久久久夜| 欧美精品一区二区三区在线 | 日本午夜精品一区二区三区电影 | 国产成人午夜视频| 精品99999| 国产乱码精品一区二区三区忘忧草 | 在线看国产一区| 亚洲乱码精品一二三四区日韩在线| 成人av片在线观看| 国产精品对白交换视频| 91网站黄www| 一区二区三区四区视频精品免费 | 蜜臀精品久久久久久蜜臀| 7777精品伊人久久久大香线蕉完整版| 亚洲电影第三页| 91精品国产综合久久久久久久久久 | 九九国产精品视频| 久久九九99视频| 国产精品99久久久久久似苏梦涵 | 色狠狠桃花综合| 午夜私人影院久久久久| 欧美一区二区女人| 亚洲成人精品影院| 欧美一区二区精品在线| 国产性天天综合网| 91在线看国产| 视频一区二区不卡| 精品国偷自产国产一区| 成人短视频下载| 亚洲精品网站在线观看| 日韩三级.com| 国产91精品在线观看| 亚洲精品成人天堂一二三| 欧美乱妇一区二区三区不卡视频| 美女看a上一区| 国产精品午夜在线| 欧美三级电影精品| 国产精品影音先锋| 亚洲国产视频在线| 26uuu成人网一区二区三区| 91丝袜呻吟高潮美腿白嫩在线观看| 一区二区欧美国产| 久久一日本道色综合| 91免费视频观看| 国内精品免费**视频| 亚洲综合在线观看视频| 精品国产乱码久久久久久牛牛| 北岛玲一区二区三区四区| 日本成人在线看| 日韩码欧中文字| 日韩欧美一区二区在线视频| 91在线看国产| 精品一区中文字幕| 亚洲成a人v欧美综合天堂下载| 久久精品人人做人人综合| 欧美影片第一页| 国产高清成人在线| 日韩和欧美的一区| 亚洲一区中文在线| 中文字幕高清一区| 精品成人免费观看| 制服丝袜中文字幕亚洲| 99re热视频精品| 国产91在线看| 久久99国产精品免费| 亚洲大片一区二区三区| |精品福利一区二区三区| 精品国产免费视频| 日韩午夜精品视频| 欧美美女直播网站| 91久久香蕉国产日韩欧美9色| 国产.欧美.日韩| 韩国成人在线视频| 另类人妖一区二区av| 日韩电影免费在线观看网站| 亚洲精品视频一区| 国产精品久久久久影院亚瑟| 久久久五月婷婷| 精品国产在天天线2019| 欧美一区二区三区免费观看视频| 欧美亚洲日本国产| 在线视频国产一区| 欧美在线看片a免费观看| 99久久精品免费看国产免费软件| 国产91精品欧美| 国产麻豆一精品一av一免费 | 欧美色视频在线观看| 欧美专区在线观看一区| 欧美在线999| 欧美在线视频不卡| 欧美日韩中字一区| 欧美日韩久久久| 欧美人伦禁忌dvd放荡欲情| 欧美少妇xxx| 91精品国产色综合久久久蜜香臀| 欧美日韩和欧美的一区二区| 欧美精品一级二级| 欧美一区二区三区免费视频 | 色噜噜狠狠色综合欧洲selulu| 97aⅴ精品视频一二三区| 99精品视频免费在线观看| 91免费在线视频观看| 欧美午夜一区二区三区 | 91啦中文在线观看| 欧美午夜电影网| 欧美区一区二区三区| 日韩欧美资源站| 国产网站一区二区三区| 亚洲日本韩国一区| 五月婷婷综合网| 狠狠色丁香婷婷综合| 成人高清免费观看| 欧美日韩亚洲高清一区二区| 日韩亚洲欧美成人一区| 久久精品人人爽人人爽| 亚洲精品免费电影| 日本午夜一区二区| 成人av综合一区| 欧美久久久久中文字幕| 久久精品人人做人人综合| 亚洲激情图片小说视频| 老司机精品视频导航| 成人av网站在线观看免费| 欧美日韩精品欧美日韩精品| 久久综合视频网| 亚洲欧美在线观看| 蜜桃视频在线观看一区| 丁香六月综合激情| 精品视频在线视频| 亚洲国产成人午夜在线一区| 亚洲国产毛片aaaaa无费看| 国产资源精品在线观看| 91福利国产精品| 久久伊人中文字幕| 亚洲福利视频三区| 成人sese在线| 日韩精品专区在线影院重磅| 亚洲欧美精品午睡沙发| 久久99国产精品成人| 欧美在线观看一区| 国产精品久久一卡二卡| 久久精品久久久精品美女| 一本到不卡免费一区二区| 久久久久久久久岛国免费| 午夜久久福利影院| 91在线播放网址| 久久精品人人爽人人爽| 蜜臀91精品一区二区三区| 91国模大尺度私拍在线视频| 国产网站一区二区三区| 久久爱另类一区二区小说| 欧美视频一区二区三区在线观看| 中文字幕精品在线不卡| 国内精品免费**视频| 91精品国产综合久久久久久漫画 | 国产一二精品视频| 日韩一级免费观看| 日日夜夜免费精品| 欧美视频一二三区| 亚洲一区二区视频在线观看| 91在线你懂得| 中文字幕中文在线不卡住| 国产69精品久久久久777| 日韩精品影音先锋| 青青草国产成人99久久| 欧美一级久久久| 欧美a级一区二区| 欧美一区二区三区色| 蜜臀av一级做a爰片久久|