亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? :利用DSP2812發出頻率為7500Hz的方波.rar
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
蜜臀av国产精品久久久久| 粉嫩嫩av羞羞动漫久久久| 欧美bbbbb| 成人av免费网站| 欧美一级片在线| 视频一区二区国产| 99免费精品在线观看| 欧美一级爆毛片| 夜夜操天天操亚洲| 成人综合在线视频| 日韩精品一区二区三区三区免费| 亚洲一区二区三区在线| 国产91丝袜在线18| 日韩美女在线视频| 亚洲成a人片在线观看中文| 成人福利视频网站| 精品成人一区二区| 免费人成精品欧美精品| 欧美亚一区二区| 亚洲精品国产视频| eeuss鲁一区二区三区| 久久精品人人爽人人爽| 麻豆91在线播放免费| 日韩一区二区精品| 婷婷国产v国产偷v亚洲高清| 在线一区二区观看| 亚洲激情五月婷婷| 97精品久久久久中文字幕| 国产精品久久久久久久久久久免费看| 国产精品自拍毛片| 国产亚洲精品免费| 盗摄精品av一区二区三区| 久久久久久毛片| 国产精品综合一区二区| 久久精品一区二区三区av| 国产精品一区专区| 中文字幕精品综合| 成年人国产精品| 亚洲天堂福利av| 色成人在线视频| 午夜亚洲福利老司机| 91精品国产日韩91久久久久久| 日本亚洲电影天堂| 日韩欧美亚洲一区二区| 久久99精品国产.久久久久| 日韩一区二区三区视频在线观看| 五月婷婷欧美视频| 欧美变态tickling挠脚心| 国产呦萝稀缺另类资源| 精品va天堂亚洲国产| 懂色av一区二区夜夜嗨| 最近日韩中文字幕| 欧美日韩午夜在线| 极品少妇xxxx精品少妇| 国产精品丝袜91| 99riav久久精品riav| 亚洲午夜免费福利视频| 欧美成人官网二区| aa级大片欧美| 日韩激情一区二区| 久久久国产精华| 在线观看亚洲专区| 美国十次综合导航| 国产精品久久久久久久久动漫| 欧美亚洲综合一区| 国产做a爰片久久毛片| 亚洲色图欧美激情| 欧美不卡在线视频| 欧美不卡在线视频| 成人国产免费视频| 日韩福利视频导航| 国产精品区一区二区三区| 欧美色成人综合| 国产精品18久久久久久久久| 一区二区三区四区精品在线视频 | 国产一区二区剧情av在线| 中文一区在线播放| 欧美理论电影在线| 国产传媒一区在线| 亚洲成年人网站在线观看| 久久久国产精品午夜一区ai换脸| 欧洲av一区二区嗯嗯嗯啊| 国产高清精品在线| 日本视频一区二区| 亚洲欧美一区二区三区孕妇| 精品剧情在线观看| 欧美日韩一区中文字幕| 成人免费视频视频| 久草精品在线观看| 丝袜诱惑制服诱惑色一区在线观看 | 欧美刺激脚交jootjob| 一本大道久久a久久综合| 国产一区二区三区黄视频| 亚洲mv在线观看| 亚洲欧美国产三级| 一区在线观看免费| 国产色综合久久| 欧美精品一区二区三区四区 | 精品久久久久久亚洲综合网 | 成人av网站在线观看| 国产美女精品在线| 另类小说综合欧美亚洲| 日韩av成人高清| 肉色丝袜一区二区| 亚洲h动漫在线| 亚洲国产成人porn| 亚洲va在线va天堂| 亚洲午夜视频在线观看| 亚洲精品日日夜夜| 亚洲日本电影在线| 1区2区3区欧美| 亚洲欧洲综合另类在线| 中文字幕在线播放不卡一区| 中文字幕二三区不卡| 麻豆国产91在线播放| 日韩av成人高清| 久久99精品视频| 国产美女精品在线| 成人毛片视频在线观看| 国产91精品久久久久久久网曝门| 国产99一区视频免费| 成人伦理片在线| 91在线观看免费视频| 91在线观看一区二区| 色婷婷久久99综合精品jk白丝| 欧美亚男人的天堂| 欧美日韩国产高清一区二区三区 | 三级一区在线视频先锋 | 国产精品18久久久| 高清视频一区二区| 成人高清在线视频| 欧美在线观看视频在线| 91超碰这里只有精品国产| 日韩欧美一级二级三级久久久| 久久蜜桃av一区二区天堂| 日本一区二区成人在线| 亚洲免费看黄网站| 视频一区国产视频| 国产大陆精品国产| 色婷婷综合久久久中文字幕| 欧美二区在线观看| 久久久久久免费| 亚洲日本va午夜在线电影| 亚洲丶国产丶欧美一区二区三区| 麻豆专区一区二区三区四区五区| 国产成人av资源| 欧美日韩在线三级| 精品国产乱码久久久久久图片 | 精品国产91九色蝌蚪| 亚洲欧洲在线观看av| 午夜精品123| 国产98色在线|日韩| 欧美视频在线观看一区| 久久久精品综合| 夜色激情一区二区| 韩国成人在线视频| 欧美最猛性xxxxx直播| 久久婷婷综合激情| 亚洲午夜在线电影| 高潮精品一区videoshd| 欧美丰满美乳xxx高潮www| 国产精品视频你懂的| 免费三级欧美电影| 91女神在线视频| 久久综合九色综合久久久精品综合| 日本午夜一区二区| 色婷婷香蕉在线一区二区| 2024国产精品视频| 三级久久三级久久久| 一本色道久久综合狠狠躁的推荐| 精品国产亚洲在线| 亚洲国产视频a| 99久久精品99国产精品| 久久人人爽爽爽人久久久| 日韩不卡一二三区| 在线观看精品一区| 国产精品成人午夜| 高清不卡在线观看| wwwwww.欧美系列| 美女一区二区三区在线观看| 欧美色爱综合网| 亚洲黄色av一区| www.亚洲人| 国产日韩欧美麻豆| 久草精品在线观看| 欧美一区二区三区的| 亚洲高清三级视频| 欧洲亚洲国产日韩| 一区二区三区欧美视频| 91亚洲午夜精品久久久久久| 欧美激情一区二区三区蜜桃视频| 韩日av一区二区| 精品国一区二区三区| 日韩av网站免费在线| 91精品国产aⅴ一区二区| 亚洲.国产.中文慕字在线| 欧美日韩你懂得| 午夜精品影院在线观看| 欧美人体做爰大胆视频| 无码av中文一区二区三区桃花岛|