亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? CCS環境下的DSP串口通信
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美视频一区二区在线观看| 日本中文字幕一区| 亚洲视频一区二区免费在线观看| 欧美乱妇15p| 欧美亚洲禁片免费| 91国偷自产一区二区三区成为亚洲经典| 国产精一品亚洲二区在线视频| 婷婷夜色潮精品综合在线| 一区二区欧美国产| 亚洲一区二区成人在线观看| 一区二区在线电影| 亚洲曰韩产成在线| 亚洲成av人片| 久久99国产精品麻豆| 裸体在线国模精品偷拍| 久久99精品一区二区三区| 精品一区二区三区免费观看 | av网站免费线看精品| 成人免费视频一区二区| 99在线热播精品免费| 色中色一区二区| 欧美色手机在线观看| 日韩丝袜美女视频| 26uuu久久天堂性欧美| 国产欧美精品一区二区色综合朱莉 | 国产一区二区三区| 国产成人在线电影| 91免费在线播放| 欧美精品第1页| 亚洲精品一区二区三区在线观看| 国产日韩欧美麻豆| 一区二区视频免费在线观看| 成人免费观看视频| 欧美三级中文字幕在线观看| 欧美三级电影在线观看| 亚洲精品一区二区三区在线观看 | 风间由美性色一区二区三区| 99视频有精品| 欧美日韩一区成人| 国产女同互慰高潮91漫画| 洋洋成人永久网站入口| 欧美aaaaa成人免费观看视频| 国精产品一区一区三区mba桃花| 国产91精品精华液一区二区三区| 色婷婷激情综合| 91麻豆精品久久久久蜜臀| 亚洲精品一区二区精华| 亚洲国产成人porn| 国产.欧美.日韩| 日韩一级黄色片| 亚洲女厕所小便bbb| 国产精品一区二区久久精品爱涩| 欧美午夜精品一区二区三区| 精品国产一区二区国模嫣然| 国产精品福利在线播放| 精品在线你懂的| 欧美人体做爰大胆视频| 欧美激情中文字幕一区二区| 亚洲午夜在线电影| 成人国产在线观看| 欧美va亚洲va在线观看蝴蝶网| 一区二区三区久久| 国产乱码精品一区二区三| 欧美日韩不卡在线| 亚洲激情图片一区| 99在线视频精品| 欧美国产在线观看| 日韩电影一区二区三区| 成人免费视频国产在线观看| 欧美va亚洲va在线观看蝴蝶网| 亚洲一区二区不卡免费| 成人av资源站| 国产校园另类小说区| 另类人妖一区二区av| 欧美又粗又大又爽| 亚洲黄色av一区| 成人福利视频网站| 久久综合中文字幕| 亚洲美女视频一区| 99在线精品观看| 亚洲欧洲精品一区二区精品久久久| 国产乱码精品一区二区三区五月婷| 欧美一区二区视频观看视频| 天堂精品中文字幕在线| 在线成人免费观看| 成人免费在线视频| 99精品欧美一区二区蜜桃免费| 久久嫩草精品久久久精品| 亚洲在线视频一区| 91电影在线观看| 亚洲国产另类av| 色天天综合色天天久久| 亚洲蜜臀av乱码久久精品蜜桃| hitomi一区二区三区精品| 国产亚洲欧美一级| 国产精品77777| 精品久久国产字幕高潮| 美女脱光内衣内裤视频久久网站 | 国产欧美日韩精品在线| 成人av午夜影院| 亚洲一卡二卡三卡四卡 | 欧美放荡的少妇| 伊人色综合久久天天人手人婷| av亚洲精华国产精华精华| 亚洲欧美综合另类在线卡通| 成人一级视频在线观看| 亚洲品质自拍视频网站| 欧美视频一区二区三区| 一区二区三区丝袜| 日韩精品自拍偷拍| 91丨porny丨在线| 青青草国产精品亚洲专区无| 久久久久国产成人精品亚洲午夜| 成人一区二区在线观看| 亚洲欧美另类小说| 欧美高清视频不卡网| 国产一区二区调教| 日韩国产精品久久久| 国产情人综合久久777777| 色成人在线视频| 国产精品原创巨作av| 一区二区三区色| 久久久亚洲国产美女国产盗摄| 丰满少妇在线播放bd日韩电影| 国产精品天天看| 日韩欧美一区二区不卡| 在线观看91视频| eeuss鲁片一区二区三区| 久久精品免费看| 亚洲国产美女搞黄色| 亚洲色图20p| 欧美激情一区二区三区| 91精品国产色综合久久不卡蜜臀 | 精品一区二区免费看| 一区二区三区精品在线| 国产无人区一区二区三区| 欧美一区二视频| 色老汉一区二区三区| 粉嫩嫩av羞羞动漫久久久 | 成人免费毛片高清视频| 蜜桃一区二区三区在线| 一区二区三区 在线观看视频| 久久久精品tv| 久久久久国产精品麻豆ai换脸| 欧美电影在线免费观看| 欧美日韩精品一区二区| 在线精品视频一区二区| 91色porny在线视频| 成人手机在线视频| 成人国产亚洲欧美成人综合网| 国产一区二区导航在线播放| 亚洲乱码国产乱码精品精可以看 | 六月婷婷色综合| 亚洲欧美韩国综合色| 精品精品欲导航| 亚洲最新视频在线播放| 亚洲动漫第一页| 91免费小视频| 成人黄色一级视频| 亚洲男女毛片无遮挡| 香蕉加勒比综合久久| 久久99精品久久久久久久久久久久 | 日本道色综合久久| 欧美精品一区男女天堂| 亚洲嫩草精品久久| 蜜臀va亚洲va欧美va天堂| va亚洲va日韩不卡在线观看| 正在播放亚洲一区| 最新高清无码专区| 激情小说欧美图片| 欧美中文字幕一区| 国产日韩欧美精品在线| 色婷婷精品大在线视频| 欧美日韩国产高清一区二区三区| 久久草av在线| 欧美羞羞免费网站| 综合自拍亚洲综合图不卡区| 亚洲第一综合色| 成人精品亚洲人成在线| 欧美大白屁股肥臀xxxxxx| 欧美乱熟臀69xxxxxx| 国产婷婷色一区二区三区在线| 日本欧美久久久久免费播放网| 91在线观看成人| 日本一区二区成人在线| 国产在线看一区| 日韩精品一区二区三区视频播放 | 美女脱光内衣内裤视频久久影院| 色狠狠av一区二区三区| 中文字幕亚洲综合久久菠萝蜜| 国内精品免费**视频| 日韩一级在线观看| 视频在线观看一区| 欧美精品在线观看播放| 亚洲国产一二三| 欧美日韩亚洲综合在线 | 极品少妇xxxx精品少妇| 91精品国产欧美一区二区18| 亚洲国产va精品久久久不卡综合| 91在线你懂得|