亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? CCS環(huán)境下的DSP串口通信
?? H
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

extern unsigned int Sci_VarRx[100];
extern unsigned int i,j;
extern unsigned int Send_Flag;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美一级一区二区| 91麻豆精品国产91久久久使用方法 | 欧美高清www午色夜在线视频| 极品少妇xxxx偷拍精品少妇| 亚洲精品视频自拍| ww亚洲ww在线观看国产| 欧美亚洲综合另类| 懂色av一区二区夜夜嗨| 日韩电影在线免费观看| 亚洲黄色小视频| 国产欧美一区在线| 日韩精品一区二区三区视频| 精久久久久久久久久久| 香蕉av福利精品导航| 亚洲欧美偷拍卡通变态| 国产日韩亚洲欧美综合| 欧美成人性福生活免费看| 欧美午夜片在线观看| 99久久久国产精品免费蜜臀| 国产精品一线二线三线精华| 日韩国产欧美在线观看| 一区二区在线观看视频| ㊣最新国产の精品bt伙计久久| 欧美不卡在线视频| 欧美一区二区三区在线观看视频| 欧美伊人久久大香线蕉综合69| 成人免费观看男女羞羞视频| 国产精品66部| 国产一区二区三区在线观看精品 | 成人免费视频在线观看| 国产午夜亚洲精品午夜鲁丝片| 日韩免费视频一区二区| 欧美久久久久久蜜桃| 精品视频一区二区不卡| 91福利在线观看| 欧美电影精品一区二区 | 国产天堂亚洲国产碰碰| 久久综合九色综合欧美就去吻| 日韩欧美中文一区| 日韩一区二区电影在线| 日韩一区和二区| 日韩无一区二区| 欧美大片一区二区| 精品久久一区二区| 日韩三级伦理片妻子的秘密按摩| 日韩一区二区三区在线视频| 制服丝袜亚洲色图| 日韩精品一区二区三区在线播放| 日韩亚洲欧美高清| 欧美va天堂va视频va在线| 精品精品国产高清一毛片一天堂| 精品国产乱码久久久久久牛牛 | 国内精品国产三级国产a久久| 黄色小说综合网站| 国产精品资源在线看| 大桥未久av一区二区三区中文| 国产99久久久国产精品潘金| 99精品热视频| 欧美影视一区在线| 欧美一级日韩不卡播放免费| 日韩欧美一二三区| 国产欧美一区二区精品性| 中文字幕一区二区三区在线观看| 亚洲青青青在线视频| 五月天欧美精品| 久久精品久久精品| 成人午夜在线视频| 在线免费观看日本一区| 欧美一区二区人人喊爽| 久久看人人爽人人| 亚洲美女视频在线| 免费成人美女在线观看| 成人永久看片免费视频天堂| 色综合久久中文综合久久牛| 69精品人人人人| 国产蜜臀97一区二区三区| 亚洲狼人国产精品| 色综合天天性综合| 91精品国产高清一区二区三区蜜臀 | 99国产一区二区三精品乱码| 欧美三级视频在线| 久久综合久久综合久久| 亚洲欧美aⅴ...| 伦理电影国产精品| 91老司机福利 在线| 日韩一区二区三区免费观看| 日本一区二区电影| 首页国产欧美日韩丝袜| 成人a免费在线看| 欧美精品久久天天躁| 欧美激情一区二区三区在线| 亚洲成人av一区二区三区| 国产精品自产自拍| 欧美精品久久99| 国产精品久久二区二区| 免费高清在线视频一区·| 成人av电影在线观看| 欧美一级高清大全免费观看| 亚洲精品老司机| 国产乱码精品一区二区三区五月婷| 在线欧美一区二区| 欧美国产欧美综合| 美女尤物国产一区| 在线精品视频小说1| 久久久www免费人成精品| 香蕉乱码成人久久天堂爱免费| 成人午夜电影小说| 日韩欧美在线不卡| 亚洲国产欧美另类丝袜| 成人高清免费观看| 亚洲一区二区欧美激情| 国产成人免费xxxxxxxx| 91超碰这里只有精品国产| 亚洲精品日韩综合观看成人91| 国产一区二区三区高清播放| 欧美一级日韩免费不卡| 午夜欧美视频在线观看| 色94色欧美sute亚洲13| 国产精品久久看| 成人一区在线看| 日本一区二区三区电影| 国产精品自拍毛片| 欧美精品一区二区三区高清aⅴ | 欧美日韩亚洲国产综合| 亚洲视频一区二区在线观看| 成人aa视频在线观看| 国产欧美一区二区精品性| 国产毛片精品视频| 欧美大黄免费观看| 精品午夜久久福利影院| 精品欧美一区二区久久 | 午夜欧美电影在线观看| 欧美三级电影在线看| 一区二区三区四区在线| 91美女蜜桃在线| 一区二区三区蜜桃| 欧美吻胸吃奶大尺度电影 | 亚洲色图一区二区| 不卡视频免费播放| 亚洲欧洲www| 色综合夜色一区| 亚洲成在人线在线播放| 欧美日韩成人综合| 日本亚洲一区二区| 日韩免费视频一区二区| 韩国一区二区视频| 国产人成一区二区三区影院| 成人天堂资源www在线| 国产精品国产馆在线真实露脸 | 国产成人精品影院| 亚洲国产精品成人久久综合一区| 成人性生交大合| 亚洲精品写真福利| 精品污污网站免费看| 免费成人在线观看| 久久久精品天堂| 91在线精品一区二区| 亚洲国产一区二区在线播放| 69av一区二区三区| 国产一区二区三区高清播放| 中文字幕一区二区三区在线不卡| 一本色道a无线码一区v| 肉肉av福利一精品导航| 亚洲人妖av一区二区| 欧美丝袜丝交足nylons| 免费看欧美女人艹b| 国产亚洲短视频| 在线观看日产精品| 日韩国产精品大片| 久久久久久夜精品精品免费| 92国产精品观看| 日本中文字幕不卡| 欧美国产精品v| 欧美日韩一区二区三区在线看| 精品在线观看免费| 亚洲图片另类小说| 欧美一区二区播放| 成人白浆超碰人人人人| 五月婷婷色综合| 中文一区二区完整视频在线观看| 在线观看成人免费视频| 狠狠色丁香久久婷婷综| 亚洲黄色免费网站| 久久久99精品久久| 欧美三区在线观看| 国产成人午夜99999| 午夜激情久久久| 国产精品久线在线观看| 在线播放欧美女士性生活| 国产成人鲁色资源国产91色综 | 国产一区欧美二区| 亚洲国产精品久久一线不卡| 国产亚洲综合性久久久影院| 精品视频资源站| 99热99精品| 久久99精品久久久久| 亚洲成年人网站在线观看| 国产精品国产三级国产有无不卡| 日韩一二三区不卡| 欧美在线综合视频|