亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? CCS環境下的DSP PWM程序
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
天天综合天天综合色| 日韩av一二三| 偷拍日韩校园综合在线| 免费成人美女在线观看.| 99re免费视频精品全部| 精品人在线二区三区| 一区二区高清免费观看影视大全| 国产精品综合av一区二区国产馆| 欧美吞精做爰啪啪高潮| 国产精品你懂的| 老司机午夜精品| 在线视频欧美精品| 国产精品色呦呦| 精品夜夜嗨av一区二区三区| 欧美日韩一区二区三区视频| 中文字幕一区在线| 国产a视频精品免费观看| 欧美一二三四在线| 天天做天天摸天天爽国产一区| 色综合天天在线| 国产日韩亚洲欧美综合| 精品一区二区成人精品| 日韩欧美国产小视频| 日韩中文字幕一区二区三区| 欧美性高清videossexo| 亚洲乱码精品一二三四区日韩在线| 国产成人综合在线| 久久欧美一区二区| 国产酒店精品激情| 精品91自产拍在线观看一区| 蜜桃久久精品一区二区| 91精品国产免费| 日韩 欧美一区二区三区| 9191久久久久久久久久久| 亚洲一区二区三区中文字幕在线| 一本色道综合亚洲| 亚洲欧美日本在线| 日本久久电影网| 亚洲一区二三区| 欧美日韩精品是欧美日韩精品| 亚洲一二三区视频在线观看| 欧美三级中文字| 丝袜美腿高跟呻吟高潮一区| 日韩一级高清毛片| 精品一区二区三区日韩| 久久久三级国产网站| 国产精品一线二线三线精华| 中文乱码免费一区二区| 成人短视频下载| 伊人夜夜躁av伊人久久| 欧美日韩久久一区| 日韩高清国产一区在线| 日韩精品一区二区三区视频播放| 黄页网站大全一区二区| 日本一区二区三区四区| 色av成人天堂桃色av| 性欧美疯狂xxxxbbbb| 欧美成人精品3d动漫h| 国产成人亚洲综合a∨猫咪| 综合在线观看色| 欧美日韩在线亚洲一区蜜芽| 激情综合色综合久久综合| 日本一区二区视频在线观看| 在线视频你懂得一区| 久久精品国产亚洲a| 国产精品久久久久久久久免费桃花| 色婷婷综合久色| 久久99蜜桃精品| 亚洲日本欧美天堂| 精品久久一区二区三区| 99精品欧美一区二区三区小说| 偷拍亚洲欧洲综合| 中文字幕不卡在线| 3d成人动漫网站| 成人av午夜影院| 日本美女一区二区| 中文字幕在线观看不卡| 日韩一区二区三区免费看| 不卡av在线网| 精品中文字幕一区二区| 亚洲精品中文在线观看| 久久久亚洲精华液精华液精华液| 色婷婷综合久久久久中文一区二区 | 欧美精品第1页| 成人免费黄色在线| 美国一区二区三区在线播放| 亚洲乱码精品一二三四区日韩在线| 日韩精品最新网址| 欧美亚洲一区二区在线观看| 国产成人午夜电影网| 日韩av电影天堂| 一区二区三区日韩欧美| 亚洲国产经典视频| 欧美大片免费久久精品三p| 在线区一区二视频| 99久久综合国产精品| 国产精品小仙女| 精品一区二区三区在线观看| 日韩精品视频网| 亚洲福利视频导航| 一区二区激情视频| 亚洲人被黑人高潮完整版| 国产欧美视频一区二区| 久久亚洲春色中文字幕久久久| 欧美一区二区三区精品| 欧美精品丝袜久久久中文字幕| 色综合久久久久久久久| 99re成人精品视频| 97se狠狠狠综合亚洲狠狠| www.日本不卡| 99综合电影在线视频| 成人一级片在线观看| 国产mv日韩mv欧美| www.在线成人| 99国产精品久久久久久久久久久| 国产成人福利片| 国产精品一区2区| 亚洲18影院在线观看| 一区二区三区在线视频免费| 中文字幕成人在线观看| 日韩欧美资源站| 精品国产91乱码一区二区三区| 欧美日韩视频在线第一区 | 国产精品免费视频观看| 精品日韩一区二区三区免费视频| 欧美日韩国产123区| 在线精品视频一区二区三四| 成人app网站| 国产乱码精品一区二区三区忘忧草| 麻豆91精品视频| 日本欧洲一区二区| 日韩国产欧美在线播放| 丝袜a∨在线一区二区三区不卡| 一区二区三区四区在线播放| 亚洲免费av高清| 一区二区三国产精华液| 琪琪久久久久日韩精品| 日本不卡一区二区三区| 毛片av一区二区| 狠狠色丁香久久婷婷综| 全国精品久久少妇| 国产电影精品久久禁18| 国产成人av一区二区三区在线| 久久国产精品无码网站| 国产aⅴ综合色| 欧美一级日韩免费不卡| 欧美一级二级在线观看| 精品伦理精品一区| 国产精品伦理一区二区| 亚洲精品日韩专区silk| 偷窥少妇高潮呻吟av久久免费| 日本伊人精品一区二区三区观看方式| 亚洲国产视频直播| 国产精品亚洲午夜一区二区三区 | 日韩国产欧美在线播放| 天堂在线一区二区| 成人午夜视频在线| 色偷偷久久人人79超碰人人澡 | 中文字幕一区二区三| 亚洲国产中文字幕在线视频综合| 午夜精品久久久久久久久| 日韩成人免费看| jiyouzz国产精品久久| 在线观看不卡一区| 日韩精品专区在线| 国产精品福利av| 一区二区三区精品| 麻豆国产欧美一区二区三区| 成人精品免费看| 欧美剧在线免费观看网站| 久久久久久久久久美女| 一区二区三区在线免费| 久久国产精品99久久人人澡| 国产精品原创巨作av| 欧美日韩高清一区二区不卡| 久久久久久夜精品精品免费| 一区二区三区精品在线| 国产精品亚洲专一区二区三区 | aaa国产一区| 欧美精品一级二级| 亚洲欧洲av色图| 久久精品久久久精品美女| 91色|porny| 国产日韩欧美制服另类| 久久99国产精品免费网站| 色狠狠色噜噜噜综合网| 久久久亚洲精品一区二区三区| 亚洲一区中文在线| 日本丰满少妇一区二区三区| 久久综合九色综合欧美亚洲| 亚洲人成网站色在线观看| 狠狠色丁香婷婷综合| 日韩一区二区高清| 亚洲一区二区在线播放相泽| gogo大胆日本视频一区| 久久午夜电影网| 国产91露脸合集magnet| 337p粉嫩大胆色噜噜噜噜亚洲| 亚洲愉拍自拍另类高清精品| av成人老司机|