亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? CCS環境下的DSP PWM程序
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
91精品国产综合久久婷婷香蕉| 亚洲一级电影视频| 91精品国产91综合久久蜜臀| 色就色 综合激情| 色婷婷久久99综合精品jk白丝| 丁香亚洲综合激情啪啪综合| 国产精品123区| 国产成人精品免费在线| 国产成人一区在线| 不卡影院免费观看| 一本到高清视频免费精品| 91在线视频免费观看| 色哟哟一区二区在线观看| 欧美亚洲国产一区二区三区 | 欧美性三三影院| 欧美性videosxxxxx| 欧美精品一卡二卡| 日韩欧美综合一区| 中日韩av电影| 一区二区三区 在线观看视频| 亚洲福利国产精品| 久久国产精品区| 成人少妇影院yyyy| 91成人免费在线| 日韩一区二区免费在线电影| 欧美精品一区二区三区在线播放| 国产色产综合产在线视频| 亚洲欧洲国产日韩| 日韩精品电影在线| 国产.欧美.日韩| 欧美日韩精品一区视频| 久久亚洲春色中文字幕久久久| 中文字幕高清一区| 婷婷久久综合九色综合绿巨人| 韩国av一区二区三区| 色综合天天综合网天天看片| 91精品国产综合久久久蜜臀图片| 日本一区二区三区电影| 亚洲制服丝袜一区| 国产成人免费视频| 欧美二区三区91| 亚洲日本一区二区| 韩国成人福利片在线播放| 在线观看av一区| 中文字幕av不卡| 蜜桃av一区二区在线观看| 91美女在线视频| 久久久亚洲精品石原莉奈| 亚洲综合自拍偷拍| 成人av网站大全| 久久久综合激的五月天| 日韩黄色免费电影| 91国产视频在线观看| 国产亚洲制服色| 久久99久久久久| 91精品国产高清一区二区三区蜜臀| 日韩理论片中文av| 大美女一区二区三区| 日韩一区二区三区四区| 亚洲国产裸拍裸体视频在线观看乱了| 成人在线综合网站| 久久久久国产精品麻豆| 美腿丝袜亚洲色图| 制服丝袜亚洲色图| 丝袜诱惑亚洲看片| 欧美日韩激情一区二区三区| 亚洲欧美偷拍另类a∨色屁股| 国产乱码精品一区二区三| 日韩色在线观看| 蜜臀av一区二区| 欧美一区二区私人影院日本| 亚洲图片一区二区| 欧美无砖专区一中文字| 一二三区精品视频| 欧美主播一区二区三区| 一区二区三区四区乱视频| 91美女片黄在线| 最好看的中文字幕久久| 国产成人福利片| 国产精品久久国产精麻豆99网站 | 成人自拍视频在线| 中文字幕亚洲成人| 欧洲色大大久久| 天堂蜜桃91精品| 日韩一区二区不卡| 精品在线观看免费| 久久久国产一区二区三区四区小说 | 国产不卡免费视频| 国产精品亲子伦对白| jlzzjlzz国产精品久久| 国产精品久久久久久一区二区三区 | 国产精品不卡一区二区三区| 白白色亚洲国产精品| 亚洲女同一区二区| 欧美日韩高清不卡| 极品销魂美女一区二区三区| 国产日韩影视精品| 日本韩国一区二区| 亚洲国产精品视频| 久久亚洲影视婷婷| 色婷婷综合在线| 秋霞av亚洲一区二区三| 中文字幕+乱码+中文字幕一区| 91麻豆产精品久久久久久| 亚洲福利视频三区| 久久久精品中文字幕麻豆发布| 92精品国产成人观看免费| 丝袜美腿高跟呻吟高潮一区| 国产亚洲美州欧州综合国| 欧美在线一二三| 国产美女精品在线| 亚洲一区二区在线免费看| 久久午夜免费电影| 欧美在线啊v一区| 国产一区二区成人久久免费影院 | 色综合久久久久| 美国毛片一区二区| 樱花影视一区二区| 国产亚洲欧美日韩俺去了| 欧美网站一区二区| 成人一级片在线观看| 日韩电影在线看| 亚洲欧美aⅴ...| 国产女人水真多18毛片18精品视频| 欧美性猛交xxxx黑人交| 国产91综合一区在线观看| 日韩精品亚洲一区二区三区免费| 国产精品网友自拍| 欧美变态tickling挠脚心| 在线看不卡av| 成人av网站大全| 国产99久久久国产精品| 免费久久精品视频| 亚洲成人免费视| 亚洲美女在线国产| 国产精品久久网站| 久久精品免费在线观看| 欧美不卡一区二区| 欧美一区二区三区免费视频| 91女厕偷拍女厕偷拍高清| 成人性生交大片免费| 国产一区二区三区免费看| 日韩和欧美一区二区三区| 亚洲成av人片在线观看| 一区二区三区在线播| 亚洲欧洲精品天堂一级| 中文字幕一区二区三区在线不卡| 久久久91精品国产一区二区三区| 日韩网站在线看片你懂的| 欧美一区二区三区日韩| 91精品黄色片免费大全| 欧美精品在线观看播放| 欧美蜜桃一区二区三区| 欧美日韩国产综合草草| 欧美吻胸吃奶大尺度电影| 在线观看三级视频欧美| 在线一区二区视频| 欧美日韩激情一区二区三区| 欧美肥妇毛茸茸| 欧美一区二区免费| 精品国产百合女同互慰| 2021中文字幕一区亚洲| 国产香蕉久久精品综合网| 日本一区二区三区四区| 成人欧美一区二区三区白人| 亚洲人成人一区二区在线观看| 亚洲精品免费电影| 五月天中文字幕一区二区| 六月丁香婷婷色狠狠久久| 韩国一区二区三区| 成人精品国产免费网站| 99精品视频一区| 欧美理论片在线| 精品久久久久99| 国产精品九色蝌蚪自拍| 亚洲午夜久久久久久久久电影网| 性做久久久久久久久| 久久激情综合网| 99视频一区二区| 欧美麻豆精品久久久久久| 精品久久人人做人人爽| 国产精品久线在线观看| 日韩在线一区二区三区| 国产综合久久久久久鬼色| 99久久免费精品高清特色大片| 在线亚洲一区观看| 26uuu精品一区二区三区四区在线| 亚洲国产激情av| 日韩成人一级片| 97久久精品人人澡人人爽| 欧美一级在线观看| 国产精品福利一区二区三区| 亚洲成人精品一区二区| 国产成人精品午夜视频免费| 欧美日韩视频在线一区二区| 国产欧美在线观看一区| 日韩高清不卡一区二区三区| 久久精品亚洲一区二区三区浴池| 日韩中文字幕亚洲一区二区va在线| 日本精品视频一区二区|