亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? lpc2300.s

?? 基于ARM7的USB聲卡源代碼, LPC2300系列.
?? S
?? 第 1 頁 / 共 2 頁
字號:
;/*****************************************************************************/
;/* LPC2300.S: Startup file for Philips LPC2300 device series                 */
;/*****************************************************************************/
;/* <<< Use Configuration Wizard in Context Menu >>>                          */
;/*****************************************************************************/
;/* This file is part of the uVision/ARM development tools.                   */
;/* Copyright (c) 2006 Keil - An ARM Company. All rights reserved.            */
;/* This software may only be used under the terms of a valid, current,       */
;/* end user licence from KEIL for a compatible version of KEIL software      */
;/* development tools. Nothing else gives you the right to use this software. */
;/*****************************************************************************/


;/*
; *  The LPC2300.S code is executed after CPU Reset. This file may be 
; *  translated with the following SET symbols. In uVision these SET 
; *  symbols are entered under Options - ASM - Define.
; *
; *  REMAP: when set the startup code initializes the register MEMMAP 
; *  which overwrites the settings of the CPU configuration pins. The 
; *  startup and interrupt vectors are remapped from:
; *     0x00000000  default setting (not remapped)
; *     0x40000000  when RAM_MODE is used
; *
; *  RAM_MODE: when set the device is configured for code execution
; *  from on-chip RAM starting at address 0x40000000. 
; */


; Standard definitions of Mode bits and Interrupt (I & F) flags in PSRs

Mode_USR        EQU     0x10
Mode_FIQ        EQU     0x11
Mode_IRQ        EQU     0x12
Mode_SVC        EQU     0x13
Mode_ABT        EQU     0x17
Mode_UND        EQU     0x1B
Mode_SYS        EQU     0x1F

I_Bit           EQU     0x80            ; when I bit is set, IRQ is disabled
F_Bit           EQU     0x40            ; when F bit is set, FIQ is disabled


;// <h> Stack Configuration (Stack Sizes in Bytes)
;//   <o0> Undefined Mode      <0x0-0xFFFFFFFF:8>
;//   <o1> Supervisor Mode     <0x0-0xFFFFFFFF:8>
;//   <o2> Abort Mode          <0x0-0xFFFFFFFF:8>
;//   <o3> Fast Interrupt Mode <0x0-0xFFFFFFFF:8>
;//   <o4> Interrupt Mode      <0x0-0xFFFFFFFF:8>
;//   <o5> User/System Mode    <0x0-0xFFFFFFFF:8>
;// </h>

UND_Stack_Size  EQU     0x00000000
SVC_Stack_Size  EQU     0x00000020
ABT_Stack_Size  EQU     0x00000000
FIQ_Stack_Size  EQU     0x00000000
IRQ_Stack_Size  EQU     0x00000080
USR_Stack_Size  EQU     0x00000050

Stack_Size      EQU     (UND_Stack_Size + SVC_Stack_Size + ABT_Stack_Size + \
                         FIQ_Stack_Size + IRQ_Stack_Size + USR_Stack_Size)

                AREA    STACK, NOINIT, READWRITE, ALIGN=3
Stack_Mem       SPACE   Stack_Size

Stack_Top       EQU     Stack_Mem + Stack_Size


;// <h> Heap Configuration
;//   <o>  Heap Size (in Bytes) <0x0-0xFFFFFFFF>
;// </h>

Heap_Size       EQU     0x00000000

                AREA    HEAP, NOINIT, READWRITE, ALIGN=3
Heap_Mem        SPACE   Heap_Size


; System Control Block (SCB) Module Definitions
SCB_BASE        EQU     0xE01FC000      ; SCB Base Address
PLLCON_OFS      EQU     0x80            ; PLL Control Offset
PLLCFG_OFS      EQU     0x84            ; PLL Configuration Offset
PLLSTAT_OFS     EQU     0x88            ; PLL Status Offset
PLLFEED_OFS     EQU     0x8C            ; PLL Feed Offset
CCLKCFG_OFS     EQU     0x104           ; CPU Clock Divider Reg Offset
USBCLKCFG_OFS   EQU     0x108           ; USB Clock Divider Reg Offset
CLKSRCSEL_OFS   EQU     0x10C           ; Clock Source Sel Reg Offset
SCS_OFS         EQU     0x1A0           ; Sys Control and Status Reg Offset
PCLKSEL0_OFS    EQU     0x1A8           ; Periph Clock Sel Reg 0 Offset
PCLKSEL1_OFS    EQU     0x1AC           ; Periph Clock Sel Reg 0 Offset

; Constants
OSCRANGE        EQU     (1<<4)          ; Oscillator Range Select
OSCEN           EQU     (1<<5)          ; Main oscillator Enable
OSCSTAT         EQU     (1<<6)          ; Main Oscillator Status
PLLCON_PLLE     EQU     (1<<0)          ; PLL Enable
PLLCON_PLLC     EQU     (1<<1)          ; PLL Connect
PLLSTAT_M       EQU     (0x7FFF<<0)     ; PLL M Value
PLLSTAT_N       EQU     (0xFF<<16)      ; PLL N Value
PLLSTAT_PLOCK   EQU     (1<<26)         ; PLL Lock Status

;// <e> Clock Setup
;//   <h> System Controls and Status Register (SYS)
;//     <o1.4>    OSCRANGE: Main Oscillator Range Select
;//                     <0=>  1 MHz to 20 MHz
;//                     <1=> 15 MHz to 24 MHz
;//     <e1.5>       OSCEN: Main Oscillator Enable
;//     </e>
;//   </h>
;//
;//   <h> PLL Clock Source Select Register (CLKSRCSEL)
;//     <o2.0..1>   CLKSRC: PLL Clock Source Selection
;//                     <0=> Internal RC oscillator
;//                     <1=> Main oscillator
;//                     <1=> RTC oscillator
;//   </h>
;//
;//   <h> PLL Configuration Register (PLLCFG)
;//                     <i> PLL_clk = (2* M * PLL_clk_src) / N
;//     <o3.0..14>    MSEL: PLL Multiplier Selection
;//                     <1-32768><#-1>
;//                     <i> M Value
;//     <o3.16..23>   NSEL: PLL Divider Selection
;//                     <1-256><#-1>
;//                     <i> N Value
;//   </h>
;//
;//   <h> CPU Clock Configuration Register (CCLKCFG)
;//     <o4.0..7>  CCLKSEL: Divide Value for CPU Clock from PLL
;//                     <1-256><#-1>
;//   </h>
;//
;//   <h> USB Clock Configuration Register (USBCLKCFG)
;//     <o5.0..3>   USBSEL: Divide Value for USB Clock from PLL
;//                     <1-16><#-1>
;//   </h>
;//
;//   <h> Peripheral Clock Selection Register 0 (PCLKSEL0)
;//     <o6.0..1>      PCLK_WDT: Peripheral Clock Selection for WDT
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.2..3>   PCLK_TIMER0: Peripheral Clock Selection for TIMER0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.4..5>   PCLK_TIMER1: Peripheral Clock Selection for TIMER1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.6..7>    PCLK_UART0: Peripheral Clock Selection for UART0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.8..9>    PCLK_UART1: Peripheral Clock Selection for UART1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.10..11>   PCLK_PWM0: Peripheral Clock Selection for PWM0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.12..13>   PCLK_PWM1: Peripheral Clock Selection for PWM1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.14..15>   PCLK_I2C0: Peripheral Clock Selection for I2C0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.16..17>    PCLK_SPI: Peripheral Clock Selection for SPI
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.18..19>    PCLK_RTC: Peripheral Clock Selection for RTC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.20..21>   PCLK_SSP1: Peripheral Clock Selection for SSP1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.22..23>    PCLK_DAC: Peripheral Clock Selection for DAC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.24..25>    PCLK_ADC: Peripheral Clock Selection for ADC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.26..27>   PCLK_CAN1: Peripheral Clock Selection for CAN1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//     <o6.28..29>   PCLK_CAN2: Peripheral Clock Selection for CAN2
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//     <o6.30..31>    PCLK_ACF: Peripheral Clock Selection for ACF
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//   </h>
;//
;//   <h> Peripheral Clock Selection Register 1 (PCLKSEL1)
;//     <o7.0..1>  PCLK_BAT_RAM: Peripheral Clock Selection for the Battery Supported RAM
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.2..3>     PCLK_GPIO: Peripheral Clock Selection for GPIOs
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.4..5>      PCLK_PCB: Peripheral Clock Selection for Pin Connect Block
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.6..7>     PCLK_I2C1: Peripheral Clock Selection for I2C1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.10..11>   PCLK_SSP0: Peripheral Clock Selection for SSP0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.12..13> PCLK_TIMER2: Peripheral Clock Selection for TIMER2
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.14..15> PCLK_TIMER3: Peripheral Clock Selection for TIMER3
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
日韩和欧美一区二区| 91在线视频官网| 麻豆精品一二三| 蜜桃视频一区二区三区在线观看| 亚洲图片欧美一区| 亚洲sss视频在线视频| 亚洲va天堂va国产va久| 丝袜亚洲另类欧美| 奇米四色…亚洲| 青青草精品视频| 国内精品写真在线观看| 国产一区二区在线视频| 成人午夜视频网站| 色综合 综合色| 欧美伊人久久久久久久久影院 | 中文字幕精品综合| 国产精品亲子伦对白| 亚洲天堂久久久久久久| 亚洲一区av在线| 国产精品综合一区二区三区| 国产精品66部| 色综合久久六月婷婷中文字幕| 在线免费观看一区| 91精品麻豆日日躁夜夜躁| 精品成a人在线观看| 日本一区二区高清| 一区二区日韩av| 日韩高清电影一区| 国产乱理伦片在线观看夜一区| 国产suv精品一区二区三区| 99精品欧美一区二区三区小说 | 91丝袜国产在线播放| 在线精品国精品国产尤物884a| 欧美日韩日日摸| 精品国免费一区二区三区| 国产免费观看久久| 亚洲一区二区精品久久av| 久久97超碰国产精品超碰| 成人一区二区三区在线观看| 在线亚洲一区二区| 精品99一区二区三区| 亚洲人精品一区| 蜜桃久久av一区| 99精品热视频| 精品久久国产老人久久综合| 国产精品成人在线观看| 午夜电影网一区| 成人丝袜高跟foot| 7777精品伊人久久久大香线蕉经典版下载 | 99久久er热在这里只有精品66| 欧美色视频在线| 久久精品在线观看| 无吗不卡中文字幕| 成人免费的视频| 日韩网站在线看片你懂的| 国产精品高潮呻吟| 久久国产欧美日韩精品| 日本伦理一区二区| 国产午夜精品福利| 日韩黄色免费电影| 色域天天综合网| 欧美国产日本视频| 开心九九激情九九欧美日韩精美视频电影 | 久久精品国产亚洲高清剧情介绍| 日韩亚洲欧美成人一区| ...xxx性欧美| 国产乱码一区二区三区| 678五月天丁香亚洲综合网| 国产精品国产馆在线真实露脸 | 亚洲成国产人片在线观看| 成人免费看视频| 精品久久久久久久人人人人传媒| 亚洲一区二区三区四区中文字幕| 国产成人av一区二区三区在线 | 偷拍一区二区三区四区| 91网站最新地址| 欧美国产日韩亚洲一区| 黄色资源网久久资源365| 欧美美女激情18p| 一区二区三区国产精华| 成人久久视频在线观看| 久久久久久久久97黄色工厂| 日韩精品电影在线| 欧美日韩中字一区| 亚洲综合一区二区| 色悠悠久久综合| 最近中文字幕一区二区三区| 风流少妇一区二区| 国产色综合一区| 国内精品写真在线观看| 日韩欧美国产麻豆| 美女被吸乳得到大胸91| 欧美一区二区三区视频在线| 亚洲成av人**亚洲成av**| 在线观看成人免费视频| 亚洲在线中文字幕| 欧美日韩一卡二卡三卡| 亚洲成人中文在线| 欧美猛男男办公室激情| 亚洲国产成人av| 欧美精三区欧美精三区| 亚洲一区二区在线视频| 欧美色图天堂网| 午夜a成v人精品| 这里是久久伊人| 美女被吸乳得到大胸91| 精品久久久久久无| 国产一区二区在线影院| 国产欧美日韩视频在线观看| 成人做爰69片免费看网站| 日韩一区在线播放| 色94色欧美sute亚洲线路二| 一区二区免费在线| 欧美高清激情brazzers| 青青草97国产精品免费观看无弹窗版 | 99精品在线观看视频| 亚洲欧美区自拍先锋| 欧美性色综合网| 日韩在线一区二区三区| 亚洲欧美日韩综合aⅴ视频| 色天使色偷偷av一区二区| 亚洲电影你懂得| 日韩欧美亚洲国产另类| 国产乱人伦偷精品视频不卡| 国产精品全国免费观看高清| 91国内精品野花午夜精品| 亚洲一区视频在线| 日韩精品一区二区三区中文不卡| 久久国产夜色精品鲁鲁99| 日本一区二区在线不卡| 一本在线高清不卡dvd| 视频一区二区国产| 精品盗摄一区二区三区| 北条麻妃国产九九精品视频| 亚洲一区免费视频| 久久综合国产精品| 99国产精品久久久久| 亚洲成人av资源| 精品国产一区久久| www.欧美.com| 日本成人在线看| 国产亚洲精品超碰| 欧美日韩你懂得| 国产精品2024| 亚洲r级在线视频| 国产日本一区二区| 欧美日韩大陆在线| 岛国一区二区在线观看| 亚洲成a人片在线不卡一二三区| 精品欧美一区二区三区精品久久 | 91麻豆精品国产91久久久更新时间 | 久久久美女艺术照精彩视频福利播放| 不卡的看片网站| 奇米777欧美一区二区| 中文字幕在线观看不卡| 51精品秘密在线观看| www.日韩在线| 久久精品久久综合| 亚洲色欲色欲www| 精品剧情v国产在线观看在线| 91丨九色丨国产丨porny| 麻豆高清免费国产一区| 一区二区三区丝袜| 国产欧美精品在线观看| 欧美日韩中文另类| 成人午夜av在线| 免费久久精品视频| 亚洲一区二区在线视频| 中文欧美字幕免费| 日韩一级大片在线观看| 91久久香蕉国产日韩欧美9色| 国产一区二区中文字幕| 日日欢夜夜爽一区| 亚洲人成伊人成综合网小说| 欧美成人a视频| 欧美精品1区2区3区| 色婷婷亚洲婷婷| www.欧美日韩国产在线| 国产酒店精品激情| 蜜桃视频在线观看一区| 亚洲成人黄色影院| 亚洲综合一二三区| 亚洲麻豆国产自偷在线| 国产精品三级av| 久久久噜噜噜久噜久久综合| 日韩欧美中文字幕一区| 欧美精品久久99久久在免费线 | 精品福利在线导航| 69堂国产成人免费视频| 色菇凉天天综合网| aa级大片欧美| www.欧美色图| 成人福利视频在线| 成人一级片网址| 国产麻豆精品95视频| 狠狠色丁香婷婷综合久久片| 毛片av一区二区| 另类中文字幕网| 精品一区二区三区在线播放视频| 日韩成人一级片|