亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? stm32f10x_dma.c

?? LCD液晶顯示驅動,芯片為ST7565,
?? C
?? 第 1 頁 / 共 3 頁
字號:
/******************** (C) COPYRIGHT 2008 STMicroelectronics ********************
* File Name          : stm32f10x_dma.c
* Author             : MCD Application Team
* Version            : V2.0.2
* Date               : 07/11/2008
* Description        : This file provides all the DMA firmware functions.
********************************************************************************
* THE PRESENT FIRMWARE WHICH IS FOR GUIDANCE ONLY AIMS AT PROVIDING CUSTOMERS
* WITH CODING INFORMATION REGARDING THEIR PRODUCTS IN ORDER FOR THEM TO SAVE TIME.
* AS A RESULT, STMICROELECTRONICS SHALL NOT BE HELD LIABLE FOR ANY DIRECT,
* INDIRECT OR CONSEQUENTIAL DAMAGES WITH RESPECT TO ANY CLAIMS ARISING FROM THE
* CONTENT OF SUCH FIRMWARE AND/OR THE USE MADE BY CUSTOMERS OF THE CODING
* INFORMATION CONTAINED HEREIN IN CONNECTION WITH THEIR PRODUCTS.
*******************************************************************************/

/* Includes ------------------------------------------------------------------*/
#include "stm32f10x_dma.h"
#include "stm32f10x_rcc.h"

/* Private typedef -----------------------------------------------------------*/
/* Private define ------------------------------------------------------------*/
/* DMA ENABLE mask */
#define CCR_ENABLE_Set          ((u32)0x00000001)
#define CCR_ENABLE_Reset        ((u32)0xFFFFFFFE)

/* DMA1 Channelx interrupt pending bit masks */
#define DMA1_Channel1_IT_Mask    ((u32)0x0000000F)
#define DMA1_Channel2_IT_Mask    ((u32)0x000000F0)
#define DMA1_Channel3_IT_Mask    ((u32)0x00000F00)
#define DMA1_Channel4_IT_Mask    ((u32)0x0000F000)
#define DMA1_Channel5_IT_Mask    ((u32)0x000F0000)
#define DMA1_Channel6_IT_Mask    ((u32)0x00F00000)
#define DMA1_Channel7_IT_Mask    ((u32)0x0F000000)

/* DMA2 Channelx interrupt pending bit masks */
#define DMA2_Channel1_IT_Mask    ((u32)0x0000000F)
#define DMA2_Channel2_IT_Mask    ((u32)0x000000F0)
#define DMA2_Channel3_IT_Mask    ((u32)0x00000F00)
#define DMA2_Channel4_IT_Mask    ((u32)0x0000F000)
#define DMA2_Channel5_IT_Mask    ((u32)0x000F0000)

/* DMA2 FLAG mask */
#define FLAG_Mask                ((u32)0x10000000)

/* DMA registers Masks */
#define CCR_CLEAR_Mask           ((u32)0xFFFF800F)

/* Private macro -------------------------------------------------------------*/
/* Private variables ---------------------------------------------------------*/
/* Private function prototypes -----------------------------------------------*/
/* Private functions ---------------------------------------------------------*/

/*******************************************************************************
* Function Name  : DMA_DeInit
* Description    : Deinitializes the DMAy Channelx registers to their default reset
*                  values.
* Input          : - DMAy_Channelx: where y can be 1 or 2 to select the DMA and
*                    x can be 1 to 7 for DMA1 and 1 to 5 for DMA2 to select the 
*                    DMA Channel.
* Output         : None
* Return         : None
*******************************************************************************/
void DMA_DeInit(DMA_Channel_TypeDef* DMAy_Channelx)
{
  /* Check the parameters */
  assert_param(IS_DMA_ALL_PERIPH(DMAy_Channelx));

  /* Disable the selected DMAy Channelx */
  DMAy_Channelx->CCR &= CCR_ENABLE_Reset;

  /* Reset DMAy Channelx control register */
  DMAy_Channelx->CCR  = 0;
  
  /* Reset DMAy Channelx remaining bytes register */
  DMAy_Channelx->CNDTR = 0;
  
  /* Reset DMAy Channelx peripheral address register */
  DMAy_Channelx->CPAR  = 0;
  
  /* Reset DMAy Channelx memory address register */
  DMAy_Channelx->CMAR = 0;

  switch (*(u32*)&DMAy_Channelx)
  {
    case DMA1_Channel1_BASE:
      /* Reset interrupt pending bits for DMA1 Channel1 */
      DMA1->IFCR |= DMA1_Channel1_IT_Mask;
      break;

    case DMA1_Channel2_BASE:
      /* Reset interrupt pending bits for DMA1 Channel2 */
      DMA1->IFCR |= DMA1_Channel2_IT_Mask;
      break;

    case DMA1_Channel3_BASE:
      /* Reset interrupt pending bits for DMA1 Channel3 */
      DMA1->IFCR |= DMA1_Channel3_IT_Mask;
      break;

    case DMA1_Channel4_BASE:
      /* Reset interrupt pending bits for DMA1 Channel4 */
      DMA1->IFCR |= DMA1_Channel4_IT_Mask;
      break;

    case DMA1_Channel5_BASE:
      /* Reset interrupt pending bits for DMA1 Channel5 */
      DMA1->IFCR |= DMA1_Channel5_IT_Mask;
      break;

    case DMA1_Channel6_BASE:
      /* Reset interrupt pending bits for DMA1 Channel6 */
      DMA1->IFCR |= DMA1_Channel6_IT_Mask;
      break;

    case DMA1_Channel7_BASE:
      /* Reset interrupt pending bits for DMA1 Channel7 */
      DMA1->IFCR |= DMA1_Channel7_IT_Mask;
      break;

    case DMA2_Channel1_BASE:
      /* Reset interrupt pending bits for DMA2 Channel1 */
      DMA2->IFCR |= DMA2_Channel1_IT_Mask;
      break;

    case DMA2_Channel2_BASE:
      /* Reset interrupt pending bits for DMA2 Channel2 */
      DMA2->IFCR |= DMA2_Channel2_IT_Mask;
      break;

    case DMA2_Channel3_BASE:
      /* Reset interrupt pending bits for DMA2 Channel3 */
      DMA2->IFCR |= DMA2_Channel3_IT_Mask;
      break;

    case DMA2_Channel4_BASE:
      /* Reset interrupt pending bits for DMA2 Channel4 */
      DMA2->IFCR |= DMA2_Channel4_IT_Mask;
      break;

    case DMA2_Channel5_BASE:
      /* Reset interrupt pending bits for DMA2 Channel5 */
      DMA2->IFCR |= DMA2_Channel5_IT_Mask;
      break;
      
    default:
      break;
  }
}

/*******************************************************************************
* Function Name  : DMA_Init
* Description    : Initializes the DMAy Channelx according to the specified
*                  parameters in the DMA_InitStruct.
* Input          : - DMAy_Channelx: where y can be 1 or 2 to select the DMA and 
*                    x can be 1 to 7 for DMA1 and 1 to 5 for DMA2 to select the 
*                    DMA Channel.
*                  - DMA_InitStruct: pointer to a DMA_InitTypeDef structure that
*                    contains the configuration information for the specified
*                    DMA Channel.
* Output         : None
* Return         : None
******************************************************************************/
void DMA_Init(DMA_Channel_TypeDef* DMAy_Channelx, DMA_InitTypeDef* DMA_InitStruct)
{
  u32 tmpreg = 0;

  /* Check the parameters */
  assert_param(IS_DMA_ALL_PERIPH(DMAy_Channelx));
  assert_param(IS_DMA_DIR(DMA_InitStruct->DMA_DIR));
  assert_param(IS_DMA_BUFFER_SIZE(DMA_InitStruct->DMA_BufferSize));
  assert_param(IS_DMA_PERIPHERAL_INC_STATE(DMA_InitStruct->DMA_PeripheralInc));
  assert_param(IS_DMA_MEMORY_INC_STATE(DMA_InitStruct->DMA_MemoryInc));   
  assert_param(IS_DMA_PERIPHERAL_DATA_SIZE(DMA_InitStruct->DMA_PeripheralDataSize));
  assert_param(IS_DMA_MEMORY_DATA_SIZE(DMA_InitStruct->DMA_MemoryDataSize));
  assert_param(IS_DMA_MODE(DMA_InitStruct->DMA_Mode));
  assert_param(IS_DMA_PRIORITY(DMA_InitStruct->DMA_Priority));
  assert_param(IS_DMA_M2M_STATE(DMA_InitStruct->DMA_M2M));

/*--------------------------- DMAy Channelx CCR Configuration -----------------*/
  /* Get the DMAy_Channelx CCR value */
  tmpreg = DMAy_Channelx->CCR;
  /* Clear MEM2MEM, PL, MSIZE, PSIZE, MINC, PINC, CIRC and DIR bits */
  tmpreg &= CCR_CLEAR_Mask;
  /* Configure DMAy Channelx: data transfer, data size, priority level and mode */
  /* Set DIR bit according to DMA_DIR value */
  /* Set CIRC bit according to DMA_Mode value */
  /* Set PINC bit according to DMA_PeripheralInc value */
  /* Set MINC bit according to DMA_MemoryInc value */
  /* Set PSIZE bits according to DMA_PeripheralDataSize value */
  /* Set MSIZE bits according to DMA_MemoryDataSize value */
  /* Set PL bits according to DMA_Priority value */
  /* Set the MEM2MEM bit according to DMA_M2M value */
  tmpreg |= DMA_InitStruct->DMA_DIR | DMA_InitStruct->DMA_Mode |
            DMA_InitStruct->DMA_PeripheralInc | DMA_InitStruct->DMA_MemoryInc |
            DMA_InitStruct->DMA_PeripheralDataSize | DMA_InitStruct->DMA_MemoryDataSize |
            DMA_InitStruct->DMA_Priority | DMA_InitStruct->DMA_M2M;
  /* Write to DMAy Channelx CCR */
  DMAy_Channelx->CCR = tmpreg;

/*--------------------------- DMAy Channelx CNDTR Configuration ---------------*/
  /* Write to DMAy Channelx CNDTR */
  DMAy_Channelx->CNDTR = DMA_InitStruct->DMA_BufferSize;

/*--------------------------- DMAy Channelx CPAR Configuration ----------------*/
  /* Write to DMAy Channelx CPAR */
  DMAy_Channelx->CPAR = DMA_InitStruct->DMA_PeripheralBaseAddr;

/*--------------------------- DMAy Channelx CMAR Configuration ----------------*/
  /* Write to DMAy Channelx CMAR */
  DMAy_Channelx->CMAR = DMA_InitStruct->DMA_MemoryBaseAddr;
}

/*******************************************************************************
* Function Name  : DMA_StructInit
* Description    : Fills each DMA_InitStruct member with its default value.
* Input          : - DMA_InitStruct : pointer to a DMA_InitTypeDef structure
*                    which will be initialized.
* Output         : None
* Return         : None
*******************************************************************************/
void DMA_StructInit(DMA_InitTypeDef* DMA_InitStruct)
{
/*-------------- Reset DMA init structure parameters values ------------------*/
  /* Initialize the DMA_PeripheralBaseAddr member */
  DMA_InitStruct->DMA_PeripheralBaseAddr = 0;

  /* Initialize the DMA_MemoryBaseAddr member */

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美色大人视频| 一个色妞综合视频在线观看| 91美女在线看| 国产高清亚洲一区| 午夜精品久久久久| 717成人午夜免费福利电影| 久久精品在线观看| 韩国精品主播一区二区在线观看| 正在播放一区二区| 一区二区三区四区不卡在线| 欧美精品丝袜久久久中文字幕| 亚洲桃色在线一区| 99精品国产热久久91蜜凸| 亚洲色图欧美偷拍| 欧美日韩一区视频| 国产一区二区在线电影| 日韩美女一区二区三区四区| 国产99久久久久久免费看农村| 亚洲免费av观看| 日韩欧美精品三级| 99精品久久99久久久久| 五月婷婷激情综合网| 国产性天天综合网| www..com久久爱| 免费观看日韩电影| 国产色91在线| 日本一二三不卡| 欧美日韩成人综合| 久久精品二区亚洲w码| 久久精品噜噜噜成人av农村| 亚洲午夜精品在线| 337p日本欧洲亚洲大胆色噜噜| 国产拍揄自揄精品视频麻豆| 国产91清纯白嫩初高中在线观看 | 欧美主播一区二区三区| 久久成人精品无人区| 99视频有精品| 久久亚洲一区二区三区明星换脸 | 久久久国产精品麻豆| 99精品一区二区三区| 91麻豆精品国产无毒不卡在线观看| 亚洲精品五月天| 99v久久综合狠狠综合久久| 国产精品国产自产拍高清av王其| 国产专区综合网| 国产激情一区二区三区| 日韩精品久久久久久| 久久er精品视频| 成人免费视频一区二区| 蜜臀av性久久久久蜜臀aⅴ| 一区二区三区免费网站| 亚洲欧美另类久久久精品| 中文字幕一区二区三区视频 | 日本一区二区免费在线| 国产制服丝袜一区| 久久女同互慰一区二区三区| 国产成人免费9x9x人网站视频| 国产情人综合久久777777| 国产成人精品1024| 亚洲精品亚洲人成人网在线播放| 欧美日韩电影一区| 国产在线精品一区二区三区不卡| 久久久www免费人成精品| www.在线成人| 视频一区欧美精品| 精品国产成人在线影院| av在线播放成人| 日本怡春院一区二区| 欧美极品少妇xxxxⅹ高跟鞋| 欧美亚洲综合色| 国模无码大尺度一区二区三区| 国产欧美日韩精品a在线观看| 色婷婷av一区二区三区软件 | 国产精品妹子av| 欧美日韩国产一二三| 久久爱另类一区二区小说| 中文字幕不卡在线观看| 欧美日韩精品一区视频| 国产一区在线看| 亚洲一级二级三级在线免费观看| 久久综合九色综合欧美亚洲| 91福利国产成人精品照片| 国产精一品亚洲二区在线视频| 亚洲一区二区三区中文字幕在线| 精品国产乱码久久久久久牛牛 | 欧美一区二区高清| 成人激情开心网| 六月婷婷色综合| 午夜精品免费在线| 一区精品在线播放| 久久免费视频色| 欧美一级久久久| 色婷婷国产精品综合在线观看| 日本成人在线视频网站| 日韩二区在线观看| 亚洲欧洲在线观看av| 欧美成人a∨高清免费观看| 日本韩国一区二区三区| 成人理论电影网| 国产一区二区福利| 秋霞电影一区二区| 亚洲电影第三页| 亚洲美女区一区| 一色屋精品亚洲香蕉网站| 国产欧美精品一区二区色综合 | 欧美国产日产图区| 成人黄色电影在线| 亚洲最大色网站| 欧美精品 国产精品| 久久国产尿小便嘘嘘尿| 国产精品国产三级国产a| 粉嫩嫩av羞羞动漫久久久| 一区二区三区在线免费观看| 日韩美女一区二区三区四区| 国产精品一区二区在线观看网站| 亚洲宅男天堂在线观看无病毒| 4438x亚洲最大成人网| 成人激情免费网站| 麻豆久久久久久久| 亚洲成人免费影院| 亚洲va欧美va天堂v国产综合| 久久久精品免费免费| 欧美在线小视频| 91看片淫黄大片一级| 91久久久免费一区二区| voyeur盗摄精品| 亚洲视频在线一区| 色婷婷av久久久久久久| 久久精品国产在热久久| 日韩av中文字幕一区二区三区| 日韩精品亚洲一区二区三区免费| 在线观看亚洲一区| 亚洲欧美色图小说| 色一区在线观看| 欧美亚洲禁片免费| 91精品国产入口在线| 精品捆绑美女sm三区| 国产欧美一区二区精品仙草咪 | 亚洲综合色丁香婷婷六月图片| eeuss鲁一区二区三区| 99久久国产综合精品麻豆| 欧美视频一区二区在线观看| 日韩一卡二卡三卡| 国产欧美日韩综合精品一区二区 | 337p亚洲精品色噜噜噜| 欧美色涩在线第一页| 欧美一区二区三区免费| www亚洲一区| 国产欧美日韩麻豆91| 国产精品理论片在线观看| 亚洲综合免费观看高清在线观看| 樱桃视频在线观看一区| 伊人性伊人情综合网| 成人午夜精品在线| 亚洲一区二区偷拍精品| 这里只有精品视频在线观看| 日韩欧美国产一二三区| 久久久久久9999| 亚洲国产电影在线观看| 欧美大片免费久久精品三p | 国产在线视频精品一区| 色哦色哦哦色天天综合| 久久综合九色综合欧美亚洲| 中文字幕亚洲一区二区av在线| 亚洲乱码中文字幕| 欧美三级视频在线| 欧洲中文字幕精品| 777a∨成人精品桃花网| 国产欧美日韩精品在线| 午夜天堂影视香蕉久久| 丁香激情综合国产| 7777女厕盗摄久久久| 亚洲欧洲中文日韩久久av乱码| 精品中文字幕一区二区小辣椒| 日本丶国产丶欧美色综合| 国产日本欧洲亚洲| 天堂av在线一区| 色婷婷av一区二区三区gif| 久久中文字幕电影| 日韩av不卡一区二区| 91麻豆国产精品久久| 国产日韩一级二级三级| 久热成人在线视频| 欧美肥大bbwbbw高潮| 亚洲综合一区二区| 91免费版在线| 国产精品国产三级国产a| 国产精品亚洲午夜一区二区三区 | 国产精品九色蝌蚪自拍| 国产一区免费电影| www国产成人免费观看视频 深夜成人网| 亚洲一区二区四区蜜桃| 欧美在线高清视频| 亚洲国产美国国产综合一区二区| 丰满岳乱妇一区二区三区 | 欧美日韩一区二区三区高清| 亚洲激情自拍偷拍| 91麻豆国产福利在线观看| 亚洲欧美另类小说| 色婷婷久久久亚洲一区二区三区 |