亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? 數組方式用CCS顯示AD采集信號的例程
?? H
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产午夜亚洲精品理论片色戒| 欧美一级黄色录像| 欧美丝袜丝交足nylons图片| 欧美另类变人与禽xxxxx| 国产成人啪免费观看软件| 91在线视频播放地址| 欧美日韩免费观看一区二区三区| 日韩欧美黄色影院| 中文字幕日韩av资源站| 日本不卡一区二区| 成人精品国产一区二区4080| 欧美精品亚洲二区| 久久久久国产成人精品亚洲午夜 | 91精品欧美一区二区三区综合在| 亚洲精品在线免费观看视频| 国产精品免费视频观看| 日一区二区三区| 91亚洲永久精品| 久久午夜电影网| 一二三四社区欧美黄| 国产美女精品人人做人人爽| 欧美视频在线一区二区三区| 国产精品久久久久久久岛一牛影视| 国产精品嫩草影院av蜜臀| 秋霞国产午夜精品免费视频| 91香蕉国产在线观看软件| 日韩女优毛片在线| 一区二区三区不卡视频在线观看| 国产精品一区免费视频| 一本大道综合伊人精品热热| 久久久久国产免费免费| 美女视频网站久久| 欧美人与禽zozo性伦| 亚洲欧洲美洲综合色网| 国产丶欧美丶日本不卡视频| 日韩一区二区电影在线| 欧美国产乱子伦| 青娱乐精品在线视频| 欧美性xxxxxx少妇| 亚洲黄色在线视频| 成人av小说网| 国产女主播一区| 国产一区二区在线电影| 欧美成人r级一区二区三区| 日本不卡的三区四区五区| 国产美女精品在线| 日韩一区二区三区视频| 奇米精品一区二区三区在线观看 | 成人国产视频在线观看| 精品国精品国产| 久久国产三级精品| 精品三级在线看| 美国十次了思思久久精品导航| 欧美一级黄色录像| 亚洲丰满少妇videoshd| 欧美日韩免费观看一区二区三区| 亚洲第一电影网| 3751色影院一区二区三区| 日韩综合小视频| 日韩视频中午一区| 亚洲一区电影777| 91社区在线播放| 国产亚洲一区二区在线观看| 亚洲黄色小视频| 欧美老年两性高潮| 青青草国产精品亚洲专区无| 91一区一区三区| 亚洲香肠在线观看| 日韩欧美国产一区二区三区| 久久国产成人午夜av影院| 久久夜色精品一区| 99久久婷婷国产综合精品| 一级精品视频在线观看宜春院| 高清不卡一区二区在线| 国产精品全国免费观看高清 | 自拍偷拍亚洲欧美日韩| 91福利在线免费观看| 性欧美大战久久久久久久久| 精品久久久久久久久久久久包黑料| 亚洲综合清纯丝袜自拍| 日本道免费精品一区二区三区| 成人欧美一区二区三区白人| 欧美午夜电影一区| 免费久久99精品国产| 日韩欧美国产一区在线观看| 九色|91porny| 精品日韩一区二区三区| 97国产一区二区| 日韩电影在线一区| 中文字幕一区二区三区不卡在线 | 欧美日韩亚洲高清一区二区| 亚洲免费观看高清完整版在线观看 | 成人精品小蝌蚪| 亚洲高清免费视频| 久久久不卡网国产精品一区| 在线免费观看一区| 狠狠色丁香婷婷综合| 亚洲免费在线播放| 欧美精品一区二区精品网| 99re视频精品| 国产在线不卡一区| 亚洲成av人片在线| 欧美成人激情免费网| 91高清视频免费看| 丁香另类激情小说| 九九热在线视频观看这里只有精品| 亚洲男人的天堂在线aⅴ视频| 欧美一区二区日韩| 欧美在线观看一区| 99久久久国产精品免费蜜臀| 亚洲h在线观看| 亚洲国产高清在线观看视频| 欧美一卡二卡三卡四卡| 国产成人a级片| 亚洲一区视频在线| 亚洲激情图片qvod| 亚洲v中文字幕| 亚洲你懂的在线视频| 国产精品久线在线观看| 日韩欧美国产精品一区| 欧美日韩一卡二卡三卡| 91首页免费视频| 99国产精品久久久久久久久久久| 国产伦精一区二区三区| 久久国产三级精品| 久久国产精品一区二区| 美国av一区二区| 美女精品自拍一二三四| 免费成人在线观看| 久久精品av麻豆的观看方式| 麻豆91小视频| 免费成人结看片| 一区二区免费视频| 国产精品美女www爽爽爽| 国产精品久久久久一区二区三区| 国产欧美久久久精品影院| 欧美激情综合在线| 国产日韩欧美精品一区| 国产精品对白交换视频| 亚洲欧洲国产日本综合| 一区在线观看免费| 国产精品系列在线| 亚洲裸体xxx| 亚洲一区二区三区爽爽爽爽爽| 一区二区三区中文字幕精品精品 | 看电影不卡的网站| 日韩高清在线不卡| 亚洲一区二区三区免费视频| 视频一区二区三区中文字幕| 婷婷久久综合九色综合绿巨人 | 亚洲欧洲成人精品av97| 最新不卡av在线| 亚洲gay无套男同| 激情欧美一区二区三区在线观看| 国产永久精品大片wwwapp| 午夜国产精品影院在线观看| 激情综合网av| 成人av在线一区二区| 欧美一级生活片| 亚洲色图清纯唯美| 精品一区二区国语对白| 欧美性大战xxxxx久久久| 国产日韩欧美精品在线| 青青草原综合久久大伊人精品 | 97久久精品人人澡人人爽| 欧洲av在线精品| 2020国产精品自拍| 亚洲欧美日韩中文播放 | 成av人片一区二区| 在线播放国产精品二区一二区四区| 欧美成人精品福利| 最新日韩在线视频| 一区二区三区视频在线看| 韩国三级中文字幕hd久久精品| 99麻豆久久久国产精品免费优播| 欧美日韩国产另类不卡| 日本一区二区综合亚洲| 亚洲品质自拍视频网站| 国产成人亚洲精品青草天美| 精品视频1区2区| 中文字幕va一区二区三区| 日本中文在线一区| 97国产精品videossex| 欧美精品一区二区在线播放| 亚洲靠逼com| 国产不卡视频在线播放| 3751色影院一区二区三区| 国产精品欧美一区二区三区| 奇米四色…亚洲| 欧美午夜精品久久久| 久久综合丝袜日本网| 一区二区欧美在线观看| 国产91对白在线观看九色| 欧美日韩国产首页| 日韩一区欧美一区| 成人黄色av网站在线| 久久人人超碰精品| 美女视频第一区二区三区免费观看网站| 91麻豆国产精品久久| 国产精品情趣视频|